Параллельный аналого-цифровойанализатор спектра
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
Сеюэ Советски к
Социалистически«
Республик (1)834572
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свил-ву (22) Заявлено 20.03.78 (21.) 25928 l7/l8- 2l (5, I ) М..Кл. с присоединением заявки М (23) Приоритет
6 Ol Й 23/16 тввудврствв««м«комитет
CCCP ю лвяэм «зювретеиий
N еткрмт««
Опубликовано 30,05.81. Бюллетень М 20
Дата опубликования онисания03.06.8l (531УДК. 62 . .317.757 (088 8) (72) Авторы мзобретения
А. B. Козлов, М, В. Козлов, А. l1. Ни
А. А. Певко, М. М, Таран и А. Н. Уш
I !
1 г
2 (f (71) Заявитель, (54) ПАРАЛЛЕЛЬНЫЙ АНАГОЛО-ЦИФРОВОЙ
АНАЛИЗАТОР СПЕКТРА
Изобретение относится к измеритель ной технике и может быть использовано при анализе спектров сигналов низких и ияфраниэких частот.
Известны аналого-цифровые аналиэа3 . торы, содержащие входные фильтры, детектор, коммутатор, блок управления и индикатор ГЦ .
Однако точность измерения их недостаточна.
Бель изобретения — повышение точностй измерений.
Укаэанная цель достигается тем, что в параллельный аналого-цифровой анализатор спектра, содержащий последова- 15 тельно соединенные полосовой фильтр, детектор, фильтр нижних частот и коммутатор,, а также блок управления и блок индикации, дополнительно введены счетчик номера канала, блок пуска, буферное зацоминаюшее устройство, конъюнктор, распределитель и аналого-цифровой преобразователь, включеннь и между выходом коммутатора и входом блока пуска, один в
2 выход которого через счетчик номера канала соединен с управляющим входом коммутатора, другой выход подключен ко второму входу аналого-цифрового преобразователя, а третий выход соединен со входом конъюнктора, при этом выход счетчика номера канала, второй выход аналого-цифрового преобразователя и выход конъюнктора подключены ко входам буферного запоминающего устройства, выход которого через распределитель соединен с блоком индикации, а выходы блока управления связаны с управляющими входа ми распределителя. блока индикации, буферного запоминающего устройства, блока пуска и со вторым входом конъюнктора., На чертеже представлена функциональная схема анализатора.
Он содержит полосовой фильтр l, де тектор 2, фильтр 3 нижних частот, коммутатор 4, аналого-цифровой преобразователь S, блок 6 пуска, счетчик 7 ном ра канала, буферное запоминающее устройсгао-8, конъюнктор 9, блок l0 управленалы, переводящие счетчик в состояние
L -ro канала.
После опроса последнего избирательного канала счетчик 7 номера канала переходит в состояние первого канала, .и цикл опроса избирательных каналов повторяется.
Считывание информации из буферного оперативного запоминающего устройства 8 происходит по сигналу Чтение информации и коду номера ячейки памяти формируемых в блоке 10 управления. Код номера ячейки памяти соответствует коду номера канала.
Имеются два вида выдачи информации: первый — на блок l4 индикации и второй— на внешнее считывающее устройство.
Для выдачи информации на внешнее считывающее устройство на блок 10 управления подается сигнал управления с внешнего считывающего устройства. Блок 10 управления формирует сигналы управления буферным запоминающим устройством 8, блоком l4 индикации и распределителем l2, который про;пускает информацию как на блок l4 инI дикации, так и в паузы между сигналами, поступающими на блок индикации l4 и на вход внешнего считывающего устройства.
Таким образом происходит одновременотображение частотного спектра на блохе индикации 14 и оценка спектра в масштабе времени, близок к реальному.
Формула изобретения
3 834572 4 ния с выходом ll внешнего управления, ! распределитель 12 с выходом 13 на внешнее считывающее устройство (не йороказано) и блок 14 индикации.
Анализатор работает следующим образом.
После включения анализатора блок 10 управления формирует сигнал, поступающий на блок 6 пуска, по этому сигналу блок6 пуска производит первоначальный запуск 1о аналого-цифрового преобразователя 5.
Одновременно блох 6 пуска формирует счетный сигнал, поступающий на счет- чик 7 номера канала. По этому сигналу счетчик 7 номера канала формирует код первого канала, который поступает на коммутатор 4 и на буферное запоминающее устройство 8. При этом коммутатор
4 пропускает сигнал первого избирательного канала на аналого-цифровой преобразователь 5. По окончании преобразования аналоговой величины измеряемого сигнала в цифровую аналого-цифровой преобразователь 5 формирует сигнал
"Конец преобразования", поступающий на блок 6 пуска. При этом время преобразования пропорционально уровню сигнала,. а при нулевом уровне сигнала аналогоцифровой преобразователь 5 формирует. сигнал " Конец преобразования сразу зо же после сигнала запуска.
Цифровой код поступает с аналоГоцифрового преобразователя 5 для записи в в буферное запоминающее устройство 8, на которое также продолжает поступать код первого канала.
Таким образом осуществляется привязка номера избирательного канала к уров-, ню сигнала в этом канале.
Блок l0 управления формирует попере- 4О менно сигналы записи и чтения информации. При совпадении в . о кконъюнкторе 9 сигнала записи и сигнала, поступающего с блоха 6 пуска, формируемого по сигналу Конец преобразования, происходйт 45 запись цифрового кода в буферное запоминающее устройство 8 в ячейки памяти, определяемые кодом первого канала. По сигналу Конец преобразования ьв блоке
6 пуска происходит разрыв цепи формиро- 5о вания первоначального запуска, и с этого момента блок 6 пуска формирует сигналы запуска автономно по сигналу Конец преобразования с небольшим временным сдвигом, необходимым для записи цифро-. 5 фого кода в буферное запоминающее устройство 8. Одновременно на счетчик 7 номера канала поступают счетные сигПараллельный аналого-цифровой анализатор спектра, содержащий последовательно соединенные цолосовой фильтр, детектор, фильтр нижйих частот и коммутатор, а также блок управления и блок индикации, отличающийся тем, что, с целью повышения точности измерений, в него дополнительно введены счетчик номера канала, блок пуска, буферное запоминающее устройство, конъюнктор, распределитель и аналого-цифровой преобразователь, включенный между выходом коммутатора и входом блока пуска, один выход которого через счетчик номера канала соединен с управляющим входом коммутатора, другой выход подключен Ко второму входу аналого-цифрового преобразователя, а третий выход соединен со входом конъюнктора, при, этом выход, счетчика номера канала, второй выход аналого-цифрового преобразователя и выход конъюнктора подключены ко входам бу5 834572 6 ферного запоминающего устройства, выход блока пуска и со вторым входом конъюнкоторого через распределитель соединен к тора. с блоком индикации, а выходы блока уп- Источники информапии, равления связаны с управляющими вхо- принятые во внимание при экспертизе дами распределителя, блока индикапии, у l. Авторское свидетельство СССР буферного .запоминакяпего устройства, % 468 l83., кл. 6 01. Р 23/l6, l975.
Составитель А. Орлов ре а тор К Безродная Техред С.Мигунова КорректоР В. Бутяга
Заказ 4096/69 Тираж 732 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
ll3035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП Патент, г. Ужгород, ул. Проектная, 4