Логарифмический аналого-цифровойпреобразователь
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ . К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскик
Социалистическик
Республик (и)836637
/ .л г " Ф" (6I ) Дополнительное к авт. саид-ву (22)Заявлено 04.07 ° 79 (21) 2792334/18-24 с присоединением заявки Рй (23) Приоритет
Опубликовано 07.06.81., Бюллетень М 21
Дата опубликования ойнсанип 09 06 ° 81 (б )М. Кл.
С 06 6 7/24
0 06 J 3/00
Гооударстевииый комитет
СССР ао делам изобретений и открытий (53) УД5(681.335 (088.8) 1
1 ь
С. К. Кузовкин и А. А. Пац
° °
Специальное конструкторско-технологическоттУ-бюро=:Физика.=1 . механического института АН Украинской ССР (72) Авторы изобретения (71) Заявитель (54) ЛОГАРИФМИЧЕСКИЙ АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ
Изобретение относится к преобразователям электрических сигналов по логарифмическому закону и может быть использовано в аналоговых вычислительных машинах.
Известно устройство, предназначенное для логарифмического аналогоцифрового преобразования сигналов, содержащее генератор экспоненциального напряжения, компаратор, триггер и схему цифрового преобразования (1) .
Это устройство обладает низкой точностью преобразования сигналов.
Из известных устройств аналогичного назначения наиболее близким к изобретению является логарифмический аналого-цифровой преобразователь, (АЦП), содержащий соединенные последовательно усилитель, компаратор, одновибратор и блок цифровой индика" ции, между инвертирующим входом и выходом усилителя включен интегрирующий конденсатор, инвертирующий вход уси-,,лителя через соединенные последова,тельно первый ключ и масштабный резистор подключен ко входу логарифмического АЦП, между инвертирующим входом и выходом усилителя включены соединенные последовательно разрядный резистор и.разрядный ключевой элемент, инвертирующий вход усилителя через второй ключ подключен к шине нулевого потенциала, неинвертирующий вход через запоминающий элемент — к шине нулевого потенциала, выход компаратора через третий ключ соединен с неинвертирующим входом усилителя, генератор опорной частоты, первый выход которого через модулятор подключен к дополнительному входу усилителя, второй выход — ко второму входу блока цифровой индикации, выход компаратора подключен к управляющим входам модулятора и разрядного ключевого элемента, выход генератора тактовых
;импульсов соединен со входом блока ,синхронизации, первый выход которого
836637 ф подключен К управляющему входу первого ключа и к дополнительному управ1 ляющему входу разрядного ключевого элемента, второй выход блока синхронизации присоединен к управляющим входам второго и третьего ключей, третий выход блока синхронизации соединен с третьим входом блока цифровой индикации, источник опорного напряжения (2).
Это устройство характеризуется малой линейностью преобразования и ограниченной чувствительностью.
Целью изобретения является повышение чувствительности и увеличение 15 линейности преобразования.
Предложенный логарифмический AIQI отличается от известного тем, что в него введен коммутатор, выход которого соединен со вторым входом компаратора, первый информационный вход— с источником опорного напряжения, а второй информационный вход - с шиной нулевого потенциала,а управляющий вход коммутатора — с первым выходом блока 25 синхронизации.
Функциональная схема предложенного логарифмического АЦП изображена на чертеже.
Он содержит масштабный резистор 1, первый, второй и третий ключи 2,3 и
4, разрядный резистор 5, интегрирующий конденсатор 6, усилитель 7, запоминающий элемент 8, разрядный ключе35 вой элемент 9, модулятор 10, компаратор 11, коммутатор 12, генератор опорной частоты 13, одновибратор 14, блок цифровой индикации 15, генератор тактовых импульсов 16, блок синхрониза40 ции 17, источник опорного напряжения
18 и шину нулевого потенциала 19.
АЦП работает следующим образом.
Цикл работы АЦП состоит из трех равных по времени тактов.
В первом такте преобразования сигналами с блока синхронизации 17 разомкнуты второй и третий ключи 3 и 4, замкнут первый ключ 2, а коммутатор
12 установлен в положение, при кото50 ром выход источника опорного напряжения 18 подключен ко второму входу компаратора 11.
Входной сигнал с входа 20 через резистор 1 поступает на вход усилителя 7 и интегрируется на конденсаторе 6. Последний заряжается до напря! жения источника опорного напряжения, 18, причем прямо пропорционально величине входного сигнала и обратно пропорционально постоянной времени интегрирующей цепи, образованной резистором l и конденсатором 6. При этом разрядный ключевой элемент 9 разомкнут.
В момент когда напряжение на конденсаторе 6 (соответственно, на выходе усилителя 7} превысит величину потенциала источника опорного напряжения 18, компаратор 11 своим выходным сигналом одновременно замкнет разрядный ключевой элемент 9, разрешит прохождение сигнала от генератора 13 через модулятор 10 и установит одновибратор 14 в состояние начала преобразования.
Поскольку разрядный ключевой элемент 9 замкнут, то на выходе усилителя 7 формируется убывающее напряжение экспоненциальной формы, определяемое временем разрядка конденсато" ра 6 через резистор 5 и ключевой элемент 9.
В момент когда убывающее напряжение на выходе усилителя 7 будет равно или меньше величины потенциала источника опорного напряжения 18, компаратор ll своим выходным сигналом одновременно разомкнет ключевой элемейт 9 и запретит прохождение сигнала через модулятор 10.
Поскольку ключевой элемент 9 разомкнут, то снова будет заряжаться конденсатор 6, и все процессы повторятся. Поэтому. на выходе компаратора .ll будет частотная последовательность импульсов, продолжающаяся на протяжении времени первого такта.
Частота этой.яоследовательности прямо пропорциональна логарифму преобразуемого входного сигнала и обратно пропорциональна разрядной времени цепи, образованной конденсатором 6 и резистором 5. Одновибратор 14 возвратится в исходное состояние, отмечая конец преобразования в каждый момент повторного замыкания ключевого элемента 9. Время от начала до конца преобразования будет заполнено частотой от генератора 13. Блок цифровой индикации 15 зафиксирует результат преобразования (возможна запись в этом блоке частоты на протяжении всеI го первого такта).
Во втором такте индикации осуществляется индикация результатов в блоке цифровой индикации 15. Блок синхрони5 8366 зации 17 формирует сигналы, которые размыкают ключ 2, ключевой элемент
9, а коммутатор 12 устанавливают в положение, при котором второй вход компаратора 11 оказывается подклю5 ченным к шине нулевого потенциала 19.
Кроме того, замыкаются ключи 3 и 4.
На запоминающем элементе 8 происходит запоминание напряжения дрейфа нуля усилителя 7 и компаратора 11 с точностью до произведения их коэффициентов передачи.
В такте преобразования из общего напряжения (измеряемое напряжение плюс напряжение дрейфа) вычитается 15 напряжение дрейфа нуля.
В подготовительном такте (третий такт) устанавливается в исходное,состояние блок цифровой индикации 15.
Таким образом, предложенный лога- рО рифмический АЦП приобретает повышенную чувствительность и линейность преобразования.
Формула изобретения
Смолов В.Б. и др. "Полупроводниковые кодирующие и декодирующие преобразователи напряжений. И., "Эн4Ф гИя", 1967, с.283-285, рис. 3-5, 2. Авторское свидетельство по заявке 9 2683267/!8-24,кл. G 06G 7/24, 1978(прототип).
Логарифмический аналого-цифровой преобразователь, содержащий соеди- ненные последовательно усилитель, ЗО компаратор, одновибратор и блок цифровой индикации, между инвертирующим входом и выходом усилителя включен интегрирующий конденсатор, инвертирующий вход усилителя через соединен- 35 ные последовательно первый ключ и масштабный резистор подключен ко входу логарифмического аналого-цифрового преобразователя, между инвертирующим входом и выходом усилителя 40 включены соединенные последовательно разрядный резистор и разрядный ключевой элемент, инвертирующий вход усилителя через второй ключ подключен к шине нулевого потенциала, неин- 45 вертирующий вход усилителя через saC t
37 6 поминающий элемент присоединен к шине нулевого потенциала, выход коипаратора через третий ключ соединен с неинвертирующим входом усилителя, ге нератор опорной частоты, первый выход которого через модулятор подключен к дополнительному входу усилителя, второй выход генератора опорной частоты присоединен ко второму входу блока цифровой индикации, выход компаратора подключен к управляющим входам модулятора и разрядного ключевого элемента, выход генератора тактовых импульсов соединен со входон блока синхронизации, первый выход которого подключен к. управляющему входу первого ключа и к дополнительному управляющему входу разрядного ключе" вого элемента, второй выход блока синхронизации присоединен к управляю" щим входам второго и третьего ключей,. третий выход блока синхронизации соединен с третьим входом блока цифро вой индикации, источник опорного йапряжения, отличающийся тем, что, с целью повышения чувствительности и увеличения линейности МрЕ образования, в него введен коммутатор, причем выход коммутатора соединен со вторым входом компаратора, первый информационный вход подключен к источнику опорного напряжения, второй информационный вход — к шине нулевого потенциала, а управляющий вхЬдпервому выходу блока синхронизации.
Источники информации, принятые во внимание при экспертизе
836637
Составитель О. Отраднов .м
Редактор Л. Утехика Рехред III.Êàñòåëåâè÷ Корректор С. Швам а
Заказ 3116 37 Тираж 745 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, К-35, Раушская наб., д. 4/5
Филиал ППП Патент, г. Ужгород, ул, Проектная, 4