Логарифмический преобразователь
Иллюстрации
Показать всеРеферат
О П И С А Н И Е ()840949
ИЗОБРЕТЕНИЯ
Союз Советскиа
Социалистические
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (63 ) Дополнительное к авт. свид- ву (22) Заявлено08. l0.79 (2i ) 2828228/18-24 (5 l ) Ì. Кл.
3 с присоединением заявки,%
5064 7/24
Веударстеениий комитет
СССР ае аеааи изобретений и еткритий (23) Приоритет
Опубликовано 23,06.8l. Бюллетень М 23 (53) УДК 68l. .335 (088.8) Дата опубликования описания 26.06.81
J (В. Е. Ямный и В. В. Щляхтин, !, ./
k ь,", Белорусский ордена Трудового Красного Знамени государственный университет им. B. И. Лйнина (72) Авторы изобретения (7I) Заявитель (54) ЛОГАРИФМИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
Изобретение относится к электрическим преобразователям аналоговых сигналов по логарифмическому закону и может быть использовано в аналоговых вычислительных машинах.
Известно устройство, содержащее уп5 равляемые делители напряжения, блок управления, .блок сравнения, ключевые элементы (1).
Недостаток устройства - низкая точ10 ность работы.
Наиболее близким к предлагаемому является логарифмический преобразователь, содержащий степенной делитель напряжения,,вход которого является входом лога15 рифмического преобразователя, счетчик старших разрядов, выходы которого соеди-: нены с управляющими входами„степенного делителя напряжения, ъыход которого под» ключен к первому входу вычитающего блока, выход которого присоединен к первому входу компаратора, выход генератора импульсов соединен с первыми входами первого и второго элементов И, выход
2 первого элемента И подключен ко входу .счетчика старших разрядов, выход второго элемента И соединен -со входом счетчика младших разрядов, выход компаратора . присоединен ко входу блока синхронизации, первый и второй выходы. которого . подключены, соответственно, ко вторым входам первого и второго элементов И, . третий выход блока синхронизации соединен с управляющими входами счетчиков старших и младших разрядов, делитель напряжения, выход которого подсоединен ко второму входу вычитающего блока, источник опорного напряжения (21.
Недостаток известного устройстванизкое быстродействие и сравнительная сложность функциональной схемы.
Бель изобретения — повышение быстро действия и упрощение.
Поставленная цель достигается тем, что в логарифмический преобразователь введены генератор пилообразного напряжения и дополнительный компаратор, причем четвертый выход блока синхронизации сое 30
3 84 динен со входом генератора пилообразного напряжения, выход которого подключен ко второму входу компаратора, выход источника опорного напряжения подсоединен ко входу делителя напряжения и первому входу дополнительного компаратора, второй вход которого соединен с выходом степенного делителя напряжения, выход до; полнительного компаратора подключен к дополнительному входу блока синхронизации.
На чертеже изображена функциональная схема логарифмического преобразователя .
Устройство содержит счетчик l старших разрядов, счетчик 2 младших разрядов, первый и второй элементы И 3 и
4, генератор 5 импульсов, блок 6 синхронизации, генератор 7 пилообразного напряжения, компаратор 8, вычитающий блок 9, степенной делитель 10 напряжения, источник 1 1 опорного напряжения, делитель l2 напряжения, дополнительный компаратор l3, вход l4 логарифмического преобразователя.
Логарифмический преобразователь работает следующим образом.
В исходном состоянии счетчик 1 старших разрядов и счетчик 2 младших разрядов обнулены, импульсы от генератора
5 импульсов не проходят через первый и второй элементы И 3 и 4, так как на них поданы закрывающие потенциалы с блока
6 синхронизации. Степенной делитель lO напряжения имеет коэффициенты передачи, определяемые содержанием счетчика 1 старших разрядов, Напряжение со входа l4 логарифмического преобразователя проходит через степенной делитель lO напряжения, который ймеет начальный коэффициент передачи, и поступает на вычитающий блок 9 и дополнительный компаратор 13. Если напряжение на входе 14 выше опорного напряжения дополнительного компаратора
l3, то дополнительный компаратор l3 через блок 6 синхронизации подает разрешающий потенциал на первый элемент
И 3 и импульсы от генератора 5 импульсов начинают поступать на счетчик 1 старших разрядов. Напряжение на выходе степенного делителя l0 напряжения начинает ступенчато понижаться в соответствии с содержанием счетчика 1 старших разрядов. При равенстве напряжений на входах дополнительного компаратора l3 прекращается поступление импульсов на счетчик l старших разрядов.
0949 4
Одновременно с прекращением поступления импульсов на счетчик l старших разрядов импульсы начинают поступать через второй элемент И 4 на счетчик 2
5 младших разрядов. B этот же момент запускается генератор 7 пилообразного напряжения. Этот процесс будет происходить до момента сравнения на входе компаратора 8 выходных напряжений вычитающегс
10 блока 9 и генератора 7 пилообразного напряжения. При этом в счетчике 2 младших разрядов запишется некоторое число импульсов, равное отношению длительности пилообразного напряжения к периоду
15 повторения импульсов с генератора 5 импульсов.
После переключения компаратора 8 поступление импульсов на счетчик 2 младших разрядов прекращается и в счетчиках
20 l и 2 старших и младших разрядов писывает число импульсов Эх
М= Log « о где Ub — напряжение на входе l4 логарифмического преобразователя;
U — опорное напряжение; . Д вЂ” относительная методическая погрешность преобразования.
Предлагаемый логарифмический преобразователь обладает более высоким быстродействием и имеет более простую функциональную схему по сравнению с устройЭ
С ТВОМ ПРОТОТИПОМ °
Формула изобретения
Логарифмический преобразователь, содержащий степенной делитель. напряжения, .Вход которого является входом логарифмического преобразователя, счетчик стар45 ших разрядов, выходы которого соединены с управляющими входами степенного делителя напряжения, выход которого подключен к первому входу вычитающего блока, выход которого присоединен к первому входу компаратора, выход генератора импульсов соединен с первыми входа-. ми первого и второго элементов И, выход первого элемента И подключен ко входу счетчика старших разрядов, выход второго элемента И соединен со .входом счетчика младших разрядов, выход компаратора подсоединен ко входу блока синхронизации, первый и второй выходы которого подключены, соответственно, ко вторым
5 84094 входам первого и второго элементов И, третий выход блока синхронизации соединен с управляюшими входами счетчиков старших и младших разрядов, делитель напряжения, выход которого подсоединен ко второму входу вычитающего блока, источник опорного напряжения, о т л и— ч а ю ш и и с я тем, что, с целью повышения быстродействия и упрошения, в него введены генератор пилообразного на- 10 пряжения и дополнительный компаратор, причем четвертый выход блока синхронизации соединен со входом генератора пилообразного напряжения, выход которого подключен ко второму входу компарвтора, 1S
9 б выход источника опорного напряжения под- соединен ко входу. делителя напряжения и первому входу дополнительного компаратора, второй вход которого соединен с выходом степенного делителя напряжения, выход дополнительного компврвтора подключен к дополнительному входу блока синхронизации.
Источники информации, принятые во внимание при экспертизе
l. Авторское свидетельство СССР
М 467366, кл. 606 Ci 7/24, l 972.
2. Авторское свидетельство СССР по заявке ¹ 2669988/18-24, кл. С 06 9 7/24, l978 (прототип) Составитель О. Отрвднов
Редактор В. Еремеева Техред М.Табакович Корректор C. IIIexMap
Заказ 4770/75 Тираж 745 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
ll3035, Москва, Ж-35, Раушсквя наб., д. 4/5
Филиал ППП Патент, г. Ужгород, ул. Проектная, 4