Д-триггер

Иллюстрации

Показать все

Реферат

 

И.И. Шагурин, И.К. Бушуев, В.П, БолдМрев и Э П Калошкин (72) Авторы изобретения (Ф4, « 1 Й Я

* (7!) Заявитель (54) 2 -ТРИГГЕР

Изобретение относится к цифровой автоматике, вычислительной технике и микроэлектронике.

Известен Ц-триггер, содержащий шесть инверторов, первые выходы,первого и второго инверторов соединены с входами соответственно второго и первого инверторов, вторые выходы которых соединены с выходами )-триггера,33 -вход которого соединен с вхо1О дом третьего инв ер тор а, который соединен с первым выходом четвертого инвертора, вход которого соединен с первым выходом третьего инвертора, второй выход которого соединен с входом пятого инвертора, выход которого соединен с входом. шестого инвертора, первый выход которого соединен с входом пятого инвертора, а вторые выходы четвертого и шестого инверторов соеди-„ нены с входами соответственно первого и второго инверторов (lj.

Известен )-триггер, содержащий первый, второй, третий, четвертый и

2 пятый инверторы, первый выход первого инвертора соединен с входом второго инвертора и выходом третьего инвертора, первый выход второго инвертора соединен с входом первого инвертора и первым выходом четвертого инвертора, второй выход которого соединен с входом третьего инвертора и первым выходом пятого инвертора Г2).

Недостатком этого Э -триггера является относительно низкое быстродействие.

Цель изобретения — повышение быстродействия.

Поставленная цель достигается тем, что в )З-триггере, содержащем первый, второй, третий, четвертый и пятый инверторы, первый выход первого инвертора соединен с входом второго инвертора и выходом третьего инвертора, первый выход второго инвертора соединен с входом первого инвертора и первым выходом четвертого инвертора, второй выход которого соединен с входом

3 84317 третьего инвертора и первым выходом пятого инвертора, вход и второй выход пятого инвертора соединены соответственно с тактовым входом и 3)-входом)) -триггера, который соединен с входом четвертого инвертора.

На чертеже показана структурная схемаЗ-триггера.

В-триггер содержит первый 1, второй 2, третий 3, четвертый 4 и пятый 5 инверторы, первый выход первого инвертора I соединен с входом второго инвертора 2 и выходом третьего инвертора 3, первый выход второго инвертора 2 сдединен с входом перво- . 15

Фо инвертора 1 и первым выходом чет1вертого инвертора 4, второй выход ко торого соединен с входом третьего инвертора 3 и первым выходом пятого ин-. вертора 5, вход и второй выход которого соединены соответственно с тактовым входом 6 и Э -входом 7З -триггера, который соединен:с входом четвертого инвертора. Соединение выхода третьего инвертора 3 с входом второго инвертора 2 и выходом первого инвертора 1, соединение выхода четвертого инвертора с входом первого Мнвертора 1 и выходом второго инвертора 2, соединение

t входа третьего инвертора 3 с выходом пятого инвертора 5 и выходом четвертого инвертора 4 и соединение входа четвертого инвертора 4 с выходом пяб того инвертора 5 и 33-входом 7 образуют элементы монтажное И. Пятый инвертор 5 для обеспечения нормального функционирования должен иметь задержку срабатывания, превышающую задержку срабатывания остальных инверторов.

3 -триггер работает следующим образом.

Если на входеЗ установлено значение ) = 1, то при поступлении положительного фроята синхросигнала С переключается инвертор 4: При этом инвертор переключается в состояние логической "1". Инвертор 3 также переключается, и.на входе инвертора 2 устанавливается единичное логическое состояние. Инвертор 2 переключается в состояние логического "0". Таким образом производится запись в триггер .информации, поступившей по входу 2 > если задержка переключения ин- 55 вертора 5 достаточна для переключения инвертора 1! 3 2 . По истечении времени на выходе инвертора 5 устаt1 1t навливается состояние логического 0

7 4 и любые изменения сигнала на входе).! не вызывают изменения состояний выходов триггера.

Если на входе Ъ установлено значение логического "0", то при поступлении положительного фронта синхросигнала С на входе инвертора Э устанавливается сигнал логической "I", Ha входе инвертора 2 устанавливает<:я нулевой логический сигнал, и инвертор 2 переключается в состояние логической

"1". При этом инвертор I переключает1.1 1! ся в состояние логического 0

Для нормальной работы триггера неГ обходимо выполнение условия! +, где с — длительность синхросигнала С.

При этом рабочая частота триггера составляет

fp< + гостах

Гак как задержка переключения логи-. ческих элементов зависит от потребляемой мощности, то необходимые значенияь для инвертора 5 2 и 31 можно обеспечить путем уменьшения его потребляемой мощности по сравнению с ! элементами 1-4.

При работе в цифровом устройстве один инвертор 5 может вырабатывать

I сигналы С для нескольких триггеров.

Предлагаемый D-триггер ориентирован на использование элементов инжекционной логики.

Формула изобретения

О-триггер, содержащий первый, второй, третий, четвертый и пятый инверторы, первый выход первого инвертора соединен с входом второго инвертора и выходом третьего инвертора, первый выход второго инвертора соединен с входом первого инвертора и первым выходом четвертого инвертора, второй выход которого соединен с входом третьего инвертора и первым выходом пятого инвертора, о т л и ч а ю щ и йс я тем, что, с целью повышения быстродействия, вход и второй выход пятого инвертора соединены соответственно с тактовым входом и1)-входом)3-триггера, который соединен с входом четвертого инвертора.

Источники информации, принятые во внимание при экспертизе

1. Лебедев В.И. и др. Схемотехнические особенности элементов с инжекционным питанием. Сб. "Микроэлектроника и полупроводниковые приборы", М., "Советское Радио", 1977, вып.2.

2. Патент Франпии Р 2255709, .кл. Н 01 L 27/06, 1976 (прототип) .843177

Составитель О. Скворцов

Редактор М. Лысогорова Техред А.Бабине КорректорГ. Назарова

Заказ 5160/79 Тираж 988. Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва Ж-35,.Pa ская наб. д. 4/5

Филиал ППП Патент, r. Ужгород, ул. Проектная, 4