Устройство для восстановления информациив блоках памяти
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗЬБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Соеетскмк
Соцмалмстмческмк
Республик ()849297 (61) Дополнительное к авт. свид-ву— (22) Заявлено 04.10.78 (21) 2671092/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл. з б 11 С 7/000
Гасударственный комитет (53) УДК 681.327..66 (088.8) Опубликовано 23.07.81. Бюллетень № 27
IN делам изобретений и открытий
Дата опубликования описания 28.07.81
1 (72) Автор изобретения
Б. В. Барашенков (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ВОССТАНОВЛЕНИЯ
ИНФОРМАЦИИ В БЛОКАХ ПАМЯТИ
Изобретение относится к вычислительной технике и предназначено для использования в динамических запоминающих устройствах (ЗУ) на МДП-транзисторах.
Известны устройства для восстановления информации, которые используют адресный принцип управления регенерацией информации и обеспечивают принудительную регенерацию с запретом доступа внешних устройств к ЗУ. Эти устройства довольно сложны. Устройства содержат блок счетчиков, количество которых равно количеству адресов строк, необходимых для управления регенерацией (1) и (2).
Однако при количестве строк динамических ЗУ до 128 и более практическая реализация устройств представляет значительные трудности.
Наиболее близким по технической сущности к предлагаемому является устройство для восстановления информации. Это устройство содержит счетчик адресов, коммутатор, дешифратор, блок памяти, элемент И (3)
Недостатком устройства является большое количество выходов блока памяти, а также рост их числа с увеличением количества адресов строк ЗУ, используемых для регенерации информации, что обусловлено использованием параллельного доступа к запоминающим элементам блока памяти для определения их состояния. Кроме того, это
5 накладывает определенные схемо-топологические ограничения при реализации на БИС.
Цель изобретения — упрощение устройства и повышение его надежности.
Поставленная цель достигается тем, что в устройство для восстановления информа30 ции в блоках памяти, содержащее накопитель, адресные входы которого соединены с выходами коммутатора адреса и выходной адресной шиной, а входы коммутатора адреса соединены с выходами счетчика адреса и первым выходом блока управления, второй выход которого соединен с входом счетчика адреса, введен счетчик количества выбранных строк, информационный вход которого соединен с выходом накопителя, управляющие входы — с третьим и четвертым выходами блока управления, а выход счетчика количества выбранных строк соединен с входом блока управления, пятый и шестой выходы которого соединены соответственно
849297 с входом обращения и входом числа накопителя.
На чертеже представлена структурная схема устройства.
Устройство содержит накопитель 1, счетчик 2 количества выбранных строк, блок 3 управления, счетчик 4 адреса, коммутатор 5 адреса, входную адресную шину 6, выходную адресную шину 7, шину 8 разрешения обращения, шину 9 синхронизации, шину обра щения.
Накопитель управляется как одноразряд- "0 ное оперативное ЗУ по числовому, адресному входам и входу обращения.
Информационная емкость одноразрядного блока памяти равна количеству строк (столбцов) матрицы памяти БИС, состав- „ ляющих блок памяти, в котором производится регенерация информации.
Накопитель обладает внутренней регенерацией информации.
Работа устройства начинается с момента подачи синхронизирующих импульсов на шину 9 синхронизации. При этом блок 3 управления производит формирование адресов строк счетчика 4 адреса подачей запускающих импульсов на его вход. Адреса строк через открытый для счетчика 4 адресный коммутатор 5 поступают на адресные входы накопителя I, на числовой вход которого подается сигнал логической «1», а на вход обращения — признак «записи» от блока 3 управления. зо
В результате перечисленных воздействий в накопитель 1 по всем адресам записываются сигналы логической «1». После окончания заполнения накопителя 1 блоком 3 управления производится установка счетчика 2 в начальное состояние. Во внешнее устройство по шине 8 разрешения обращения выдается сигнал разрешения обращения к внешнему блоку памяти (не указан), в котором производится адресная регенерация информации, а на управляющий вход счетчика 2 по подается сигнал, переводящий счетчик 2 в режим суммирования сигналов «1». Работа с внешними устройствами определяется сигналом обращения, который может приходить на шину 10 обращения при наличии сигнала разрешения обращения на шине 8, приходя- 45 щего одновременно с синхронизирующими импульсами. При наличии сигнала обращения к накопителю 1 на шине обращения 10 через адресный коммутатор 5 на выходные адресные шины 7 пропускается код адреса
so внешнего устройства, поступающего по входным адресным шинам 6, а при отсутствии сигнала обращения — код адреса счетчика 4 адреса.
В последнем случае блок 3 управления запускает счетчик 4 адреса для образования
55 следующего значения кода адреса после передачи адреса на выходные адресные шины 7 и, следовательно, адресные входы накопителя 1.
Накопитель 1 работает в процессе функционирования устройства в режиме «Считывание-Запись», т.е. в каждом периоде синхронизирующих импульсов производится считывание информации накопителя 1 на его числовой выход и последующая запись информации, подаваемая на его числовой вход от блока 3 управления по адресу, установившемуся на адресных входах накопителя 1.
Устройство работает циклически. В течение первого цикла из накопителя I считываются сигналы «I», а записываются сигналы «О». Количество считываемых сигналов «!» подсчитывается счетчиком 2, который выдает сигнал переполнения в блок 3 управления в том случае, если происходит обращение к накопителю I, что соответствует выборке каждой из строк (столбцов) внешнего блока памяти, в котором производится адресная регенерация информации хотя бы один раз.
Если к концу интервала времени где T„ — допустимое время хранения информации в ЗУ, сигнал переполнения от счетчика 2 в блок 3 управления не поступает, то на шину разрешения обращения 8 выдается сигнал запрещения обращения к
ЗУ и производится последовательное образование адресов строк (столбцов) с помощью счетчика 4 адреса до получения сигнала переполнения от счетчика 2, после этого выдается сигнал разрешения и обращения на шину 8.
После окончания интервала времени " z производится сброс счетчика 2 в начальное состояние и перевод его работы в режим суммирования сигналов «О» сигналами от блока 3 управления. Одновременно на числовой вход накопителя 1 подается сигнал «1»
Первый цикл работы устройства заканчивается. При этом накопитель 1 оказывается заполненным сигналами «О».
Второй цикл работы устройства происходит аналогично рассмотренному и отличается от первого тем, что накопитель 1 в процессе функционирования заполняется сигналами «1».
В дальнейшем рассмотренные циклы чередуются.
Таким образом, в устройстве опрос состояния запоминающих элементов происходит последовательно с накоплением результата в счетчике 2. Это позволяет существенно сократить количество выходов блока памяти, снять ограничения на его внутренню структуру, т.е. значительно упростить реализацию устройства.
Формула изобретения
Устройство для восстановления информации в блоках памяти, содержащее накопи849297
Составитель Л. Амусьева
Редактор Г. Волкова Техред А. Бойкас Корректор М. Шароши
Заказ 6 (02/67 Тираж 645 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
1 13035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4 тель, адресные входы которого соединены с выходами коммутатора адреса и выходной адресной шиной, а входы коммутатора адреса соединены с выходами счетчика адреса и первым выходом блока управления, второй выход которого соединен с входом счетчика адреса, отличающееся тем, что, с целью упрощения устройства и повышения его надежности, в него введен счетчик количества выбранных строк, информационный вход которого соединен с выходом накопителя, управляющие входы — с третьим "0 и четвертым выходами блока управления, а выход счетчика количества выбранных строк соединен с входом блока управления, пятый и шестой выходы которого соединены соответственно с входом обращения и входом числа накопителя.
Источники информации, принятые во внимание при экспертизе—
1. Авторское свидетельство СССР № 506908, кл. G 11 С 7/00, 1976.
2. Авторское свидетельство СССР № 514346, кл. G 11 С 21/00, 1976.
3. Патент США № 3737879, кл. 340 — 173R
1973.