Устройство для приема и контролядостоверности импульсных сигналов

Иллюстрации

Показать все

Реферат

 

Союз Советскик

Социалистических

Республик

< > 1

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 22.11.79 (21) 2843588/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) М.К .

G 08 С 19/28

Гесудерстееенык кемитет

Опубликовано 30.07.81. Бюллетень № 28

Дата опубликования описания 05.08.81 (53) УДК 621.398 (088.8) Ilo делам изобретений и открытий (72) Автор изобретения

С. С. Кукушкин (7 1. ) За я ви тел ь (54) УСТРОЙСТВО ДЛЯ ПРИЕМА И КОНТРОЛЯ

ДОСТОВЕРНОСТИ ИМПУЛЬСНЫХ СИГНАЛОВ

Изобретение относится к радиотехнике и может быть использовано в системах передачи данных для оценки достоверности и выделения импульсных сигналов на фоне шумов и помех.

Известны устройства для выделения импульсных сигналов, содержащие дифференциальный блок, инвертор, сумматор, элемент задержки, ограничитель, селектор длительности импульсов, Основу выделения импульсных сигналов в этих устройствах составляет инвертирование принимаемого сигнала с последующей его задержкой на время, равное половине известной длительности информационных импульсов Т, и суммирование поступающего сигнала с его инвертированной и задержанной копией. При этом на основе дифференцирования суммарного сигнала и ограничения сигнала на выходе дифференциального блока представляется возможным произвести селекцию импульсов по длительности () и (2). 26

Недостаток этих устройств заключается в низкой помехоустойчивости выделения сигналов на фоне коротких импульсных помех и импульсных помех, отстоящих друг от друга на время, равное времени задержки.

Наиболее близким по технической сущности к предлагаемому является устройство для выделения импульсных сигналов, содержащее усилитель, последовательно соединенные элемент задержки, кнвертор и сумматор, а также последовательно соединенные пороговый блок и формирователь импульсов, последовательно соединенные блок управления и многофазный мультивибратор, ограничитель, элемент И и интегратор, выход усилителя соединен со входом ограничителя, выход которого соединен с первым входом элемента И, вторые входы которого соединены с соответствующими выходами многофазного мультивибратора, а выход элемента И через интегратор соединен со входом элемента задержки и вторым входом сумматора, выход которого соединен со входом порогового блока (3).

Недостаток данного устройства, реализующего алгоритм корреляционной обработки принимаемого сигнала, состоит в отсутствии адаптации к изменениям длительности информационных импульсов, вызванных воздействием помех, имеющих характер неста851444

3 ционарных случайных процессов, на передаваемый сигнал и различного рода достабилизирующих факторов на приемную и передающую аппаратуру.

Цель изобретения — повышение помехоустойчивости устройства для приема и контроля достоверности сигналов с изменяющимся случайным образом под действием помех длительности информационных импульсов. выми входами первого и второго элементов

И, вторые входы которых объединены и соединены с выходом генератора счетных импульсов, выход первого элемента И соединен

Поставленная цель достигается тем, что в устройство для приема и контроля достоверности импульсных сигналов, содержащее усилитель, вход которого соединен со входом устройства, выход через ограничитель амплитуды сигналов — с первым входом элемента И, второй вход которого соединен с первым выходом генератора опорных импульсов, выход элемента И соединен со входом интегратора, первый пороговый блок, выход которого через формирователь импульсов соединен с первым выходом устройства, введены формирователь управляющего напряжения, блок амплитудного разделения сигналов, селектор длительности импульсов, дифференциальные блоки, второй и третий пороговые блоки и блок контроля достоверности, выход интегратора соединен со входом первого дифференциального блока, выход которого соединен непосредственно со входом блока амплитудного разделения сигналов и через второй дифференциальный блок со входом первого порогово- 30 го блока, первый выход блока амплитудного разделения сигналов соединен через последовательно соединенные третий дифференциальный блок и второй пороговый блок с первым входом блока оценки достоверности, второй выход блока амплитудного разделения сигналов соединен через последовательно соединенные четвертый дифференциальный блок и третий пороговый блок со вторым входом блока оценки достоверности и непосредственно с первым входом селекте. 4р длительности импульсов, второй вход которого соединен с выходом генератора опорных импульсов, выход селектора длительности импульсов соединен с третьим входом блока оценки достоверности, первый выход которого соединен через формирователь управ- 4 ляющего напряжения со входом генератора опорных импульсов, второй выход — со вторым выходом устройства, кроме того, блок контроля достоверности содержит генератор счетных импульсов, триггер, элемен- 1 ты И, элемент ИЛИ, элемент ЗАПРЕТ, реверсивный счетчик и счетчик выходных импульсов, входы триггера соединены с первым и вторым входами блока контроля достоверности, выход — с объединенными перс вычитающим входом реверсивного счетчи-. ка-и с первым входом элемента ИЛИ, выход второго элемента И соединен с первым входом элемента ЗАПРЕТ, второй вход которого объединен с третьим входом первого элемента И и соединен с третьим входом блока контроля достоверности, выход элемента ЗАПРЕТ соединен с суммирующим входом реверсивного счетчика и со вторым входом элемента ИЛИ, выход которого соединен со входом счетчика выходных импульсов, выходы реверсивного и счетчика выходных импульсов соединены соответственно с первым и вторым выходами блока контроля достоверности.

На фиг. 1 представлена структурная электрическая схема предлагаемого устройства; на фиг. 2 и 3 — диаграммы, поясняющие его работу.

Устройство содержит усилитель 1, ограничитель 2 амплитуды сигналов, коррелятор 3 длительности, включающий элементы

И 4 и интегратор 5, генератор 6 опорных импульсов, формироваТель 7 управляющего напряжения, дифференциальные блоки

8 — 11, блок 12 амплитудного разделения сигналов, селектор 13 длительности импульсов, пороговые блоки 14 — 16, формирователь 17 импульсов, блок 18 контроля достоверности.

Блок 18 контроля достоверности включает в себя триггер 19, элементы И 20 и 21, генератор 22 счетных импульсов, элемент 23

ЗАПРЕТ, элемент ИЛИ 24, счетчик 25 выходных импульсов, реверсивный счетчик 26.

Устройство имеет также вход 27 и выходы

28 и 29.

Устройство работает следующим образом.

Принятый импульсный сигнал, искаженный помехами (фиг. 2, а), усиливается в усилителе 1 и ограничивается в ограничителе 2 снизу и сверху. В результате ограничений обрезается часть шумовой помеховой составляющей и устраняются искажения вершин импульсов. Сформированный сигнал (фиг. 2,б), в котором присутствуют импульсные помехи, и неограниченная часть шумовой составляющей поступают в коррелятор

3 длительности на первый вход элемента И

4, на вторые P-входов которого с генератора

6 поступают сигналы Р опорной последовательности импульсов с длительностью импульсов, равной априорно известной длительности информационных сигналов.1., причем каждая последующая последовательность импульсов сдвинута относительно предыдущей на время 4 ., а относительно первой последовательности на интервалы времени, где К вЂ” порядковый номер последовательности.

Число последовательностей опорных сигналов Р определяется требуемой точностью корреляционной обработки сигнала. Требуе-. мая длительность опорных импульсов задает851444

5 ся формирователем 7 управляющего напряжения. В элементе И 4 выделяются импульсы, равные по длительности времени совпадения информационных сигналов (фиг. 2, б) с вырабатываемыми генератором 6 Р-последовательностями импульсов (фиг. 2, в, г, д, е, ж). Преобразованные в напряжение интервалы совпадения импульсов суммируются в интеграторе 5.

Результаты проведенной обработки сигнала представляются на выходе интегратора 5 в виде треугольных импульсов(фиг. 2, 3) >0 для импульсных сигналов, совпадающих по

20 продолжительности с длительностями опорных импульсов, а также в виде равнобедренных трапеций с высотой, равной амплитуде треугольных сигналов для импульсов, длительность которых превышает длительность импульсов опорных последовательностей (фиг. 2, з (1) и с высотой меньшей амплитуды треугольных сигналов для более коротких импульсов (фиг. 2, з (2). При этом продолжительность уплощенной вершины трапецеидальных импульсов характеризует величину отклонений длительностей импульсов принимаемого сигнала от длительности опорных импульсов. Продолжительность уплощенной вершины трапецеидальных импульсов, имеющих амплитуду, равную амплитуде треуго)1ьных сигналов, соответств)(ет разности положительного знака („— 1 ) О, где ь; — длительность

i-того импульса принимаемого сигнала; — длительность опорного импульсф

В свою очередь, продолжительность уплощенной вершины трапецеидальных импульсов с амплитудами меньшими амплитуды треугольных сигналов характеризует разности и продолжительности импульсов отрицательного знака („ — 1. (О).

Различие в амплитудах трапецеидальных импульсов создает предпосылки для разделения результатов обработки (фиг. 2, в) на последовательности разностных сигналов положительного (фиг. 3, о) и- отрица гельного знаков (фиг. 3, т).

Для этого сигналы дифференцирования результатов корреляционной обработки (фиг. 2, и) разделяют блоком 1 амплитудного разделения сигналов по нулевому уровню (фиг. 2, м, н) и подают на соответствующие последовательно соединенные дифференциальные и пороговые блоки 10, 15 и 11, 16 (фиг. 2, п, р). Одновременно при помощи дифференциального и порогового блоков выделяют сигналы совпадения импульсов принимаемого сигнала и опорных импульсов (фиг. 2, к), по которым формирователь 17 импульсов восстанавливает информационную последовательность импульсов стандартной длительности (фиг. 2, л) . При этом в селекторе 13 длительности импульсов сравнивают длительности последовательности импульсов (фиг. 2, м) с длительностями опорных сигналов с генератора 6. Если длитель-.

6 ность импульса сигнальной последовательности меньше опорной, то на выходе селектора 13 длительности формируется сигнал, открывающий на время, равное Ге; элемент

И 20 и запрещающий прохождение сигнала через элемент ЗАПРЕТ 23.

Сигналы дифференцирования положительной полярности с выхода порогового блока 16 (фиг. 2, п) подготавливают триггер 19 к запуску, первый отрицательный импульс дифференцирования с выхода порогового блока 16 (фиг. 2, п) устанавливает триггер 19 в единичное состояние, последующий отрицательный импульс дифференцирования с выхода порогового блока 15 переводит триггер в нулевое состояние (фиг. 2, 3, с). Сформированные таким образом импульсы ШИМ, несущие информацию об отклонениях длительностей импульсов сигнальной последовательности относительно опорной (фиг. 2, 3, с) заполняются счетными импульсами от генератора 22 счетных импульсов и разделяются с помощью элементов И 20, 21 и элемента ЗАПРЕТ 23 на последовательности положительных и отрицательных сигналов разности.

Последовательности сигналов разности обоих знаков после объединения элементом

ИЛИ 24 несут информацию об абсолютных отклонениях длительностей импульсов (.,— 1. ). При этом результаты накопления за установленный интервал осреднения

Т счетных импульсов счетчиком 25 и реверсивным счетчиком 26 представляют собой соответственно оценку среднеквадратического отклонения флюктуаций длительностей импульсов

) У .) 1т;-Ь ) )/ — =1,Е5 ()) и оценку статистической поправки

))=и . (Tw т ) g г(-73 (2)

ill =l к- где (Х - oo), (7„- Ь ) — последовательности разностных сигналов положительного

m и отрицательного К знаков.

Результаты вычисления статистической поправки к математическому ожиданию А с выхода реверсивного счетчика 26 поступают на вход формирователя 7 управляющего напряжения для коррекции управляющего напряжения и соответствующего изменения длительности импульсов опорных последовательностей: 7o = Т+(4 Я), где 7. о уточненная длительность импульсов опорной последовательности.

Предлагаемое устройство имеет более высокую помехоустойчивость по сравнению с прототипом за счет адаптивного учета сигналами опорных последовательностей статистики изменения длительностей информационных импульсов.

851444

Формула изобретения

1. Устройство для приема и контроля достоверности импульсных сигналов, содержащее усилитель, вход которого соединен со входом устройства, выход через ограничитель амплитуды сигналов — с первым входом элемента И, второй вход которого соединен с первым выходом генератора опорных импульсов, выход элемента И соединен со входом интегратора, первый пороговый блок, выход которого через формирователь импульсов соединен с первым выходом устройства, отличающееся тем, что, с целью повышения помехоустойчивости устройства, в него введены формирователь управляющего напряжения, блок амплитудного разделения сигналов, селектор длительности импульсов, дифференциальные блоки, второй и третий пороговые блоки и блок контроля достоверности, выход интегратора соединен со входом первого дифференциального блока, выход которого соединен непосредствен- 20 но со входом блока амплитудного разделения сигналов и через второй дифференциальный блок со входом первого порогового блока, первый выход блока амплитудного разделения сигналов соединен через последовательно соединенные третий дифференциальный блок и второй пороговый блок с первым входом блока оценки достоверности, второй выход блока амплитудного разделения сигналов соединен через последовательно соединенные четвертый дифферен- зо циальный блок и третий пороговый блок со вторым входом блока оценки достоверности и непосредственно с первым входом селектора длительности импульсов, второй вход которого соединен с выходом генератора опорных импульсов, выход селектора длительности импульсов соединен с третьим входом блока оценки достоверности, первый выход которого соединен через формирователь управляющего напряжения со входом генератора опорных импульсов, второй выход — со вторым выходом устройства, 2. Устройство для приема и контроля достоверности импульсных сигналов по п. 1, отличающееся тем, что блок контроля достоверности содержит генератор счетных импульсов, триггер, элемент И, элемент ИЛИ, элемент ЗАПРЕТ, реверсивный счетчик и счетчик выходных импульсов, входы триггера соединены с первым и вторым входами блока контроля достоверности, выход — с объединенными первыми входами первого и второго элементов И, вторые входы которых объединены и соединены с выходом генератора счетных импульсов, выход первого элемента И соединен с вычитающим входом реверсивного счетчика и с первым входом элемента ИЛИ, выход второго элемента И соединен с первым входом элемента ЗАПРЕТ, второй вход которого объединен с третьим входом первого элемента И и соединен с третьим входом блока контроля достоверности, выход элемента ЗАПРЕТ соединен с суммирующим входом реверсивного счетчика и со вторым входом элемента ИЛИ, выход которого соединен со входом счетчика выходных импульсов, выходы реверсивного и счетчика выходных импульсов соединены соответственно с первым и вторым выходами блока контроля достоверности.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР по заявке № 2494645/09, кл. Н 04 Q 1/36, 1977.

2. Авторское свидетельство СССР по заявке № 2655769/18-09, кл. Н 04 В 1/10, Н 04 (,) I/36, 1978.

3. Авторское свидетельство СССР по заявке № 2655770/18 — 09, кл. Н 04 Q 1/36, 31.07.?8 (прототип).

851444 г д

Е

t й

Составитель Н. Бочарова

Техред А. Бойкас Корректор С. Корниенко

Тираж 691 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретении и QTKpbITHk

113035, Москва, Ж вЂ” 35, Раушская иаб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Редактор Н. Безродная

Заказ 6363/71