Запоминающее устройство с самоконтролем

Иллюстрации

Показать все

Реферат

 

Союз Советсккк

Социалнсткческка

Респубики

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

< >855730 (6I ) Дополнительное к акт. свид-ву (22) Заявлено 16.11.79 (21) 2845165/18-24 (51 ) М. Кл.

G 11 С 11/00 с присоединением заявки ¹

РВудадетюаааыа комитат

СССР ао даяям изобретений и открытий (23) Приоритет

Опубликовано 15,08.81. Бюллетень ¹ 30

Дата опубликования описания 15.08.81 (53) УДК 681.327 (088.8) И. A. ДиМка, Н. H. Журавский, А. Г. Забурат(ный,"

В. И. Корнейчук, М. Н. Орлова и В. Я. Юрчйшин (72) Авторы изобретения

Ф

Киевский ордена Ленина лолитехнический институт им. 50 — летия

Великой Октябрьской социалистической революции (71) Заявитель (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ контролем, которое содержит накопитель, регистр адреса, блоки кодирования н декодирования, связанные с накопителем, входной и выходнои регистры, блоки схем И н ИЛИ (1 1.

Недостатком moro устройства является невысокая надежность.

Наиболее близким техническим решением к изобретению является запоминающее устройство, содержащее накопитель, подключенный через адресные формирователи и вентили к регистру адреса и через разрядные формирователи и вентили — к выходу блока кодирования и входу блока декодирования, подсоединенному к блоку управления и выходному регистру, входному регистру и блоку схем И; схему и-разрядного сравнения, входы которой подключены к выходам входного и выходного регистра, а выходы — к блоку управления и блоку схем ИЛИ, к которому подсоединен выход входного регистра и выход блока схем И; блок схем ИЛИ, к которому подключены

Изобретение относится к запоминающим устройствам.

Известно запоминающее устройство с само,входной регистр и информационные шины, и выход которого соединен со ..ходом блока кодирования (21.

Недостатками этого устройства являютс" малая эффективная емкость и низкая надеж5 ность, так как при возникновении многократных ошибок, превышающих корректирующую способность применяемого кода, они исправляются неверно.

Цель изобретения — оповышение надежности и эффективной емкости устройства.

Поставленная цель достигается тем, что в запоминающее устройство с самоконтролем, содержащее накопитель, регистр прямого кода, 15 блок коррекции, первую схему сравнения, элементы И и блок управления, причем входы накопителя подключены к выходам регистра прямого кода, входам блока коррекции и одним из входов первой схемы сравнения, вы20 ходы накопителя соединены с информационными входами регистра прямого кода, одни из информационных выходов блока коррекции подключены к первым входам элементов И, а управляющий выход — к первому входу

5730

l0

3 85 блока управления, первый выход которого соединен со вторыми входами элементов И, выходы которых являются выходами устройства, второй выход блока управления подключен к управляющему входу регистра прямого кода, введены регистр обратного кода и вторая схема сравнения, причем информационные и управляющий входы регистра обратного кода ,соединены соответственно с выходами накопителя и с третьим выходом блока управления, выходы регистра обратного кода подключены к другим входам первой схемы сравнения, одни иэ входов второй схемы сравнения соеди иены с другими информационными выходами блока коррекции, другие входы — с выходами первой схемы сравнения, выход второй схемы сравнения подключен ко второму входу блока управления.

На чертеже изображена функциональная схема предлагаемого устройства.

Устройство содержит накопитель 1, регистр 2 прямого кода, регистр 3 обратного кода, первую

4 и вторую 5 схемы сравнения, блок 6 коррекции с информационными выходами 7 и 8, элементы И 9 и блок 10 управления. Входы накопителя 1 подключены к выходам регистра 2 прямого кода, входам блока 6 коррекций и одним из входов первой схемы 4 сравнения.

Выходы накопителя 1 соединены с информационными входами регистра 2 прямого кода. Одни из информационных выходов 7 блока 6 коррекции подключены к первым входам элементов И 9, а управляющий выход — к первому входу блока 10 управленид, первый выход которого соединен со втррыми входами элементов И 9, выходы которых являются выходами устройства. Второй выход блока 10 управления подключен к управляющему входу регистра 2 прямого кода.

Входы регистра 3 обратного кода соединены соответственно с выходами накопителя 1 и с третьим выходом блока 10 управления. Выходы регистра 3 обратного кода подключены к другим входам первой схемы 4 сравнения. Одни из входов второй схемы 5 сравнения соединены с другими информационными выходами 8 блока

6 коррекции, другие вхо ы — с выходами первой схемы 4 сравнения. Выход второй схемы сравнении подключен ко второму входу блока

10 управления.

Устройство работает следующим образом.

При реализации режима чтения на управляющий вход регистра. 2 прямого кода со второго выхода блока 10 управления подается разрешающий сигнал, в результате чего кодовое слово считывается с ячейки накопителя 1 на ре-. гистр 2 прямого кода, с выхода которого оно поступает на блок 6 коррекции. Если в процес15

55 се чтения ошибки не возникают, то контрольные разряды покажут отсутствие ошибок (об этом свидетельствует сигнал на управляющем выходе блока 6 коррекции, подключенном к первому входу блока 10 управления, и блок

10 управления выдает разрешающий сигнал, по которому считанное из накопителя число с информационного выхода 7 блока 6 коррекции через элементы И 9 поступает на выход устройства, Если в режиме хранения и чтения произошли ошибки, то при декодировании считанного слова в блоке 6 коррекции контрольные разряды покажут, в каких именно разрядах слова они имеются. Затем производится коррекция этих ошибок (например, инвертирование ошибочных разрядов). При наличии ошибок сигнал на первом выходе блока 10 управления запрещает прохождение числа на выход устройства, кодовое слово с регистра 2 прямого кода записывается обратным кодом в .накопитель 1 в ту же ячейку, а затем считывается по разрешающему сигналу на третьем выходе блока 10 управления в регистр 3 обратного кола. После этого коды числа с регистров 2 и 3 поступают на первую схему 4 сравнения, которая поразрядно сравнивает их и фиксирует номера разрядов, в которых прямой и обратной коды числа совпадают, следовательно, в этих разрядах ячейка накопителя 1 имеет отказы. Номера разрядов, в которых имеются ошибки, определенные при декодировании,с выхода 8 блока 6 коррекции поступают на вторую схему S сравнения, где последовательно сравниваются с каждым из элементов множества номеров отказавших разрядов, которые поступают с выхода первой схемы 4 сравнения, и производится определение попадания множества разрядов, в которых осуществлена коррекция, в множество отказавших разрядов. Если имеет место попадание, о чем свидетельствует сигнал на выходе первой схемы 5 сравнения, то блок 10 управления выдает на первый выход разрешающий сигнал, по которому скорректированное кодоо вое слово с информационного выхода 7 блока

6 коррекции через элементы И 9 поступает на

Выход устройства. В случае непопадания сигнал на первом выходе блока 10 управления запрещает поступление считанного слова на выход устройства. Это означает, что произошла многократная ошибка, превышающая корректирующую возможность кода, и номера разрядов, подлежащих коррекции, определены при декодировании неверно. Обнаружить эту ситуацию удается эа счет определения множества отказавших разрядов ,и определения: попадания в это множество номеров содержащих ошибки разрядов, определенных при декодировании.

ВНИИПИ Заказ 6922/72

Тираж 645 Подписное

5 Я557

Технико — экономическое преимущество предлагаемого устройства заключается в повышении надежности и увеличении эффективной емкости за счет обеспечения возможности обнаруживать многократные ошибки в ячейках накопителя без увеличения количества контрольных разрядов.

Формула изобретения

Запоминающее устройство с самоконтролем, содержащее накопитель, регистр прямого кода, блок коррекции, первую схему сравнения, элементь1 И и блок управления, причем входы Л накопителя подключены к выходам регистра прямого кода, входам блока коррекции и одним из входов первой схемы сравнения, выходы накопителя соединены с информационными входами регистра прямого кода, одни из ин- 20 формационных выходов блока коррекции подключены к первым входам элементов И, а управляющий выход — к первому входу блока управления, первый выход которого соединен со вторыми входами элементов И, выходы 25

30 6 которых являются выходами устройства, второй выход блока управления подключен к управлякяцему входу регистра прямого кода, о т л и ч а ю щ е е с я тем, что, с целью повышения надежносж и эффективной емкости устройства, оио содержит регистр обратного кода и вторую схему. сравнения, причем инфор. мационные и управляющий входы регистра обратного кода соединены соответственно с выходами накопителя и с третьим выходом блока управления, выходы регистра обратного кода подключены к другим входам первой схемы сравнения, одни из входов второй схемы сравнения соединены с другими информационными выходами блока коррекции, другие входы — с выходами первой схемы сравнения, выход второй схемы сравнения подключен ко второму входу блока управления.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР Р 433542, кл. G 11 С 29/00, 1974.

2. Авторское свидетельство СССР N" 470866, кл. 6 11 С 29/00, 1975 (прототип).

Филиал ППП "Патент", r.Óæã0ð0ä, ул. Проектная, 4