Запоминающее устройство
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических
Республик
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
< >858094 (61) Дополнительное к авт. свид-ву (22) Заявлено 20. 11 79 (21) 2836308/18-24 с присоединением заявки №вЂ” (23) Приоритет (51)M. Кл.
ГееудврствевеыМ кемитет
CCCP ао девам кзееретееяй н втермтИ
6 11 С 11/00
Опубликовано 23.08.8I.Áþëëåòåíü ¹ 31 (5Ç) УЙК 681 327. (088. 8) Дата опубликования описания 23.08. 81 (7I) Заявитель
Московский ордена Трудового Красного текстильный институт (54) ЗАПОМИНАЮЩЕЕ .УСТРОЙСТВО .
Изобретение относится к запоминающим устройствам.
Известно запоминающее устройство, содержащее накопитель, подключенный к формирователям разрядного тока записи и к усилителям воспроизведения, выходы которых подключены к первьм входам числового регистра, вторые входы которого подсоединены к кодовой шине, а выходы — к первым входам
10 формирователей разрядных токов записи, вторые входы которых подключены к кодовой шине, подсоединенной к формирователям адресных токов записисчитывания, подключенным к концам !
5 адресных шин накопителя, другие концы которых подключены к нагрузочным элементам (1 ).
Недостатком этого устройства является низкая надежность. 20
Наиболее близким техническим решением к данному изобретению является устройство, содержащее накопитель, разрядно-считывающие линии которого соединен с усилителями воспроизведения и с формирователями разрядного тока записи, подключенными к выходам числового регистра,вторые входы которого подключены к кодовым шинам, соединенным с формирователями адресных токов записи-считы-. вания, выходы которых подключены к адресным шинам накопителя, соединенным с нагруесенымн элементным (2):
Недостатком известного устройства является низкая надежность вследствие несимметричного перемагничнвания запоминающих магнитных элементов при записи "1" и "Оке
Цель изобретения — повышение надежности устройства.
Поставленная цель достигается тем, что в запоминающее устройство,содержащее накопитель, усилители, формирователи разрядных токов, регистр числа и формирователи адресных токов, выходы которых подключены к адресным входам накопителя, адресные выхо85 ды которого соединены с одним из выводов .первых элементов нагрузки,, входы формирователей разрядных токов подключены к одним из выходов регистра числа, а выходы — ко входам накопителя, выходы которого соединены со входами усилителей, выходы которых подключены ко входам регистра числа, введены триггеры, клЬчи, счетчик, вторые элементы нагрузки, эле" мент ИЛИ и элемент И, причем выходы ключей соединены с другими выводами первых элементов нагрузки и с одними из выводов вторых элементов нагрузки, другие выводы которых подключены к шине питания, входы ключей соединены соответственно с выходами триггеров, первые входы которых подключены к выходу элемента И, а вторые входы — к выходу элемента ИЛИ, первый и второй выходы счетчика соединены со входами элемента И, третий выход счетчика подключен к первому входу элемента ИЛИ, вход, счетчика соединен со вторым входом элемента ИЛИ и является одним из входов устройства, На чертеже изображена структурная схема предлагаемого устройства.
Ф
Устройство содержит накопитель
1, усилители 2, формирователи 3 разрядных токов, регистр 4 числа, счетчик 5, формирователи 6 адресных токов, первые 7 и вторые 8 элементы нагрузки, ключи 9, триггеры 10, элемент И 11 и элемент ИЛИ 12.
Выходы формирователей 6 адресных токов подключены к адресным входам накопителя 1, адресные выходы. которого соединены с одними из выводов.первых элементов 7 нагрузки. Входы формирователей 3 разрядных токов под1 ключены к одним из выходов регистра
4 числа, а выходы — ко входам накопителя 1, выходы которого .соединены со входами усилителей 2, выходы которых подключены ко входам регистра
4 числа.
Выходы ключей 9 соединены с другими выводам первых элементов 7 нагрузки и с одним иэ выводов вторых элементов 8 нагрузки, другие выводы которых подключены к шине питания. Входы ключей 9 соединены соответственно с выходами триггеров
10, первые входы которых подключены к выходу элемента 11, а вторые входык выходу элемента ИЛИ 12. Первый и второй выходы счетчика 5 соединены
8094
4 со входами элемента И 11, Третий выход счетчика 5 подключен к первому входу элемента ИЛИ 12, Вход счетчика 5 соединен со вторым входом элемента ИЛИ !2 и является одним из входов устройства.
Устройство работает следующим образом.
В режиме записи на второй вход счетчика 5 поступает сигнал, устанавливающий счетчик 5 в исходное состояние. Этот же сигнал поступает на первый вход элемента ИЛИ 12, сигнал с выхода которого устанавливает триггеры 10 в "0" состояние, что обеспечивает на их выходе управляющий потенциал, открывающий ключи 9.
Открытые ключи 9 шунтируют вторые элементы 8 нагрузки, а первые элементы 7 нагрузки подключаются к шине пит.ания.
Затем поступает сигнал на опрос регистра 4 числа и сигнал на запуск формирователей 3 разрядных токов,которые вырабатывают разрядный ток положительной полярности при записи
"!" или разрядный ток отрицательной полярности при записи "0".
Далее подаются сигналы запуска з0 на Формирователи 6 адресных токов.
Количество этих сигналов соответствует необходимому количеству импульсов, в пачке импульсов тока записи, причем первый импульс, к примеру, всегда отрицательной полярности, а последний — положительный.
Этот положительный импульс должен заканчиваться раньше разрядного тока записи, а для того, чтобы ампли40 туды считанных сигналов "1" и "О" быпи бы одинаковые, предусмотрено уменьшение амплитуды тока положительного импульса или группы поло— жительных импульсов в пачке. Для
45 этого сигналы поступающие на формиЭ рователи адресных токов, подаются также и на первый вход счетчика 5, с первого выхода которого после поступления нечетных сигналов подается сигнал на элемент ИЛИ 12, 50
Выходной сигнал с элемента ИЛИ 12 обеспечивает "0" состояние триггеров 10, а следовательно, шунтирование ключами 9 вторых элементов 8 нагрузки при запуске формирователя
6 адресного тока, вырабатывающего отрицательные импульсы в пачке импульсов тока записи. При приходе на первый вход счетчика 5 четных
858094
1. А.M.Èâàíîâ и др. Вопросы построения магнитно-электронных сменных блоков ППЗУ с электрической записью
45 информации на ферритовнх линейках.
Тезисы: докладов конференции ЗУ-76.
Тбили си, 19 76 .
2. Петерсон И. Бортовая память у>,на элементе микробиакс со считыванием без разрушения информации.Пе-. ревод В 2433 (прототип). сигналов с его второго выхода подается управляющий сигнал на первый вход элемента И 11. Однако срабатывание элемента И 11 по четному сигна. лу запуска формирователей адресных токов б произойдет после прихода определенного их количества, сигналов со второго выхода счетчика 5, т.е. при поступлении управляющего сигнала на второй вход элемента И ll с третьего выхода счетчика. В этом случае на выходе элемента И 11 вырабатывается управляющий сигнал, по которому триггеры 10 устанавливаются в "1" состояние, закрываются ключи 9, шунти рующие вторые элементы 8 нагрузки.
Это приводит к уменьшению амплитуды последнего положительного импульса в пачке импульсов тока записи или амплитуд определенного наперед заданного количества положительных импульсов в пачке импульсов тока записи за счет подключения к первым элементам 7 нагрузки вторых элементов
8 нагрузки.
Таким образом, установленное число уменьшенных амплитуд положительных импульсов из пачки импульсов записи обеспечивает одинаковое перемагничивание магнитных элементов накопителя
1 при записи "1" и "0", а тем самым сравнивает амплитуды считанных сигналов "1" и "0" в режиме считывания.
Считывание прФисходит по сигналу, поступившему на формирователи 6 адресных токов.При этом опрос осуществляется opíèì отрицательным импульсом адресного тока считывания, а сигналы считывания поступают после усиления на усилителях 2 на входы числового регистра 4.
Технико-экономическое преимущество предлагаемого устройства заключается в том, что в результате применения ключей и вторых элементов нагрузки, в нем обеспечивается одинаковое перемагничивание магнитных элементов в накопителе при записи сигналов "0" и "1" и, тем самым, выравнивание считанных сигналов "0" и "1" при считывании, за счет чего значительно повышается надежность.
Формула изобретения
Запоминающее устройство, содержащее накопитель, усилители, формиро5 ватели разрядных токов. регистр числа и формирователи адресных токов, выходы которых подключены к адресным входам накопителя, адресные выходы которого соединены с одними из вы-. водов первых элементов нагрузки, входы формирователей разрядных токов подключены к одним из выходов регистра числа, а выходы — ко входам накопителя, выходы которого подключены ко
-д входам усилителей, выходы которы соединены со входами регистра числа, о т л и ч а ю щ е е с я тем,что с целью повышения надежности устройства, оно содержит триггеры, ключи, счетчик, щ вторые элементы нагрузки, элемент
ИЛИ и элемент И, причем выходы ключей соединены с другнмн выводами первых элементов нагрузки и с одними из выводов вторых элементов нагрузки, 25 другие выводы которых подключены к шине питания, входы ключей соединены соответственно с выходами триггеров, первые входы которых подключены к выходу элемента И, а вторые входов к выходу элемента ИЛИ, первый и второй выходы счетчика соединены со входами элемента И, третий выход счетчика подключен к первому входу элемента ИЛИ, вход счетчика соединен со вторым входом элемента ИЛИ и является одним из входов устройства.
Источники информации, 4О принятые во внимание при экспертизе
8580Ч4
Составитель Т.Зайцева
Редактор В.Иванова Техред А.Бабинец Корректор У.Пономаренко
Заказ 7255/84 Тираж 645 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений т открытий
113035, Москва, И-35, Раушская наб., д, 4/5
Филиал ППП "Патент", r. Ужгород, ул ° Проектная, 4