Устройство для контроля блоков постоянной памяти

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е (858I15

ИЗОБРЕТЕН ИЯ.Союз Советских

Социалистичвских

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6I ) Дополнительное к авт. саид-ву (22) Заявлено 25.05.79(2! ) 2770446/18-24 (51)М. К.я. (11 С 29/00 с присоединением заявки М Ьоударстеааай кеквтет

CCCP во ааяен взебретееий в отхритвй (23) Приоритет (©) УДК 681.32-, . 66(088.8) Опубликовано 23.08.81. Бюллетень,% 31

Дата опубликования описания 23.08.81

И. В. Огнев, Ю. М. Шамаев, H. И. Er и Г. А. Бородин (72) Авторы изобретения

Московский ордена Ленина анергетичесосий институт ю, (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ ПОСТОЯННОЙ

ПАМЯТИ

Изобретение относится к области вычислительной техники, а именно к контролю долговременных запоминающих устройств на интегральных запоминающик микросхемах (ЗМ) словарного типа.

Известен способ связи, испольэую% щий метод контрольного суммирования при передаче информации между устройствами ЦВМ 11.

Однако способ не позволяет обнаруживать многократные пакетные ошибки.

Известно также устройство для контроля постоянных запоминающих устройств, которое в режиме контрольного суммирования осуществляет контроль путем . после15 . довательного сложения считываемых слоев из ПЗУ и сравнение полученной суммы с контрольным числом 2).

Однако устройство не позволяет обнаруживать некоторые комбинации четных ошибок при использовании в блоке памяти многоразрядных ЗМ.

Наиболее близким по технической сущности к предлагаемому является устрой

2 ство для контроля блока памяти по методу контрольного суммирования, содержащее многоразрядный сумматор, узел установки контрольных чисел и регистр срав« нения. Контроль информации основан на сравнении в регистре сравнения контрольнык чисел, поступающик из узла, и многоразрядной суммы, полученной при сложении всех чисел блока в сумматоре при считывании. Подобное устройство позволяет определить однократную ошибку ГЗ .

Недостатком известного устройства является низкая точность контроля при возникновении многократных ошибок в старших разрядах и использовании в блоке памяти ЗМ словарного типа. Для ЗМ карактерен асимметричный карактер ошибо» и полные отказы, приводящие к многократHbQd групповым ошибкам в массиве хранимой информации.

Вероятность необнаружения четной ошибки Q в старших разрядах для блока па-. ра р

Пель изобретения - повышение точности устройства.

Поставленная цель достигается тем, что в устройство для контроля блоков по- 15 стоянной памяти, содержащее сумматор, информационные входы которого соединены со входами устройства, блок сравнения, первый вход которого соединен с шиной разряжения сравнения, блок установки 20 контрольного двдичного числа, выходы которого подключены к одним из входов блока сравнения, информационные выходы сумматора соединены с другими входами бло-, ка, сравнения, выход которого соединен с выходом устройства, введен счетчик, вкод которого соединен с выходом переноса единиц .сумматора, а выходы счетчика соединены с соответствующими входами сумматора.

На чертеже представлена функциональная схема предлагаемого устройства.

Устройство содержит контролируемый блок постоянной памяти 1, сумматор 2, счетчик 3, блок сравнения 4, блок установки контрольного двоичного числа 5 и шину разрежения сравнения 6.

Устройство работае т следующим образом.

При подаче на вход блока памяти 1 последовательно изменяемого кода ацреса и импульса запроса с выхода блока памяти 1 многоразрядные числа считываются а сумматоре 2, где производится сложение. Единицы переполнения при сложении поступают с выхода переноса старшего разряда сумматора 2 в счетчик 3.

После того как все числа, хранимые в блоке памяти 1, будут считаны и просуммированы в блоке соавнения 4 под дей ствием сигнала сравнения осуществляется сравнение суммы, полученной в сумматоре-2 и счетчике 3 с контрольным двоич(2) то вероятность обнаружения многократных ошибок будет близка к 1., в то время как известное устройство пропускает четные ошибки в старших разрядах, вероятность возникновения которых определяется из формулы (1) и достигает при различных пч,и и значения 25%.

Формула изобретения

25 Устройство для контроля блоков постоянной памяти, содержащее сумматор, информационные входы которого соединены со входами устройства, блок сравнения, первый вкод которого соединен с шиной

30 разрешения сравнения, блок установки контрольного двои".íîãî числа, выходы которого подключены к одним из вкодов блока сравнения, информационные выходы сумматора соединены с другими входами блока сравнения, выкод которого соединен с выходом устройства, о т л и ч аю щ е е с я тем, что, с целью повышения точности устройства, в него введен счетчик, вход которого соединен с выхо40 дом переноса единиц сумматора, а выходы счетчика соединены с соответствующими в х од ам и сумма т ора.

Источники информации, принятые во внимание при экспертизе

4> 1. Патент США М 3753225, кл. 340-140, 1 А, 1973.

2. Авторское свидетельство СССР

М 563697, кл. 5 11 С 29/00, 1976.

3. Клямко Э. И. Схемный и тестовой контроль автоматических цифровых вычислительнык машин, M., Советское радио, 1963, с. 192 (прототип).

3 88&115 4 мяти на ЗМ можно оценить следующим вы- ным числом, поступающим из блока 5. ражением Если суммы совпадают, вырабатывается сигнал сравнения и сигнал останова. л/2 Ъ

1 11

Предлагаемое устройство позволяет н обнаруживать многократные ошибки при и гь j=-1 () и отказе ЗМ в старших разрядак блока па с„ мяти. Вероятность обнаружения многократ1= ных ошибок зависит от количества разрядов счетчика 3. Если количество разрягде и, vn — соответственно количество lp дов К счетчика 3 выбрать исходя из выслов и з ядов в ЗМ. ражения

В5 8115

° ° °

Составитель А. Воронин

Редактор В. Еремеева Техред С;Мигунова

Корректор М. Шароши

Филиал ППП Патент, г, Ужгород, ул. Проектнаа, 4

Заказ 7 25 6/85 Тираж 645 Цодписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5