Устройство автоматической подстройки синхронной частоты
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических
Республик
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСЕВУ
<>860268 (6! ) Дополнительное к авт, свид-ву (22) Заявлено Об. 03. 78 (21) 2587998/18-09 с присоединением заявки ¹ (23) Г1 риоритет ъ (51) РА. Кл.З
Н 03 В 3/04
Государственный комитет
СССР но делам кзобретеннй н открытнй
Опубликовано 300881, Бюллетень HB 32 (53) УДК 621. 396. . 668 (088. 8) Дата опубликования описания 30. 08. 81 (71) Заявитель (54 ) УСТРОЙСТВО АВТОМАТИЧЕСКОЙ ПОДСТРОЙКИ синхРОнной частоты
29
Изобретение относится к технике связи и может быть использовано при построении аппаратуры передачи данных по каналам связи с ограниченной полосой пропускания по частоте.
Известно устройство автоматической подстройки синхронной частоты, содержащее (й+1) фазовых детекторов, первые входы которых объединены и являются входом устройства, последовательно включенные селектор-мультиплексор, управляющий элемент, управляемый генератор н N элементов задержки, причем выход управляемого генератора подключен к второму входу первого фазового детектора, а выход
1-ого (где i 1,...,й) элемента задержки — ко второму входу !+1-oro фазового детектора 1) .
Однако известное устройство имеет невысокую точность подстройки синхронной частоты в условиях, когда плотность распределения фазы в момент ее отсчета имеет большую дисперсию, а сама фаза зависит от информации, закодированной в предыдущих и последующих синфазных и квадратурных интер олирующих импульсах (СИИ и КИИ). Такая ситуация всегда, например, имеет места в случае использования сигналов с одновременными отсчетами (COO), в частности, сигналоэ с эквидистантныки отсчетами (СЭО), и сигналов с двумерными отсчетами (СДО).
Цель изобретения — повышение точности подстройки синхронной частоты.
Для достижения цели в устройс=во автоматической подстройки синхронной частоты, содержащем (И+1) фазовых детекторов, первые входы которых объединены и являются входом устройства, последовательно включенные селектор-мультиплексор, управляющий элемент, управляемый генератор и и элементов задержки, причем выход управляемого генератора подкжочен к второму входу первого фазового детектора, а выход 1-ого (где 1 1, ...,й) элеменга.задержки - к,второму входу + 1-ого фазового детектора, между выходом каждого фазового детектбра и соответствующим входом селектора-мультиплексора включен дополнительный элемент задержки, а между входом устройства и управляющим входом селектора-мультиплексора включены последовательно аналогоцифровой преобразователь н элемент памяти.
860268
На. фиг. 1 изображена структурная электрическая схема устройства автоматичесокой подстройки синхронной частоты; на фиг.2 — структура трех типов сигналов, у которых огибающие
СИИ и КИИ имеют форму приподнятого коси:уса. устройство содержит фазовые детекторы 1.1, 1.2, .... 1N 1.И+1, селектор-мультиплексор 2, управляющий элемент 3, управляемый генератор 4, элементы 5.1, 5.2,.. ° 5N задержки, дополнительные элементы 6.1, 6.2,..., 6.N, 6.N+1 задержки, аналого-цифровой преобразователь (AIgl) 7 и элемент
8 памяти.
Устройство автоматической подстройки синхронной частоты работает следующим образом.
Производится сравнение фазы сигнала с несколькими фазами когерентного колебания, соответствующими возможным фазам сигнала в точке отсчета. Результаты сравнения задерживаются до получения приемником решения в следующем такте и в зависимости от комбинации из трех решений (текущего и двух заполненных предыдущих) для подстройки фазы используется результат сравнения, соответствующий этой комбинации.
СИИ (КИИ) можно представить как произведение некоторой низкочастотной огибающей на гармонический сигнал средней частоты спектра. Число, подлежащее передаче, умножается на указанный СИИ (КИИ). Очевидно, что два одинаковых по абсолютному значению, но разных по знаку числа приводят к СИИ (КИИ), отличающимся друг от друга только фазой гармонического сомножителя, которую ниже будем называть фазовой
СИИ (КИИ). Таким образом, фаза СИИ (КИИ) зависит от закодированной в него информации.
На фиг.2 значения фаз СИИ (КИИ) указаны условно стрелками. Представлены сигналы СОО (фиг.2а), СДО (фиг.2б) и СЭО (фиг.2в), У сигнала
СОО фаза в точке отсчета может принимать одно из двух значений,отличающихся одно от другого на У, Фазовый детектор (ФД) измеряет разность фаэ сигнала и опорного,.-колебания. Если иметь опорное колебание с нулевой фазой,то можно говорить о том, что ФД измеряет фазу сигнала. Очевидно, что в случае СОО нужно измерять фазу. по модулю Х
Поэтому на ФД поступают фронты сигнала и частота, в два раза превышающая среднюю.
При использовании СДО (фиг.2б)
ФД должен работать с частотой, в
4 раза превышающей среднюнло, так как фаза в точке отсчета может принимать одно иэ четырех значений.
Если моменты отсчетов огибающих
СИИ и КИИ не совпадают, как например в случае СЭО (фиг.2в), то фаза сигнала в точке отсчета зависит не только от фазы отсчитываемого СИИ (КИИ), но также от фаз предшествующего и последующего КИИ (СИИ). В этом случае фаза опорной частоты, с которой нужно сравнивать фазу сигнала для принятия решения о подстройке, зависит от комбинации фаз трех перекрывающихся во времени СИИ и КИИ. Эта комбинация полностью оп" ределяется информацией, закодированной в эти СИИ и КИИ.
Входной сигнал (фиг.1) поступает на аналого-цифровой преобразователь 7 и фазовые детекторы 1,1, 1,2,...,1.N+1. На выходе АЦП 7 имеет место последовательность решений, каждое из которых соответствует определенной фазе соответствующего
СИИ (КИИ). Три последовательных решения запоминаются элементом 8 памяти и управляют селектором-мультиплексором 2, обеспечивая соединение его
25 выхода с одним из входов. На эти входы поступает задержанный дополнительными элементами 6.1, 6.2,..., 6.й+1 задержки результат сравнения фазы сигнала с несколькими опорными
3О фазами. На вход управляющего элемента 3 через селектор-мультиплексор
2 подается только один результат, соответствующий комбинации решений на управляющем входе. С выходе упЗ равляющего элемента 3 сигнал поступает на управляемый генератор 4.Опорные частоты с разными фазами, необходимые для работы фазовых детекторов
1.1, 1.2, ..., 1.И+1, формируются также с помощью элементов 5.1, 5.2, 5.й задержки, Таким образом, предлагаемое устройство позвопяет повысить точность подстройки синхронной частоты
gg за счет использования условной плотности распределения фазы, имеющей меньшую дисперсию, чем безусловная плотность. Увеличение точности подстройки синхронной частоты влечет
gg за собой повышение помехоустойчивости приема, что позволяет снизить мощность сигнала на передаче без ущерба и достоверности принимаемой информации или повысить достоверность но отказаться в ряде случаев от дополнительных средств по ее повышению (помехоустойчивого кодирования, обнаружения ошибок с переспросом и т.n.).
Формула изобретения
Устройство автоматической подстройки синхронной частоты, содерЯ жащее (И+1) фазовых детекторов,пер860268 вые входы которых объединены и являются входом устройства, последо вательно включенные селектор мультиплексор, управляющий элемент, управляемый генератор и и элементов за держки причем выход управляемого генератора подключен к второму входу первого фазового детектора, а выход
1-ого (где = 1,.. °,N) элемента эа» держки - ко второму входу 1+2-oro фазового детектора, о т л и ч а ю щ ее с я тем, что, с целью повышения точности подстройки синхронной час тоты, между выходом каждого фазового детектора,и соответствующим вхоДом селектора-мультиплекссра включен
:дополнительный элемент задержки, а между входов устройства и управляющим .5 .входом селектора-мультиплексора вклю чены последовательно аналого-цифровой преобразователь и элемент памяти.
Источники информации принятые во внимание при экспертизе
1. Патент Великобритании
В 1083860, кл. Н 3 А, 1967. !
860268
> - ) ъ ъ . )
\ ! б с.
Puz. Р
4 Тираж 988 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная,4
Составитель Н. Пантелеева
Редактор И. Ковальчук Техред Ж. Кастелевич Корректор A. Гриценко
Заказ 7571/8