Многоканальная система передачи двоичной информации с временным уплотнением и динамическим управлением скоростью передачи
Иллюстрации
Показать всеРеферат
.(54) МНОГОКАНАЛЬНАЯ СИСТЕМА ПЕРЕДАЧИ ДВОИЧНОЙ ИНФОРМАЦИИ С BPEMEHHbN
УПЛОТНЕНИЕМ И ДИНАМИЧЕСКИМ УПРАВЛЕНИЕМ СКОРОСТЬЮ ПЕРЕДАЧИ
Изобретение относится к электросвязи и может использоваться в многоканалъных системах связи.
Известна многоканалъная система передачи двоичной информации с временS ным уплотнением и динаь .ческим управ- лением скоростью передачи, содержащая на передающей стороне генератор тактовых импульсов, выход которого соединен с входами распределителя и сумматора, выходом соединенного с выходным согласующим блоком, коммутатор, а в каждом канале — последовательно соединенные формирующий и кодирующий блоки, и на приемной стороне — линейный согласующий блок, выход которого соединен с входом распределителя и входами декодирующих блоков, а также .коммутатор Г1Д.
Однако этой системе присущи значительные потери информации.
Цель изобретения - уменьшение потерь информации.
Для этого в многоканальную систему передачи двоичной информации с временным уплотнением и динамическим управлением скоростью передачи, содержащую на передающей стороне генератор тактовых импульсов, выход которого. соединен с входами распределителя и сумматора, выходом соединенного с выходным согласующим блоком, коммутатор, а в каждом канале — последовательно соединенные формирующий и кодирующий блоки, и на приемной сто" роне - линейный согласующий блок,выход которого соединен с входом распределителя и входами декодирующих блоков, а также коммутатор, введены на передающей стороне последовательно соединенные блок декодирования и блок
1 задержки, блок совпадения и последовательно соединенные блок назначения приоритетов, адаптивный коммутатор, блок регистров адресов, блок сборки, блок формирования и кодирующий блок, а в каждом канале счетчики, буферный
8623 ,::накопитель, блок сравнения -и блок формирования кода адреса, причем один выход распределителя соединен с первым входом блока совпадения, второй вход коТорого соединен с выходом адаптивного коммутатора, а выход - с входом блока сборки и другим входом кодирующего блока, выход которого соединен с входом сумматора;другой выход распределителя соединен с одними 10 входами обоих счетчиков каждого канала, другие входы одних счетчиков соединены с выходами кодирующих блоков, остальные выходы распределителя через коммутатор соединены с другими входами кодирующих блоков, одни выхо: ы обоих счетчиков соединены с вхоами блоков сраннения, выходы которых через блок формирования кода адреса соединены с входами блока назначения приоритетов и входами блока регистров адресов; выходы других счетчиков через буферные накопители соединены с одними входами формирующего блока, другие входы которого соединены с выходом генератора тактовых импульсов; один выход распределителя соединен с другим входом блока задержки, одним входом блока декодирования, другой вход которого соединен с выходом вы30 ходного блока, причем выход блока задержки соединен с соответствующим входом коммутатора. На приемной стороне введен выходной регистр, причем выход распределителя соединен с соответствующим входом декодирующего блока команд- 5 ного канала, выход которого через выходной регистр соединен с соответстнующим входом коммутатора.
На чертеже представлена структурная электрическая схема предлагаемой cucl0 темы.
Система содержит на передающей стороне генератор 1 тактовых импульсов, распределитель 2, сумматор 3, выход4 g$ ной:согласующий блок 4, коммутатор 5, блок 6 декодирования, блок 7 задержки, блок совпадения 8, блок 9 назначения приоритетов, адаптивный коммутатор 10, блок 11 регистров адресов, блок сборки 12 блок формирования 13, 50 кодирующий блок 14, а в каждом канале — формирующий блок 15, кодирующий блок 1.6, счетчики 17, 18, буферный накопитель 19, блок сравнения 20 и блок 21 формирования кода адреса, а на приемной стороне — линейный согласующий блок 22, коммутатор 23, выI ходной регистр 24, распределитель 25, 79 ф
1 декодирующие блоки 26, декодирующий блок 27 командного канала, канал связи 28.
Устройство работает следующим об- . разом.
Из тактовой части генератора 1 н суьжаторе 3 формируются сигналы, управляющие процессом сложения сигналон, поступающих из всех каналов.
Время, в течение которого сигнал из одного канала манжет подаваться в канал связи 28, определяется длителькостью такта.
Из тактоной частоты генератора в распределителе 2 на разных выходах формируются индивидуальные кодирующие импульсы (ИК), следующие с разной фиксированной частотой, которые используются для определения Временного положения значащих моментов модуляции (ЗМИ) в любом канале аппаратуры.
Каждый кодирующий блок 16 на.,передаче и соответственно декодирующий блок 26 на приеме в зависимости от скорости передаваемой по каналу двоичной информации подключается через коммутаторы 5, 23 к тем выходам распределителей 2, 25, на которых формируются
ИК с нужной частотой.
Управление переключением управляющих входов кодирующих блоков 16 на передаче и декодирующих блоков 26 на приеме к требуемым выходам распределителей 2, 25 производится через одинаковые промежутки времени Т. В течение этого времени в каждом канале подсчитывается и равнивается число входных и выходных сообщений с использованием блоков счетчикон 17, 18 и бло» ка сравнения 20. При этом число входных сообщений янляется случайным, а число выходных сообщений И определяется скоростью передачи в каждом канале и является постоянным на интервале времени Т.. В число входных сообщений входят и нулевые, возникающие в случае холостых ходов (отсутствие сооб щений на входе канала).
При И"Й >, где ь„- первое пороговое значение, появляется возможность уменьшить скорость передачи в канале, т.к. появляется превышающее норму число холостых ходов. Нри этоМ с выхода блока 21 выдается соответствующий код адреса,и состояния канала в блок 9 назначения приоритетов, а также в блок ll регистров адреса. При
М-И В, где Ay - второе пороговое
5 86237 значение, возникает необходимость в увеличении скорости передачи.
При этом с выхода блока 21 выдается другой код адреса .н состояния канала в блок 9 назначения приоритетов и в блок 11 ре истров адреса.
Перед началом работы в блок 21 каждого канала записывается код первоначального состояния канала, соответствующий номеру выхода распределителя . 11
2(n ) подключенного к i-каналу. С ростом номера и; частота ИК возрастает.
При И-N > 4q код состояния соответствует номеру.n 1, а при И-М Ь номеру и +1. 15
: При „) М-N7>-д выдаваемый код состояния соответствует номеру n ° .
Нрк дальнейшей работе номер п соответствует выходу распределителя 2, подключенного к управляющему входу !я кодирующего блока 16 на предыдущем интервале времени Т.
Сигналы в виде кодов с блока 21 одновременно всех каналов воздейсч вуют на программу работы блока 9 назна- 15 чения приоритетов. В результате этого выделяются множества каналов К и (К вЂ” множество каналов, в которых разрешается ускорить передачу; множество каналов, в которых разре- 30 1ается замедлить передачу), таких, чтобы выполнялось условие: .6
R +., „ а1„- .Б.><)
Формула изобретения
1г- — максимальное допустимая суммарная частота ИК всех каналов, определяемая пропускной способностью линейного тракта;
gf- - величина приращения частоты
ИК в 1 -том канале;
ЬУ - текущая суммарная частота ИК
1 всех каналов;
Й вЂ” множество каналов, в которых
45 требуется увеличить скорость передачи.
Под действием сигналов с блока 9 назначения приоритетов начинает работу адаптивный коммутатор 10, который опрашивает блок 11 регистров адpecos, входящих:в множества К и L.
В результате опроса блока ll адаптивным коммутатором 10 записанная в соответствующих регистрах ll блока, относящихся к каналам множеств К и L„ информация в виде кодов адресов и состояния каналов переписывается в блок сборки 12 н далее под действием
9 6
ИК фиксированной частоты, поступающих от распределителя 2 через блок совпадения 8 на блок сборки 12, — в командный канал передачи, состоящий из блока формирования 13 и кодирующего блока 14.
С выходного согласующего блока 4 информация поступает в канал связи 28, а. на выходе блока 6 формируется информация командного канала, которая через блок 7 адержки воздействует на коммутатор 5, который переключает управляющие входы кодирующнх блоков 16 к выходам распределителя 2 в соответствии с кодами адресов и состояния каналов. Величина задержки выбирается равной времени передачи кода адреса и состояния канала по каналу связи.
Работа счетчиков 17, !8 входных и выходных сообщений управляется соответствующими ИК с фиксированного выхода распределителя 2, Пройдя ряд групповых устройств и канал связи 28, информация через линейный согласующий блок 22 на приемной стороне поступает на декодирующие блоки 26, 27, на выходе которых осстанавливается значение двоичного сигнала, которое было на входе соответствующего кодирующего блока.
С выхода декодирующего блока 27 командного канала код адреса и состояния канала собирается в выходном регистре 24 и затем воздействует на коммутатор 23, который производит переключение управляющих входов декодирующих блоков 26 к выходам распределителя 25 в соответствии с кодами адре ов и состояния каналов.
Таким образом в предложенной системе по сравнению с известной уменьшается число потерянных сообщений за счет обеспечения согласования интенсивности поступления сообщений в канал с ее скоростью.
Многоканальная система передачи двоичной информации с временным уплотнением и динамическим управлением скоростью передачи, содержащая на перецающей стороне генератор тактовых импульсов, выход которого соединен с входами распределителя и сумматора, выходом соединенного с выходным согласующим блоком, коммутатор, а в каж7 86237 дом канале †. последовательно соединенные формирующий и кодирующий блоки, а на приемной стороне — линейный согласующий блок, выход которого co"" единен с входом распределителя и входами декодирующих блоков, а также коммутатор, отличающаяся тем,. что, с целью уменьшения потерь информации, введены на передающей .стороне последовательно соединенные блок де- in кодирования и блок задержки, блок совпадения и последовательно соединенные, блок значения приоритетов, адаптивный коммутатор, блок регистров адресов, блок сборки, блок формирования i3 и кодирующий блок, а в каждом канале ° счетчики, буферный накопитель, блох сравнения и блок формирования кода адреса, причем один выход распределителя соединен с первым входом блока 20 совпадения, второй вход которого соединен с выходом адаптивного коммутатора, а выход - с входом блока сборки и другим входом кодирующего блока, выход которого соединен с входом сум- 25 матора, другой выход распределителя соединен с одними входами обоих счетчнко@ каждого канала, другие входы одних счетчиков соединейы с выходами кодирующих блоков, остальные выходы 30 распределителя через коммутатор со9 8 единены с другими входами кодирующих блоков, одни выходы обоих счетчиков соединены с входами блоков сравнения, выходы которых через блок формирования кода адреса соединены с входами блока назначения приоритетов и входами блока регистров адресов, выходы других счетчиков через буферные накопители соединены с одними входами формирующего блока, другие входы которых соединены с выходом генератора тактовых импульсов, один выход распределителя соединен с другим входом блока задержки, одним входом блока декодирования, другой вход которого соединен с выходом выходного блока, при этом выход блока задержки соединен с, соответствующим входом коммутатора, на приемной стороне введен выходной регистр, причем выход распределителя соединен с соответствующим входом декодирующего блока командного канала, выход которого через выходной регистр соединен с соответствующим входом коммутатора.
Источники .информации, принятые во внимание при экспертизе
l. Авторское свидетельство СССР
У 559409, кл. Н 04 L 5/22, 1975 (про- тотип).
862379
Составитель Н. Лазарева
Редактор Б. Федотов Техред И.Табакович :Ко ректорС. Шекиар
Заказ 6636/54 Тираж 698 Подписное
ВНИИПИ Государствейного койитета СССР по делам изобретений и открытий
Il3035 Иосква Ж-35 Рауп ская наб., д. 4/5
Филиал IIIHI "Патент", г, ".x).< род, ул. IIpoea;гная, 4