Устройство синхронизации

Иллюстрации

Показать все

Реферат

 

Союз Советсини

Социалистичесими

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ((() 866770 (6I ) Дополнительное к авт. свнд-ву (22)Заявлено 26.12.79 (21) 2863718/18-09 с присоединением заявки %в (23) Приоритет—

Опубликовано 23.09.81. Бюллетень № 35

Дата опубликования описания 26-09 81 (5l)M. Кл

Н 04(, 7/02 Ъаударстааеь(й комитет

ССЕР аа деии изобретений и открытий (53) УДК 621. .394.662 (088,8) (72) Авторы изобретения

E. А. Ефимов и А. Я. Титов (71) Заявитель

l (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ

Изобретение относится к радиотехнике и может использоваться для поиска и син- хронизации сложных сигналов.

Известно устройство синхронизации, содержащее согласованный фильтр, детектор,. пороговый блок и блок управления вхожде- нием в синхрониэм, а также последовательно соединенные генератор тактовых импульсов и делитель (1).

Однако известное устройство требует

10 затраты значительного времени вхождения в синхрониэм и не обеспечивает достаточной точности обнаружения сигнала.

Цель изобретения — сокращение времени вхождения в синхронизм и повышение точf5 ности обнаружения сигнала.

Для достижения поставленной цели в известное устройство синхронизации введены последовательно соединенные счетчик адреса фазы, блок оперативной памяти и блок анализа, первый и второй выходы которого подключены соответственно к второму входу блока оперативной памяти и входу блока управления вхождением в синхронизм, выход которого подключен к втог рому входу блока анализа и входу согласованного фильтра, выход которого через последовательно соединенные детектор. и пороговый блок подключены к третьему входу блока анализа, при этом выход генератора тактовых импульсов подключен к третьему входу блока оперативной памяти, а выход делителя - к входу счетчика адреса фазы.

На чертеже представлена структурная электрическая схема предложенного устройства.

Устройство синхронизации содержит согласованный рщтьтр 1, детектор 2, пороговый блок 3, блок 4 анализа, блок

5 оперативной памяти, счетчик 6 адреса фазы, блок 7 управления вхождением в синхронизм, генератор 8 тактовых импульсов и делитель 9.

Устройство работает следующим образом.

8667

На вход порогового блока 3 поступает напряжение с выхода согласованного фильтра 1 через детектор 2.

Блок 4 производит, суммирование части пересечений и вычитание числа непересечений напряжения с выхода детектора 2 периодически повторяющихся элементарных интервалов.

В течение первого периода поиска фазы входного сигнала блок 4 устанавлива- 10 ется в начальное состояние, которое заносится по всем адресам в блок 5. И последующие периоды поиска фазы входного сигнала иэ блока 5 по импульсам от генератора 8 выбирается предыдущее зна- 15 чение анализа, записывается в блок 4 производится анализ и результат по тому же адресу заносится в ОЗУ блока 4, так как на счетчик 6 поступают импульсы через делитель 9. Блок 7 анализирует состояние реверсивного счетчика блока 4 и в случае достижения верхней границы вероятности выдает сигнал обнаружения, т.е. в данный момент фаза входного и опорного сигналов совпадают. 25

Если та передающая станина, с которой, возможна связь по приему, не работает, т.е. не передается информационный сложный сигнал иэ ансамбля входных cur++í1 порогового блока п - Зп .тупает модуль огибающей функции взаимной корреляции опорного сигнала и шума. Таким образом, во всех элементарных интервалах происходит превышение порогового значения с вероятностью ф . Б слу35 чае достижения нижней границы в 1 -ом элементарном интервале анализ в нем прекращается и производится рециркуляция кода, соответствующего нижней rpsнице. При достижении нижней границы во 4, всех элементарных интервалах блок 7 устанаы.ивает блок 4 в исходное состояние и выдает сигнал перестройки согласован70 4 ного фильтра 1, после чего повторяется весь цикл поиска.

Метод последовательного анализа одновременно во всех элементарных интервалах, примененный в устройстве для поиска основного корреляционного цика, повышает помехоустойчивость устройства по входу. Таким образом, применение предлагаемого изобретения в приемнике приводит к возможности понижения необходимой излучаемой мощности передатчика.

Формула изобретения

Устройство синхронизации, содержащее согласованный фильтр, детектор,пороговый блок и блок. управления вхождением в синхронизм, а также последовательно соединенные генератор тактовых импульсов и делитель, о т л и ч а ю щ е е с я тем, что, с целью сокращения времени вхождения в синхронизм и повышения точности обнаружения сигнала, введены последовательно соединенные счетчик адреса фазы, блок оперативной памяти и блок анализа, первый и второй выходы которого подключены соответственно к второму входу блока оперативной памяти и входу блока управления вхождением в синхрониэм, выход которого подключен к второму входу блока анализа и входу согласованного фильтра, выход которого через последовательно соединенные детектор и пороговый блок подключены к третьему входу блока анализа, при этом выход генератора тактовых импульсов подключен к третьему входу блока оперативной памяти, а выход делителя подключен к входу счетчика адреса фазы.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

М 464981, кл. Н 04 Ь 7/02, 1974 (прототип) .

866770

Составитель Е. Любимова

Редактор О. Половка Техред А. Ач Корректор М. Шароши

Заказ 81 03/82 Тираж 701 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4