Устройство для цифроаналогового формирования однополосных сигналов с амплитудно-фазовой модуляцией
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических
Республик
ОП ИСАКИИ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Опубликовано 23.09.81. Бюллетень ¹35 (5l)M. Кл.
Н 04 Ь 27/30
Н 04 Ь 27/04 (оеудератееииьй кокитет
СССР ао деоеи изееретеиий н открытий (53) УДК 621.394. . 6(088. 8) Дата опубликования описания 23.09.81
В. И. Васильев, В. А. Свириденко,С. )К, Кищ и Р. Г. Шахмаметов (22) Авторы изобретения (7l) Заявитель Московский институт инженеров гражданской авиа (54) УСТРОЙСТВО ДЛЯ ЦИФРОАНАЛОГОВОГО ФОРМИРОВАНИЯ
ОДНОПОЛОСНЫХ СИГНАЛОВ С АМПЛИТУДНО-ФАЗОВОЙ
1 0ДУЛЯЦИЕЙ
Изобретение относится к технике пе« редачи данных в системах телемеханики и связи, Известно устройство для цифроаналогового формирования однополосных сигналов с амплитудно-фазовой модуляцией, содержащее блок определения знака и модуля передаваемого символа, генератор гармонического сигнала, выход которого через первый аналоговый умножительь соединен с одним входом выходного сумматора, а . через последовательно соединенные фазовращатель и второй аналоговый умножитель соединей с другим входом выходного сумматора, запоминающие блоки, выходы которых соединены с входами аппроксимирующего блока, состоящего иэ дещифратора, выходы которого соединены .с входами накапливающих сумматоров, выходы которых через сглаживающие фиды» пы соединены с входами делителей амп литуды И.
Однако иэвест" е устройство формирует однополосные сигналы, неперекрывающиеся во времени.
Цель изобретения - расшивеняе йтнкциональных возможностей, путем форми» рования однополосных сигналов, перекрывающихся во времени.
1О
Для этого в устройство для цифроаналогового формирования однополосных сигналов с амплитудно-фазовой модуляцией, содержащее блок определении знака и .модуля передаваемого символа, генератор гармонического сигнаIS ла, выход которого через первый аналоговый умножитель соединен с одним входом выходного сумматора, а через последовательно соединенные фаэовращатель и второй аналоговый умножитель соединен с другим входом выходного сумматора, запоминающие блоки, выходы которых соединены с входами аппроксимирующего блока, состояшего из дешифратора, BbIKOQbl которого соединены с входами накапливающих сумматоров, вы» ходы которых через сглаживающие фильт. ры соединены с входами делителей амплитуцы, ввецены дополнительные аппроксимирующие блоки, сумматоры и распрецелители, причем входы дополнительных аппроксимирующих блоков соединены с выходами запоминающих блоков, а выходы всех аппроксимирующих блоков соединены с соответ ствующими входами сумматоров, выходы которых соединены с другими входами аналоговых умножителей, выходы распределителей соединены с соответствую" шими входами аппроксимирующих блоков, при этом входы распределителей соединены с выходами блока определения знака и модуля передаваемого симво ла
На чертеже изображена структур— ная электрическая схема предлагаемо» го устройства.
Устройство содержит аппроксимирую: щие блоки 1, состоящие из дешифратора 2, накапливающих сумматоров 3 и 4, сглаживающих фильтров 5 и 6 и делйтелей амплитуды 7 и 8,запоминающие блоки
9 и 10 сумматоры 11 и 12, аналоговые умножители 13 и 14, генаратор
15 гармонического сигнала, фазовращатель 16, выхоцной сумматор 17, блок 18 определения знака и модуля передаваемого символа, распределители 19 и 20.
Устройство работает следующим образом, От источника сообщения каждые Г с поступают в моменты времени $ К С где R = 0,1,2... на вход устройства формирования (в блок 18 определения знака и модуля передаваемого символа). В устройство для цифроаналогового формировали однополосных сигналов с амплитудно-глазовой модуляцией каждому символ 0к необходимо пос: тавить в соответствие сигнал Ьр (1 ), определяемый соотношением
,ф)= „ И)-(Ыд И a„) (O„(,II
". д()со жоФ, 6() ЮнюоМ) гдеВ ДЪ О, - знак символа, К() и q соответственно синфазная и квадратурная компоненты.
По заданному спектру сигнала 5(t ) вычисляются KoMIIOHpHTbl R (Ь ) и
866777 4 Q (6). Принципы их формирования аналогичны. Функции R (Ь ) и Ц() подвергают дельта-модуляции, т.е. они аппроксимируются ступенчатым колебанием с длительностью ступеньки Ми амплитудой Д А . Параметры ht и ЬА определяются производными R ЩкQ(g а также - точностью аппроксимации.
Также точностью аппроксимации опреде1о ляется количество ступенек, чем ботп ше ступенек, тем точнее аппроксимация, поскольку для абсолютно точной аппроксимации каждый символ требует сигнала 5 (4 ) бесконечной длительности. Задаваясь требуемым значением точности аппроксимации можно однозначно определить количество ступенек аппроксимации, можно оцнознач 1 но определить количество ступенек
20 при этом Т = И Ь вЂ” время, необходимое для формирования сигнала,9(+ ) с требуемой точностью.
B силу четности функции Р(+ ) и нечетности функции Я (+ ) достаточ25 но аппроксимировать эти компоненты только при + )r0 (или t, Î). При этом для функции 4<0 необходимо инвертировать аппроксимирующую последовательность при переходе ото< О к+, > О.
ЗО Последовательности из +1 и -1 зацисываются в запоминающие блоки 9 и
10, Эти последовательности определяют положительные и отрицательные ступеньки и соответствуют функциям R (+ )
35 и 9 (Ь }, подвергнутым дельта-модуляциям.
При поступлении на вход устройства . формирования первого символа (в момент 1;-= О) от источника сообщений
40 происходит определение знака .модуля и модуля этого символа блоком 18. Затем знак символа через распределитель 19 поступает на дешифратор 2 первого аппроксимирующего блока 1, а модуль
4> через распределитель 20 — на делители амплитуды 7 и 8 того же блока.
С учетом знака символа последовательности элементов считываются из запоминающих блоков 9 и 10 с интерва50 лом АЬ в накапливающие сумматоры
3 и 4. При необходимости инвертировать ступенчатый сигнал на входы инверторов подается управляющий импульс, который вырабатывается распре55 делителем дешифратора. Затем с помощью сглаживающих фильтров 5 и 6 происходит сглаживание сигнала, а также получение требуемой амплитуды посред86 777 б
1+и ® . -(«/NO„) la;() (t-1Т)cosmist+ (« ?S<> O<1 ством управляемых делителей амплитуды 7и8.
Формирование несущего колебания происходит в генераторе 15, его сдвиг по фазе на 90 - на фазоврашатепе 16.
При этом на генераторе 15 и фазоврашатепе 16 формируются соответственно 51и QLlotи C0S Шоt..Çàòåì происходит перемножение соответствующих сигналов на аналоговых умножитепях 13 и 14, сложение на выходном сумматоре 17 и на выходе устройства формирования появляется сигнал
5„(O =(Sip и а„? la, l ) К(йсОМо +
«QH > 6 11®о )
Следующий передаваемый символ поступает в момент и подается через распределители 19 и 20 на второй аппроксимирующий блок 1, осуществляющее с ним те же операции, что и первый аппроксимирующий блок 1 с первым символом. После этого происходит сложение первого и второго сигналов с аппроксимирующих блоков 1 на сумматорах 11 и 12 и, после перемножения и сложения на выходном сумматоре
17 на выходе устройства формирования появляется в течение времени : t<_#_cnr нал
10
25
g)R(4- гс+ с)соэи t+ 8(<+ 1ь? уи ш Ь)1; н (<) = 7. (чдиа„) (a„-
1= 1
" К (1- 1 ) С ) СОБ Жф 1 Я (, + (1- 1 )С ) Ы 1 1 Q)of
6„(<) = ф(ч уиса„-? !а„. / с=, ;Этот процесс продолжается до окончания цикла (до задействования всех аппроксимирукших устройств). При этом на выходе устройства формирования имеется сигнал
При условии Т = NС следующий
И+ 1 - ый символ снова поступает через распределители на вход первого аппроксимирующего блоке, поскольку формирование сигнала, соответствующего первому символу к этому времени закончено. Аналогично распределяются и остальные символы. Таким образом, на выходе схемы в установившемся режиме присутствует сигнал
% где у = 0,1,2-..., представляющий собой смесь (суперпозицию) элементарных сигналов, соответствующих отдельным символам.
Таким образом, предложенное ус ройство по сравнению с известным фор- мирует однополосные сигналы перекрывающиеся во времени.
Формула изобретения
Устройство для цифроаналогового формирования однополосных сигналов с амплитудно-фазовой модуляцией, содержащее блок определения знака и модуля передаваемого символа, генератор гармонического сигнала, выход которого через первый аналоговый умножитепь соединен с одним входом выходного сумматора, а через последоватепьно соединенные фазовращатепь и второй аналоговый умножитель соединен с другим входом выходного сумматора, запоминак щие блоки, выходы которых соединены с входами аппроксимирующего блока, состоящего из дешифратора, выходы которого соединены с входами накапливающих сумматоров, выходы которых через сглаживающие фильтры соединены с входами делителей амплитуды, о т л и ч аю ш е е с я тем, что, с цепью расширения функциональных возможностей, путем формирования однополосных сигна лов, перекрывающихся во времени, вве40 .дены допопнитепьные аппроксимирующие блоки, сумматоры и распределители, причем входы дополнительных аппроксимирующих блоков соединены с выходами запоминающих блоков, а выходы всех аппроксимирующих блоков соединены с соответствующими входами сумматоров,,выходы которых соединены с другими входами аналоговых умножителей, выходы распределителей соединены с соответствующими входами аппроксимирующих блоков, при этом входы распределителей соединены с выходами блока определения знака и модуля передаваемого символа.
Источники информации, 55, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
No 653764 кп, Н О44 27/04, 19761 (прототип) .
Составитель Н. Лазарева
Редакто H. Пушненкова 1ехред Т. Маточка
Корректор М. Демчик
Поднисное
Филиал ППП Патент", г, Ужгород, ул. Проектная, 4
Заказ 8 103/82 Тираж 703 ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035„Москва, Ж-35, Раушская наб., д, 4/5