Устройство для цифрового измерения, запоминания и многократного воспроизведения дискретных значений однократного процесса

Иллюстрации

Показать все

Реферат

 

(72) Авторы изобретения

Ю. И. Белоносов, А. Г. Выстропов, В. В. Шляхтин, и В. Е. И мный

Белорусский ордена Трудового Красного Знамени государственный университет им. В. И. Ленина (71) Заявитель (54) УСТРОЙСТВО ДЛЯ БИФРОВОГО ИЗМЕРЕНИЯ, ЗАПОМИНАНИЯ И МНОГОКРАТНОГО ВОСПРОИЗВЕДЕНИЯ

ДИСКРЕТНЫХ ЗНАЧЕНИЙ ОДНОКРАТНОГО IlPOUECCA (2ю и)

Изобретение относится к измерительной технике, а именно к устройствам записи и воспроизведения однократных процессов.

Известно устройство для цифрового измерения и регистрации дискретных значе5 нкй однократного процесса 1).

Однако оно не позволяет осуществить запись и воспроизведение предыстории однократного процесса.

Наиболее близким к предлагаемому является устройство запоминания и многократного воспроизведения электрических импульсов, содериац.ее аттенюатор, аналс» го-цифровой преобразователь, блок основной памяти, индикатор, синхронизатор, блок памяти предыстории, мультиплексор, два регистра, вычитатель, цифровой компаратор, два триггера, схему И, счетчики адресов памяти предыстории и основной памяти (2 j, Это устройство позволяет осушествлять запись электрического импульса и его многократное воспроизведение, а также обеспечивает запись и воспроизведение предыстории исследуемого импульса. Однако данное устройство обладает низкой разрешающей способностью. При записи и воспроизведении одного сигнала с предыстооией длительность цикла равна: где И вЂ” обьем основной памяти;

- объем памяти предь|стории; - период следсиания тактовых импульсов.

Бель изобретения — повышение раэрешаюшей способности.

Поставленная цель достигается тем, что в устройство для цифрового измерения, запоминания и многократного воспроизведены дискретных значений однократного процесса, содержан:ее аналоге -цифровой преобразователь, первый и второй блоки памяти, индикатор, синхронизатор, мультиплексор, блок определения границ сообщения, первый s второй счетчики адресов, причем выход аналого-цифрового пре868790 образователя подключен ко входу блока. определения границ сообщений и к первому входу первого блока памяти одновременно, а выход последнего соединен с первым входом мультиплексоре, выход которого подсоединен ко входу индикатора, при этом выход блока определения границ сообщений соединен с первьпк входом триггера, а вторые входь: первого и второго блока памяти — с выходами первого и Q второго счетчиков адресов соответстьенно, в него введены семь элементов И, счетчик объема сигнала, первый и второй счетчики объема памяти, формирователь импульсов, и блок управления, причем выход аналого-цифрового преобразователя соединен с первым входом второго блока памяти, выход которого подсоединен ко второму входу мультиплексора, управляющий вход которого соединен с первым выходом блока управления, второй и третий выход которого цодключены к первым входам первого и второго элементов И соответственно, вторые входы которых объединены между собой и соединены с первым выходом блока синхронизации и с управляющим входом аналого-цифрового преобразователя одновременно, а выходы первого и второго элементов И подключены ко входам первого и второго счетчиков адреса соответственно, кроме того второй выход синхронизатора подсоединен к первому входу третьего элемента И, второй вход которого соединен с Q-выходом триггера, а выход — со входом счетчика объема сигнала, выход которого через формирователь подключен -ко второму входу триггера и первому входу блока управления одновременно, причем второй вход блока управления соединен с управляющим выхо о дом блока определения границ сообщений, третий вход блока управления - с клеммой "Пуск", а четвертый вход блока управления — с выходом первого счетчика объема памяти, вход которого подсоединен к выходу четвертого элемента И, 45 первый вход которого соединен с первым входом пятого элемента И и третьим выходом синхронизатора одновременно, а второй вход четвертого элемента И - с четвертым выходом блока управления, пятый выход которого подключен ко второму входу пятого элемента И, выход которого соединен со входом второго счетчика объема памяти, выход которого соединен с пятым входом блока управления,при этом И шестой и седьмой выходы блока управления подсоединены к первым входам шестого и седьмого элементов И, вторые входы которых соединены с четвертым и пятым выходами синхронизатора соответственно, а выходы шестого и седьмого элементов И вЂ” с управляющими входами второго и первого блоков памяти соответственно.

На чертеже показана блок-схема устройства для цифрового измерения, запоминания и многократного воспроизведения дискретных значений однократного процесса;

Устройство содержит аналого-цифровой преобразователь 1, первый блок 2 памяти объемом и, первый счетчик 3 адресов, второй блок 4 памяти объемом и, второй счетчик 5 адресов, блок 6 управления, синхронизатор 7, блок 8 определения .границ сообщений, триггер 9, счетчик 10 объема сигнала, первый и второй счетчики 11 и 12 объема памяти, семь элементов И 13-19, мультиплексор 20, формирователь 21 индикатор 22. При этом клемма "Вход" соединена с аналого-цифровым преобразователем l.

Устройство работает следующим образом.

По сигналу "Пуск" устанавливается исходное положение, при котором первый блок 2 памяти находится в режиме записи, а второй блок 4 памяти в режиме считывания. Через первый и второй элементы И 13 и 14 импульсы синхронизатора 7 поступают на входы первого и второго счетчиков адресов 3 и 5. Через седьмой элемент И 16 импульсы записи поступают на первый блок 2 памяти. Напряжение, поступающее на вход аналогоцифрового преобразователя 1 превращается в цифровой код,который записывается в ячейки первого блока 2 памяти, а номер ячейки определяется положением первого счетчика 3 адресов. Очередной импульс синхронизатора 7, пройдя первый элемент И 13, изменяет состояние нервого счетчика 3 адресов,что определяет запись одного цифрового кода в следующую ячейку первого блока 2 памяти. При записи всех и ячеек первого блока 2 памяти, запись очередного И +1 значения цифрового кода осуществляется снова в первую ячейку первого блока 2 памяти,Ю+2 значение цифрового кода записывается во вторую ячейку и т.д. При появлении на входе устройства электрического импульса на выходе аналого-цифрового преобразователя 1 появляется цифровой код, резко ат личаюшийся по величине.от цифрового кода предыдущих моментов времени. Блок определения границ сообщений 8 вырабатывает импульс, который переводит триг8М790

По окончанию действия электрического импульса на входе аналого-цифрового преобразователя 1, блок 8 определения границ сообщений вырабатывает импульс, поступающий на блок 6 управления. По этому импульсу блок 6 управления разрешает прохождение импульсов записи с синхронизатора 7 через шестой элемент

И 15 на второй блок 4 памяти. Второй блок 4 памяти переходит в режим записи информации. Запись информации во второй блок 4 памяти происходит аналогично записи информации в первый блок 2 памяти.

Таким образом предлагаемое устройство позволяет записывать предысторию электрического импульса, а также импульс сразу после окончания предыдущего импульса, т.е. длительность одного цикла записи - воспроизведения составит для заявляемого устройства 2vvlk, в то время как для известного — (2М+и) t .

55 гер 9 из нулевого состояния в единичное

С этого момента времени счетчик 1 0 объема сигнала отсчитывает щ- р следукьших значений цифрового кода, которые также записываются в ячейки первого бло- 5 ка 2 памяти. При этом и — объем памяти, записанной предыстории. После того, как счетчик 10 объема сигнала насчитает

1и- и импульсов, он устанавливается в нулевое состояние и одновременно формиро-1О ватель 21 вырабатывает импульс, который устанавливает триггер 9 в нулевое состояние. По этому же импульсу блок 6 управления запрещает прохождение импульсов записи через седьмой элемент И 16 на первый блок 2 памяти и подключает индикатор 22 к выходу первого блока 2 памяти через мультиплексор 20, Первый блок 2 памяти переходит в режим считывания записанной информации на индикатор 22. Пусть запись значений цифрового кода в первый блок 2 памяти закончилась на ф ячейке. Тогда считывание информации начинается с 1+1 ячейки, причем в ячейках c1(+1 по М+ записана "предыстория" сигнала, а в ячейках с k +И+1 по К записан сам импульс. В режиме считывания информации с первого блока 2 памяти, блок управления 6 разрешает прохождение импульсов синхронизатора 7 че Зо рез пятый элемент И 17 на вход второго счетчика 12 объема памяти. Число состояний этого счетчика равно м . Поэтому в режиме считывания 0 состояние этого счетчика будет соответствовать % ячейке первого блока 2 памяти.

Сравнивая дв длительности, мо кно отметить, что в данном устройстве разрешающая способность выше в,2ж раэ.

2Ж- И

Формула изобретения

Устройство для цифрового измерения, запоминания и многократного воспроизведения дискретных значений однократного процесса, содержащее аналого-цифровой преобразователь, первый и второй блоки памяти, индикатор, синхронизатор, мультиплексор, блок определения границ сообщений, первый и второй счетчики адресов, причем выход аналого-цифрового преобразователя подключен ко входу блока определения границ сообщений и к первому входу первого блока памяти одновременно а выход последнего соединен с первым входом мультиплексора, выход которого подсоединен ко входу индикатора, при этом выход блока определения границ сооб|дений соединен: с первым входом триггера, а вторые входы первого и второго блока памяти с выходами первого и второго счетчиков

BbIxonBMH первого и второго счетчиков адресов соответственно, о т л и ч а ю— ш е е с я тем, что, с целью повьпнения разрешающей способности в него в едены семь элементов И, счетчик объема сигнала, первый и второй счетчики объема памяти, формирователь импульсов и блок управления, причем выход аналого-цифрового преобразователя соединен с первым входом второго блока памяти, выход которого подсоединен ко второму входу мультиплексора, управляющий вход которого соединен с первым выходом блока управления, второй и третий выход которого подключены к первым входам первого и второго элементов И, соответственно, вторые входы которых объединены между собой и соединены с первым выходом блока синхронизации и с управляющим входом аналого-цифрового преобразователя одновременно, а выходы первого и второго элементов И подключены ко входам первого и второго счетчиков адреса соответственно, кроме того второй выход синхронизатора подсоединен к первому входу третьего элемента И, второй вход кото ого соединен с О-выходом триггера, а выход - co входом счетчика объема сигнала, выход которого через формирователь подключен ко второму входу триггера и первому входу блока управления одновременно, причем, второй вхоч блока управления соединен с управляющим вы868

790 ходом блока определения границ сообщений, третий вход блока управления - с клеммой Пуск", а четвертый вход блока управления — с выходом первого счетчика объема памяти, вход которого подсоединен к выходу четвертого элемента И

t первый вход которого соединен с первым входом пятого элемента И и третьим выходом синхронизатора одновременно, а второй вход четвертого элемента И - с о четвертым выходом блока управления, пятый выход которого подключен Ко втором у входу пятого элемента И, выход которого соединен со входом второго счетчика объема памяти, выход которого соединен

I5 с пятым входом блока управления при

S этом шестой и седьмой выходы блока управления подсоединены к первым входам шестого и седьмого элементов И, вторые входы которых соединены с четвертв м и пятым выходами синхронизатора соответственно, à выходы шестого и седьмого элементов И - с управляющими входами второго и первого блоков памяти соответственно.

Источники информации, принятые во внимание при экспертизе

l. Авторское свидетельство СССР № 557392, кл. 6 06 К 15/18, 1977.

2. Авторское свидетельство СССР

М 617776, кл. G 06, J 1/00, 1978.

Составитель В. Рябцев

Редактор Е. Спиридонова Техред M.Рейвес Корректор М. Демчик

Заказ 8332/73 Тираж 748 Подписное

ВНИИПИ Государственного комитета СССР по делам иэобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППГ1 "Патент, r. Ужгород, ул. Проектная, 4