Преобразователь кодов
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических
Республик
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
Х АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ (1869030 (61) Дополнительное к авт. свид-ву— (22) Заявлено 240180 (21) 2873739/18-21 с присоединением заявки ¹ (23) Приоритет—
Опубликовано 3009.81, Бюллетень №36
Дата опубликования описания 3009.81 (5!)М. Кл.
Н 03 К 13/24
Государственный комитет
СССР по делам изобретениИ и открытий (53) УДК 681 32 (088.8) (72) Автор изобретения
С.М. Федоров (7.1) Заявитель (54 ) ПРЕОБРАЗОВАТЕЛЬ КОДОВ
Изобретение относится к автоматике и вычислительной технике.
Известны преобразователи кодов, содержащие п входных и и выходных шин и однотипных ячеек на элементах
ИЛИ и И (1).
Наиболее близок к предлагаемому преобразователь кодов, содержащий и входных и и выходных шин и ячеек, каждая из которых содержит элемент
ИЛИ и элемент И, входы которых соединены со входами ячейки, выход элемента ИЛИ подключен к первому выходу ячейки, а выход элемента И вЂ” ко второму выходу ячейки (2). 15
Недостаток известных устройств низкая надежность функционирования.
Цель изобретения — повышение надежности преобразования кодов. указанная цель достигается за счет20 того, что в преобразователе кодов п
4 ячеек расположены в узлах прямоп n Гп in
Угольной маТРиц 2 2 14 2 25 ячеек расположены в узлах пирамидальи нОЙ матриЦы иэ (2 — 1) стОлбЦОВ г а ячеек расположены в узлах ЗО и-1) n+1
2 и-1 прямоугольной матрицы из 4 строк
n+1 Гn+1 /и+1 и
2 столбцов (—. — — 1 ячеек расположены в узлах пирамидальной (и+1 матрицы из (— — 1 столбцов соответ2 ственно при четном и нечетном п,при этом входы прямоугольной матрицы соединены с входными шинами, а выходы подключены ко входам пирамчдальной матрицы, выходы которой соединены с выходными шинами, в прямоугольной матрице входы ячеек первого столбца и выходы ячеек последнего столбца соединены соответственно со входами этой матрицы, а в i-ом столбце входы ячейки первой строки подключены к первым выходам ячеек первой и второй строк (i-1)-го столбца, входы ячейки j-ой строки соединены со вторым выходом ячейки (i-1)-ой строки и первым выходом ячейки (3+1)-ой строки (i-1)-го столбца, входы ячейки последней строки подключены ко вторым выходам ячеек предпоследней и последней .строк (i-1)-го столбца, в пирамидальной матрице первый и последний входы непосредственно соединены соответственно с первым и последним выходами этой матрицы, а
869030: другие входы попарно подключены ко входам ячеек первого столбца, при этом в i-oM столбце первый выход первой ячейки и второй выход последней ячейки соединены с одноименными выходами матрицы, а второй выход ячейки (j-1)-ой строки и первый выход ячейки j-ой строки подключены кс входам соответствующей ячейки (i+1)го столбца.
На фиг. 1 представлена функциональная схема преобразователя кодов (n = 6) .
Схема содержит входные шины 1 — б, выходные шины 7 — 12, ячейки 13 — 24; прямоугольную матрицу 25 и пирамидильную матрицу 26. Входы прямоуголь- 1S ной матрицы 25 соединены с выходными шинами 1 — 6, а выходы подключены ко входам пирамидальной матрицы 26, выходы которой соединены с выходными шинами 7 — .12. В прямоугольной р() матрице 25 входы ячеек 13 — 15 первого столбца и выходы ячеек 19 — 21 последнего столбца соединены соответственно со входами и выходами матрицы 25, а в i-ом столбце входы ячейки первой строки подключены к первым выходам ячеек первой и второй строк (i-1)-го столбца, входы ячейки j-ой строки соединены со вторым выходом ячейки (j-1) -ой строки и первым выходом ячейки (j+1)-ой строки (i-1) — ЗО го столбца, входы ячейки последней строки подключены ко вторым выходам ячеек предпоследней и последней строк (i-1)-го столбца. В пирамидальной матрице 26 первый и последний входы 35 непосредственно соединены соответственно с первым и последним выходами матрицы 26, а другие входы попарно подключены ко входам ячеек 22 и 23 первого столбца; при этом пер- 4р вый выход ячейки 22 и второй выход ячейки 23 соединены с одноименными выходами матрицы 26, а второй выход ячейки 22 и первый выход ячейки 23 подключены ко входам ячейки 24, выходы которой соединены с одноимен- 45 ными выходами пирамидальной матрицы 26.
На фиг. 2 представлена принципиальная схема ячеек. Каждая из ячеек содержит элемент ИЛИ 27 и.элемент И 28, входы котбрых соединены со входами ячейки, выход элемента
ИЛИ 27 подключен к первому выходу
29 ячейки, а выход элемента И 28 ко второму выходу 30 ячейки ° 55
Функционирование преобразователя осуществляется следующим образом.
Пусть на входных шинах 3,4 и 5 йрисутствуют единичные, а на входных шинах 1,2 и б — нулевые логичес- О кие уровни. На обоих входах ячейки
l4 и на одном входе ячейки 15 поданы единичные логические уровни, вследствие чего единичные логические уровни имеем на обоих выходах ячейки 14 и на первом выходе ячейки 15. Далее, единичные логические уровни формируются на первых выходах ячеек 16,17 и 18, с выходов которых единичные логические уровни подаются на оба входа ячейки 19 и на один из входов ячейки 20, а с их выходов — на входы ячейки 22, со второго выхода которой единичный логический уровень поступает на один из входов ячейки 24.
В результате на выходных шинах 7,8 и 9 имеем единичные логические уровни., а на выходных шинах.10,11, и 12 нулевые логические уровни. !
Таким образом, предлагаемый преобразователь кодов по сравнению с известным характеризуется простотой конструкции и большей надежностью функционирования.
Формула изобретения
Преобразователь кодов, содержа-, щий и входных н и выходных шин и ячеек, каждая из которых содержит элемент ИЛИ и элемент iH, входы которых соединены со входами ячеек, выход элемента ИЛИ подключен к первому выходу ячейки, а выход элемента И вЂ” ко второму выходу ячейки, о т л и ч аю щ и и .с я тем, что, с целью повышения надежности, -" ячеек расположены в узлах прямоугольной матрицы и и fn/n х вЂ, †(- — 1 ячеек расположены
2 2 L4(2 в узлах пирамидальной матрицы из n (n-1) (n+1)
1) столбцов а
2 )
У
4 ячеек расположены в узлах прямоугольной п-1 n+1 матрицы 4 стРок и 2 столбцов, t
n++1 "n++1 11 — 1 ячеек расположены в
4 1, 2 д узлах пирамидальной матрицы из
-1) столбцов соответственно при четном и нечетном п, при этом входы прямоугольной матрицы соединены с входными шинами, а выходы подключены ко входам пирамидальной матрицы, выходы которой соединены с выходными шинами, в прямоугольной матрице входы ячеек первого столбца и выходы ячеек последнего столбца соединены соответственно со входами и выходами этой матрицы, а в 1-ом столбце входы ячейки первой строки подключены к первым выходам ячеек первой и второй строк (i-1)-го столбца, входы ячейки j-ой строки соединены со вторым выходом ячейки (j-1)-ой строки и первым выходом ячейки (j+1)-ой строки (i-1)-го столбца, входы ячейки последней строки подключены ко вторым выходам ячеек предпоследней и последней строк (i-1)-го столбца, в пирамидальной матрице первый и последний входы непосредственно сое869030 6
12
Pug.1
Яи.2
Составнтель В. Чачанидзе
Техред Л. ПеКЮрь Корректор Н. Швыдкая
Редактор Л. Пчелинская
Заказ 8355/84
Тираж 991 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП Патент, г. Ужгород, ул. Проектная, 4.динены соответственно с первым и последним выходами этой матрицы, а другие входы попарно подключены ко входам ячеек первого столбца, при этом в i-oM столбце первый выход первой ячейки и второй выход последней ячейки соединены с одноименными выходами матрицы, а второй выход ячейки (j-1)-ой строки и первый выход ячейки j-ой строки подключены ко входам соответствующей ячейки (1+1)— го столбца.
Источники инФормации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
9 629640, кл. Н 03 К 13/24, 1978.
2. Патент ФРГ 9 1537536, кл. 21а" 36/18, 1969 (прототип) .