Устройство для приема дискретной информации
Иллюстрации
Показать всеРеферат
(1873435
Оп ИСАНИЕ
ИЗО6РЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскмх
Социалистических
Республмк (61) Дополнительное к авт. свид-ву— (22) Заявлено 09.10.79 (21) 2826614/18-09
t с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл.з
Н 04 L 1/10
Гесудлретвеинмй кемвтет (53) УДК 621.394..14 (088.8) Опубликовано 15.10.81. Бюллетень № 38
Дата опубликования описания 25.10.81 па имам взебретений и ютхрмтий
М
А. Г. Бирюков и А. Н. Хрустальйов (72) Авторы изобретения (71 ) 3ая в и тел ь (54) УСТРОЙСТВО ДЛЯ ПРИЕМА ДИСКРЕТНОЙ
ИНФОРМАЦИИ!
Изобретение относится к технике передачи данных и может использоваться в аппаратуре передачи дискретной информации с решающей обратной связью.
Известно устройство для приема дискретной информации, содержащее блок управления, первый выход которого соединен с одними входами первого, второго и третьего блоков памяти и первым входом блока сравнения, ко второму входу которого подключен выход первого блока памяти, другой вход которого соединен с первым выходом основ-, ного декодирующего блока и с тр т им вхо- дом блока сравнения, выход которого подключен к первому входу блока управления, второй выход которого соединен с первым входом регистра, одним входом делителя и первым входом выходного блока памяти, второй вход которого соединен с выходом решающего блока и входом дополнительного декодирующего блока, выход которого подключен ко второму.входу регистра, выход которого соединен со вторым входом блока управления и с другим входом делителя,, выход которого подключен к третьему входу блока управления, причем другие входы второго и третьего блоков памяти соединены
2 с выходом промежуточного блока памяти, вход которого соединен со входом основного декодирующего блока, второй выход которого подключен к третьему входу регистра (1).
Однако в известном устройстве верность . приема мала.
Цель изобретения — повышение верности приема.
Цель достигается тем, что в устройство для приема дискретной информации введены четвертый, пятый и шестой блоки памяти, счетчик, шесть ключей и пять элементов
ИЛИ, при этом выход первого элемента
ИЛИ соединен с первым входом первого ключа и с первым входом четвертого блока памяти, выход которого подключен к первому входу второго элемента ИЛИ, выход которого соединен с первым входом решающего блока, второй вход которого соединен с третьим входом выходного блока памяти и выходом третьего элемента ИЛИ, к первому входу которого подключен выход пятого блока памяти, первый вход которого соединен с первым входом второго ключа и с выходом четвертого элемента ИЛИ, к первому входу которого подключен выход третьего ключа, .первый вход которого со873435
3 единен с первыми входами четвертого и пятого ключей и с выходом шестого блока
IIHMHTH, первь и вход которого соединен со вторыми входами четвертого и пятого блоков памяти и с третьим выходом блока управления, четвертый выход которого подключен ко второму входу пятого ключа, выход которого соединен с первым входом пятого элемента ИЛИ, второй вход которого соединен с выходом шестого ключа, первый вход которого соединен со вторыми входами первого и второго ключей и с пятым выходом блока управления, четвертый вход которого соединен со вторыми входами третьего и четвертого ключей и выходом счетчика, первый и второй входы которого соединены соответственно с первым и вторым входами регистра, причем выход четвертого ключа подключен к первому входу первого элемента ИЛИ, второй вход которого соединен с выходом второго блока памяти, другой вход которого соединен со вторым входом шестого блока памяти и с вторым входом шестого ключа, выход третьего блока памяти подключен ко второму входу четвертого элемента ИЛИ, а вторые входы второго и третьего элементов ИЛИ соединены с выходами соответственно первого и второго ключей.
На чертеже представлена структурная электрическая схема предложенного устройства.
Устройство для приема дискретной информации содержит основной декодирующий блок !, регистр 2, первый — шестой блоки.3—
8 памяти соответственно, делитель 9, выходной блок 10 памяти, решающий блок 11, дополнительный декодируюший блок 12, промежуточный блок 13 памяти, блок 14 сравнения, блок 15 управления, счетчик 16, шесть ключей 17 — 22 и пять элементов
ИЛИ 23 — 27.
Устройство работает следующим образом.
На входы промежуточного блока 1.3 и основного декодируюшего блока 1 поэлементно поступают П-элементные кодовые комбинации. В случае отсутствия или необнаружения ошибок принятые комбинации с выхода промежуточного блока 13 поэлементно поступают на вход выходного блока 10 через шестой ключ 22 и пятый элемент. ИЛИ 27. С выхода выходного блока 10 в случае необнаружения ошибок в следующей кодовой комбинации информационные элементы поступают на регистрирующее устройство (на чертеже не показано).
При обнаружении в принятой комбинации ошибки сигналом с выхода основного декодируюшего блока 1 запускается регистр 2, а сигналом с выхода блока 15 осуществляется блокировка выхода выходного блока 10. При этом элементы комбинации, предшествующей ошибочной, записанные в выходном блоке 10, стираются сигналом с выхода блока 15, открываются
4 информационный вход третьего блока 5 и вход первого блока 3, элементы принятой с ошибкой и следующих за ней комбинаций записываются в третьем блоке 5, а их признаки — в первом блоке 3, причем комбинациям, принятым без ошибки, присваивается признак «О», а принятым с ошибкой — признак «1». При повторном приеме запрашиваемой комбинации регистр 2 сигналом с выхода блока 15 запускается вновь не1О зависимо от того с ошибкой или без ошибки принимается эта комбинация.
В случае отсутствия ошибок в запрашиваемой комбинации при повторении на выходе блока 14 после приема каждой ком. бинации образуются соответствующие сиг15 налы, по которым при помощи блока 15 повторяемые комбинации записываются на вход выходного блока 10 с выхода промежуточного блока 13 через шестой ключ 22 и пятый элемент ИЛИ 27 или с выхода третьего блока 5 через четвертый элемент
ИЛИ 26, второй ключ 18 и третий элемент
ИЛИ 25. В случае приема комбинации с ошибкой при первом и повторном приемах ее запрашивают вновь. В этом случае цикл блокировки начинается сначала.
25 В случае обнаружения ошибки в запрашиваемой комбинации при повторении выход выходного блока 10 блокируется вновь.
При этом на выходе блока 14 после приема каждой комбинации образуется соответствующий сигнал, в соответствии с которым при помощи блока 15 элементы повторяемой комбинации, записанные во втором блоке 4, стираются и записываются в третьем блоке 5 вместо записанных там при первом приеме элементов соответствующей комбинации.
В последнем случае в первом блоке 3 записывается признак «О» вместо записанного там признака «1».
При приеме запрашиваемой комбинации в третий раз независимо от наличия или отсутствия ошибок регистр 2 запускается
4о третий раз подряд сигналом с выхода блока 15, но блокировка выхода выходного блока 10 не производится.
В случае приема комбинации с ошибкой все три раза элементы этой комбинации с выхода промежуточного блока 13 через шестой ключ 22 и пятый элемент ИЛИ 27, с выхода второго блока 4 через первый элемент ИЛИ 23, первый ключ 17, второй элемент ИЛИ 24, с выхода третьего блока 5 через четвертый элемент ИЛИ 26, ключ 18, третий элемент ИЛИ 25 поступают на соответствующие входы решающего блока 11 и одновременно записываются в четвертый, пятый и шестой блоки 6 — 8 соответственно.
Если после поэлементного мажоритарного сложения новая сформированная комбинация, которая подается на вход дополнительного декодирующего блока 12, не содержит ошибок, то она поступает на вход
8?3435 выходного блока 10, при этом элементы комбинации стираются с блоков 6 — 8.
Если после мажоритарного сложения новая комбинация содержит ошибки, то она запрашивается в четвертый раз. В случае обнаружения ошибки во вновь сформиро- 5 ванной комбинации она запрашивается в пятый раз. Если во вновь сформированной комбинации после ее поэлементного мажоритарного сложения вновь обнаружена ошибка, то перезапись принятой комбинации осуществляется так же как и при приеме запрашиваемой комбинации в четвертый раз.
В. случае необнаружения ошибки в сформированной комбинации после мажоритар. ного сложения, ее информационные элементы через выходной блок 10 поступают к получателю, а элементы комбинации, записанные в четвертом, пятом и шестом блоках б — 8 стираются сигналом, поступающим с блока 8.
Каждый раз при приеме запрашиваемой комбинации с ошибкой следующие за ней комбинации, которые не искажены, поступают в третий блок 5 памяти в соответствии, с сигналами, поступающими с блока 14 через блок 8.
Использование предложенного устройства уменьшает средний риск приема комбинации с ошибкой, вследствие чего уменьшается среднее число переспросов и вероятность задержки сообщения, а это позволяет увеличить скорость передачи информации.
Формула изобретения
Устройство для приема дискретной информации, содержащее блок управления, первый выход которого соединен с одними входами первого, второго и третьего блоков памяти и первым входом блока сравнения, ко второму входу которого подключен выход первого блока памяти, другой вход которого соединен с первым выходом основного декодирующего блока и с третьим входом бло- 40 ка сравнения, выход которого подключен к первому входу блока управления, второй. выход которого соединен с первым входом регистра, одним входом делителя и первым входом выходного блока памяти, второй вход Которого соединен с выходом решаю- 4$ щего блока и входом дополнительного декодирующего блока, выход которого подключен ко второму входу регистра, выход которого соединен со вторым входом блока управЛения и с другим входом делителя, выход которого подключен к третьему входу блока управления, причем другие входы второго и третьего блоков памяти соединены с выходом промежуточного блока памяти, вход которого соединен с входом. основного декодирующего блока, второй выход которого подключен к третьему входу регистра. отличающееся тем, что, с целью повьппспия верности приема, введены четвертый, пятый и шестой блоки памяти, счетчик, шесть ключей и пять элементов ИЛИ, при этом выход первого элемента ИЛИ соединен с первым входом первого ключа и с первым входом четвертого блока памяти, выход которого подключен к первому входу второго элемента ИЛИ, выход которого соединен с первым входом решающего блока, второй вход которого соединен с третьим входом выходного блока памяти и выходом третьего элемента
ИЛИ к первому входу которого подключен выход пятого блока памяти, первый вход которого соединен с первым входом второго ключа и с выходом четвертого элемента
ИЛИ, к первому входу которого подключен выход третьего ключа, первый вход которого соединен с первыми входами четвертого и пятого ключей и с выходом шестого блока памяти, первый вход которого соединен со вторыми входами четвертого и пятого блоков памяти и с третьим выходом блока управления, четвертый выход которого подключен ко второму входу пятого ключа, выход которого соединен с первым входом пятого элемента ИЛИ, второй вход которого соединен с выходом шестого ключа, первый вход которого соединен со вторыми входами первого и второго ключей и с пятым выходом блока управления, четвертый вход которого соединен со вторыми входами третьего и четвертого ключей и выходом счетчика, первый и второй входы которого соединены соответственно с первым и вторым входами регистра, причем выход четвертого ключа подключен к первому входу первого элемента ИЛИ, второй вход которого соединен с выходом второго блока памяти, другой вход которого соединен с вторым входом шестого блока памяти и с вторым входом шестого ключа, выход третьего блока памяти подключен ко второму входу четвертого элемента ИЛИ, а вторые входы второго и третьего элементов ИЛИ соединены с выходами соответственно первого и второго ключей.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
Ке 531293, кл. Н 04 L 1/10, 1974 (прототип).
873435
Составитель Е. Любимова
Редактор Т. Веселова Техред А. Бойкас Корректор Е. Рошко
Заказ 9078/85 Тираж 701 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4