Устройство для передачи и приема информации
Иллюстрации
Показать всеРеферат
Союз Советскни
Социалистических
Республик
О П И С А Н И Е ()))875430
ИЗЬБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву
{22) Заявлено 200280 (21) 2886644/18-24 (5t)M. Кл. с присоединением заявки № ! (23) Приоритет
Опубликовано 23.1 081. бюллетень ¹ 39
G 08 С 19/28
Ркудэретвсииыб кеиитет
СССР ве аелэи иэабретеиий и еткрыти11 (53) УДК 621. .398.(088.8) Дата опубликования описания 251081 (72) Авторы изобретения
Г.Б. Герман, Г.С. Дедык, В.И. Иванов и М.И. Цырульник (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА
ИНФОРМАЦИИ
Изобретение относится к технике ,передачи дискретной информации и может быть использовано в бортовых системах телеинформации и телесигнализации.
Известно устройство, содержащее триггер маркера передачи, в каждом канале триггер буфера данных, триггер передачи. В процессе передачи информации производится последовательная загрузка триггеров под управлением блока анализа управляющих слов. При этом каждому каналу в области главной памяти соответствует свой набор управляющих слов, в которых находятся как слова, подлежащие передаче, так н управляющая информация.
В процессе передачи под управлением блока анализа управляющих слов производится чтение управляющих слов из главной памяти и пересылка их в блок. анализа управляющих слов.
Ъ
Далее производится корректировка управляющих слов и пересылка их в главную память. Подобная операция произ» водится при выдаче каждого бита по каждому из каналов (1 ).
Недостатком этоРп устройства являются ограниченные функциойальные возможности из-эа снижения возмож його количества обслуживаемых каналов и диапазона рабочих скоростей. В нем ограничено выполнение более сложных
10 алгоритмов по контролю информации и приоритетной выборке каналов высокие аппаратурные затраты в пересчете на один обслуживаемый канал, так как при выдаче каждого бита по каждому из ка35 палов производится чтение и запись управляющих слов в память процессора.
Известно устройство для передачи и приема сигналов телеинформации, содер20 жащее на передающей стороне последовательно соединенные формирователь тактовых импульсов, счетчик тактов и логический коммутатор, а также выходной согласующий блок, а на приемной сторо875430
1О
30 не " последовательно соединенные входной согласующий блок и блок фазирования и формирования тактовых импульсов, счетчик. тактов и логический коммутатор, выходы которого подключены ко входам соответствующих исполнительных узлов (7 ).
Наиболее близким к предполагаемому является устройство передачи и приема сигналов телеинформации, содержащее на передающей стороне формирователь тактовых импульсов, выход которого соединен со входом счетчика тактов и первым входом регистра сдвига, первые выходы счетчика тактов соецинены с управляющими входами коммутатора, второй выход — через последовательно соединенные счетчик циклов и переключающий триггер с первыми входами блока управления, второй вход кото20 рого соединен с выходом коммутатора, выход блока. управления соединен со вторый входом регистра сцвига, выход которого соединен с четвертым входом блока управления и входом выходного согласующего блока, на приемной стороне — входной выход которого соединен непосредственно с первыми входами регистра сдвига и полусумматора и через блок фазирования с первыми входами счетчика циклов, счетчьйса тактов и входом формирователя тактовых импульсов, выход регистра сдвига соединен с первым входом коммутатора и вторым входом полусумматора, выход которого соединен со вторым входом счетчика циклов, выходы которого через переключающий триггер со вторым входом коммутатора, выход формирователя тактовых импульсов соединен со вторым входом регистра сдвига и вторым входом счетчика тактов, выходы которого соединены с третьими входами коммутатора, выходы которого соединены со входами соответствующих исполнительных элементов (3).
Недостаток устройства заключается в низкой достоверности или при приемлемой достоверности малым быстродействием., Цель изобретения — повышение до- 50 стоверности устройства.
Поставленная цель достигается тем, что в устройство передачи и приема информации, содержащее на передающей стороне формирователь тактовых импуль- 55 сов, первый вход которого через блок управления коммутатором соединен с ,управляющими входами коммутатора, информационные входы которого соединены со входами устройства, выход коммутатора соединен с первым входом бл, ка управления, первые выходы которог соединены со входами выходного регистра, выход которого соединен со вторым входом блока управления и первым входом выходного согласующего бло ка, счетчик циклов, выходы которого через переключающий триггер соединены с третьими входами блока управления, на приемной стороне — входной согласующий блок, выход которого соединен с первым входом приемного регистра, первым входом нолусумматора и входом блока дозировання, выход которого соединен с первым входом счетчика и первым входом формирователя тактовых импульсов, первый выход которого соединен со вторым входом приемного регистра, второй выход формирователя тактовых импульсов через блок управления коммутатором соединен с первыми входами коммутатора, выходы счетчика циклов через переключающий триггер соединены со вторым входом коммутатора, выходы которого соединены со входами соответствующих исполнительных элементов, введен на передающей стороне — формирователь контрольных разрядов, выход которого соединен со вторым входом выходного согласующего блока, выход формирователя тактовых импульсов соединен со входом счетчика циклов, тактирующих входом формирователя контрольных разрядов н четвертым входом блока управления, второй и третий выходы которого соединены соответственно с третьим входом выходного согласующего блока н управляющим входом формирователя контрольных разрядов, информационный вход которого соединен с выходом выходного регистра, на приемной .стороне введены блок нроверки контрольных разрядов, йнформационный регистр и формирователь импульса сброса, выход которого соединен со вторым входом счетчика циклов, выход входного согласующего блока соединен с ннформационным входом блока проверки контрольных разрядов, первый управляющий вход которого соединен с выходом блока фазнроsaws, второй управляющий вход блока проверки контрольных разрядов объединен с у фавляювдми входами формирователя импульса сброса информационного регистра и подключен tc первому выходу формирователя тактовых импуль875430 поступает на один из выходов полусумматора 14, на второй вход которого поступает информация из канала 23 связи через входной согласующий блок 10.
Происходит побитное сравнение инфор сов, выход блока проверки контрольных разрядов соединен со вторым входом формирователя импульса сброса и входом управления записью информационного регистра, входы. параллельной эа- 5 писи которого соединены с выходами приемного регистра, первый выход информационного регистра соединен с третьим входом коммутатора, второй выход — со входом последовательной I6 записи информационного регистра и вторым входом полусумматора, выход которого соединен с третьим входом формирователя импульса сброса.
На чертеже представлена структур- !5 ная схема предлагаемого устройства.
Устройство для передачи и-приема информации содержит на передающей стороне формирователь тактовых импульсов, блок 2 управления коммутатором, коммутатор 3, счетчик 4 циклов, переключающий триггер 5, блок 6 управления, выходной регистр 7, формирователь 8 формирования контрольных разрядов, выходной согласующий у5 блок 9, а на приемной стороне — входной согласующий блок 10, блок 11 фазирования, приемный регистр 12, ин.формационный регистр 13, полусумма. тор 14, формирователь l5 импульса сброса, счетчик 16 цикла, блок !7 проверки контрольных разрядов, переключающий триггер l8, формирователь
19 тактовых импульсов, блок 20 управления коммутатором, коммутатор 21, 35 исполнительные элементы 22, канал 23 связи.
Устройство работает следующим образом.
Сигналы телеинформации поступают - 4О на соответствующие информационные вхо" ды коммутатора 3, управляющие входы которого соединены с блоком 2 управления, который формирует сигналы как счетчик тактовых импульсов, поступаю- 45 щих от формирователя 1 или .go команде оператора или программным путем.
На выходе коммутатора 3 формируется кодовая комбинация, которая поСтупает на блок 6 управления.. Входы управления этого блока соединены через переключающий триггер 5 со счетчиком
4 таким образом, что первая кодовая комбинация формируемая коммутатором 3 через блок 6 управления записывается в регистр 7, управляемый сигналами с формирователя 1. После записи полной кодовой комбинации счетчик 4 пераклю чает триггер 5, который запрещает эа-.,лись в регистр 7 информации с коммутатора 3 и разрешает запись с выхода регистра 7. Таким образом, обеспечивается циклическое повторение кодовой комбинации, записанной в регистре 7.
Число циклов повторения определяется счетчиком 4 циклов и выбирается исходя иэ качества канала 23 связи. Через выходной согласующий блок 9 кодовая комбинация поступает в канал 23 связи с темпом, определяемьеч блоком 6 управления. Кроме этого, информация поступает на вход формирователя 9 контрольных разрядов с блока 8. Количество разрядов определяется длиной информационной посылки и качеством канала 23 связи.
После передачи контрольных разрядов блок 6 управления вновь разрешает сдвиг регистра 7 — начинается новый цикл. После передачи заданного количества циклов счетчик 4 устанавливается в исходное состояние, переводя переключающий триггер 5 в исходное состояние, т.е. разрешается запись в регистр 7 новой информации с коммутатора 3 через блок 6 унравлення.
Через входной согласующий блок 10 информационная посылка поступает в приемный регистр 12 и блок 11 фазирования. Блок 11 фазирования формирует сигнал, который осуществляя начальную установку формирователя 19, обеспечивает синхронизацию приемного регистра 12.
Формирователь 19 тактовых импуль- сов формирует управляющие сигналы таким образом, что регистр 12 сдвигается на количество информационных сигналов в посылке, далее идет проверка контрольных разрядов приходящих из.канала 23 связи с контрольными разрядами, сформированными в блоке 17. При сравнении контрольных разрядов блок
l7 формирует импульс записи информации с регистра 12 в регистр 13. Емкость регистров 12 и !3 выбрана равной числу символов в кодовой комби- „ нации, поэтому в момент появления на входе первого символа второй кодовой комбинации на выходе регистра 4 3 по- является первый символ первой комбинации и т.д.
Информация с выхода регистра 13
81 >ч 30 8!
20
25 пКР
R = 1 (r гле — —,т!-
55 к (e-к)!
Увеличение в передачи апреле !! !гг к !!, е
Формула изобретения м
В предлагаемом устройстве в качестве предыдущего цик.па выбирают только тот цикл, который прошел контроль в блоке 17, только в этом случае разрешается перезапись принятой информации из приемного регистра 12 в регистр 13. Если блок 17 определяет сбой в принятой посылке, то перезапись в регистр 13 не происходит, а на сравнение поступает информация с последнего предыдущего цикла, прошедшего контроль н б.паке 17 — это обеспечивается связью выхода регистра 13 с его входом. Кроме разрешения на перезапись информации в регистр
13, блок 17 выдает разрешение на прохождение информации о побитном сравнении в формирователь 15 импульса сброса только в том случае, если принятая посылка прошла контроль в блоке 17. Таким образом, из сравнения исключаются заведомо ложные циклы. Это приводит к тому, что вероятность бесстойного приема для 6 циклов на передающей стороне и К циклов на приемной стороне определяется выражением число сочетаний из C циклов передающей стороны по К циклов приемной стороны, ероятности бессбойной ляется выражением (f-K+! ) е.
Г П Р1) ю7Г-«ТУ
При одинаковой достоверности предлагаемое устройство позволяет снизить количества циклов на передающей стороне, т.е. уменьшить время передачи, т. е. повьш!ается быстродействие устройства.
Устройство для передачи и приема информации, содержащее на передавшей стороне формирователь тактовь!х импульсов, первый выход которого через блок управления коммутатором соединен с управ!!!!н!!!!!ь!!! входами коммутатора, информационные входы которого соединень! со входами устройства, выход коммутатора соединен с первым входом блока управления, первые выходы которого соединены со входами выходного регистра, выход которого соединен со вторым входом блока управления и первым входом- выходного согласующего блока, счетчик циклов, выходы которого через переключающий триггер соединены с третьими входами блока управления, на приемной стороне — входной согласующий блок, выход которого соединен с первым входом приемного регистра, первым входом попусумматора и входом блока дозирования, выход которого соединен с первь!м входом счетчика циклов и первым входом формирователя такто- вых импульсов, первый выход которого соединен со вторым входом приемного регистра, второй выход формирователя тактовых импульсов через блок управления коммутатором соединен с первыми входами коммутатора, выходы счетчика циклов через переключающий триггер соединены со вторым входом коммутатора, выходы которого соединены со входами соответствующих исполнительных элементов, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности устройства, в него введен на передающей стороне — формирователь контрольных разрядов, выход которого соединен со вторым входом выходного согласующего блока, выход формирователя тактовых импульсов соединен со входом счетчика циклов, тактирующим входом формирователя контрольных разрядов и четвертым входом блока управления, второй и третий выходы которого соединены соответственно с третьим входом выходного согласующего бпока и управляющим входом формирователя кон,,грольных разрядов, информационный вход которого соединен с выходом выходного регистра, на приемной стороне введены блок проверки контрольных разрядов, информационный регистр и формирователь импульса сброса, выход которого соединен со вторым входом счетчика циклов, выход входного согласующего блока соединен с информационным входом блока проверки контрольных разрядов, первый управляющий вход которого соединен с выходом блока фазирования, второй управляющий вход блока проверки контрольных разрядов объединен с управляющими входами формирователя импульса сброса и информа9 875430 !О ционного регистра и подключен к пер- торого соединен с третьим входом форвому выходу формирователя такговых мирователя импульса сброса. импульсов, выход блока проверки конт- . Источники информации, / рольных разрядов соединен со вторым принятые во внимание при зкспертизе входом Формирователя импульса сброса g 1. Патент США Р 33l l889, и входом управления записью информа» кл. 346-l72,5, опублик. l978. ционного регистра, входы параллель- 2. Парикожжа И.А. и др. Система ной записи которого соединены с вы- телесигнализации для непрерывной пеходамн приемного регистра, первый вы- . редачи сигналов телеииформации по теход информационного регистра соединен 1е леграфным каналам;Сб. научных трус третьим входом коммутатора, второй дов ЕФ ЦНИИСК, l968, с. 91-95. выход — со входом последовательной 3. Авторское свидетельство СССР записи информационного регистра и вто- В 698032, кл. 6 08 С И/28, )979 рым входом полусумматора, выход ко- (прототип);