Устройство для вычисления дисперсии случайных процессов
Иллюстрации
Показать всеРеферат
Союз Советских
С<щиалнстнческнх
Реслублик
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. санд-ву р 377704 (22) Заявлено 180280 (21) 2883528/18-24 (5f) М.-Кл. с присоединением заявки Йо—
G 06 G 7/52
Государственный комитет
СССР по делам изобретений и открытий (23) Приоритете (53) УДК 681.3 (О 88. 8) Опубликовано 30.1081 Бнзллетень Но 40
Дата Опубликования описания 30.1081
Т;", И.И. Волков, E.Ï. Черкасский, В.И. Бутырев и А,Я. Драч Д,-,. Ъ : д„
*(4 .; у, с ; ",.vj: »-, (72) Авторы изобретения
v«, L"
Куйбышевский политехнический институт им. В.В. Куйбышева (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ДИСПЕРСИИ
СЛУЧАЙНЫХ ПРОЦЕССОВ
Изобретение относится к статистическому анализу случайных процессов и может быть использовано дпя разработки .специализированных вычислительных блоков, предназначенных для работы со случайными сигналами, в измерительных системах статистического анализа.
IIo основному авт. св. Р 377704 известно устройство для вычисления дисперсии случайных процессов, содержащее первый блок вычитания, выход которого через квадратор подключен ко входу первого интегратора, первый
1 выход первого блока задержки соединен с первым входом первого блока вы- 15 читания, вторые входы первого блока вычитания и первого блока задержки объединены и .являются входом устройства (1). известное устройство определяет,20 дисперсию случайных процессов (второй момент) . цель изобретения †. расширение функциональных возможностей устройства за счет вычисления моментов выше 3TopQro порядка.
Поставленная цель достигается тем что в устройство для вычисления дисперсии случайных процессов введены четыре блока задержки, четыре блОка З0 вычитания, сумматор, два блока умно жения и два интегратора, при этом второй выход первого блока задержки через второй блок задержки подключен к первому входу второго блока вычитания и ко входу третьего блока задержки, выход третьего блока задержки соединен с первым входом третьего блока вычитания, второй вход которого объединен со вторым входом второго блока вычитания и является входом устройства, выход квадратора непосредственно и через четвертый блок задержки подключен соответственно к первому и второму входам четвертого блока вычитания, выход которого соединен с первым входом блока умножения, второй вход которого подключен к выходу второго блока вычитания, выход первого блока умножения соединен со входом второго интегратора, с первым входом пятого блока вычитания и через пятый блок задержки со вторым входом пятого блока вычитания, выход которого соединен с первым входом второго блока умножения, выход кОторого подключен ко входу третьего интегратора, второй вход второго блока умножения соединен с выходом сумма" тора, первый и второй входы которого
877575 подключены соответственно к выходам первого и третьего блоков вычитания.
На чертеже представлена блок-схема устройства.
Устройство содержит первый блок 1 вычитания, первый блок 2 задержки, квадратор 3, первый интегратор 4, второй блок 5 задержки, второй блок
6 вычитания, четвертый блок 7 задержки, четвертый блок 8 вычитания, первый блок 9 умножения, второй ин тегратор 10, третий блок ll задержки, третий блок 12 вычитания, сумматор
13, пятый блок. 14 задержки, пятый блок 15 вычитания, второй блок 16 умножения, третий интегратор 17 °
Устройство работает следующим образом.
Блок 1 вычитания образует разность у =х„-х „ 1. Блок 2 задержки служит для хранения предшествующего значения. Выходной сигнал квадратора г, =у,, поступает на вход интегратора 4, на выходе которого имеем оценку дисперсии входного сигнала. Сигнал с выхода блока 5 х поступает на вход блока 6, на выходе которого действует сигнал Ug х -х „, поступающий на один из входов первого блока 9 умножения. С выхода квадратора 3 сигнал к поступает на блок, 7 задержки, которйй служит для хранения предшествующего значения. На выходе блока вычитания действует сигнал Ч =гк-z,поступающий на другой вход блока 9 умножения. Выходной сигнал х блока умножения поступает на интегратор 8, на выходе которого формируется оценка третьего центрального момента км мз= 2N Е,ФК.
Сигнал с выхода блока ll х,, поступает на один иэ входов блока вычитания, на выходе которого формируется разность х„-х g, которая поступает на один иэ входов сумматора. На выходе сумматора сигнал равен К„=(х„-х „) (oc Q „ ) . Этот сигнал BQcTQ пает на один вход блока 16 умножения.
С выхода блока 9 умножения сигнал через блок 14 задержки поступает на один вход блока 15 вычитания, на выходе которого имеем сигнал Ч» = „- „ „., который поступает на другой вход блока 16 умножения. ВыхОдной сигнал этого блока умножения 9 поступает на вход интегратора 17, на выходе которого имеет оценку четвертого центрального момента.
Р.4а — 3 9 .
+ Lw3
Формула изобретения
55
Устройство найдет широкое применение для разработки на его основе специализированных вычислительных блоков, предназначенных для работы. со случайными сигналами. Устройство позволяет оперативно обрабатывать измерительную информацию, поступающую от исследуемого объекта. При использовании устройства в 4-6 раз сократится время определения указанных характеристик.
Устройство для вычисления дисперсии случайных процессов по авт . св.
М 377704, о т л и ч а ю щ е е с я тем, что, с целью расширения.функциональных возможностей эа счет вычисления моментов выше второго порядка, в устройство введены четыре блока задержки, четыре блока вычитания, сумматор, два блока умножения и два интегратора, при этом второй выход первого блока задержки через второй блок задержки подключен к первому входу второго блока вычитания и ко входу третьего блока задержки, выход третьего блока задержки соединен с первым входом третьего блока вычитания, второй вход которого объединен со вторым входом второго блока вычитания и является входом устройства, выход квадратора непосредственно и через четвертый блок задержки подключен соответственно к первому и второму входам четвертого блока вычитания, выход которого соединен с первым входом блока умножения, второй вход которого подключен к выходу второго блока вычитания, выход первого блока умножения соединен со входом второго интегратора, с первым входом пятого блока вычитания и через пятый блок задержки со вторым входом пятого блока вычитания, выход которого соединен с первым входом второго блока умножения, выход которого подключен ко входу третьего интегратора, второй вход второго блока умножения соединен с выходом сумматора, первый и второй входы которого подключены соответственно к выходам первого и третьего блоков вычитания.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
Р 377704, кл. G Об Р 15/36, 1971 (прототип).
877575
Составитель Л. Григорьян-Чтенц
Техред С.Мигунова Корректор A. Гриценко
Редактор В. Петраш
Филиал ППП Патент, г. Ужгород, ул. Проектная, 4
Закаэ 9618/75 Тираж 748 Подписное
ВНИИПИ Государственного коьытета СССР по делам иэобретений и открытиЯ
113035, Москва, Ж-35 Раушская наб., д. 4/5