Фазовый детектор

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ

<»>879764

Союз Советскмх

Соцналмстнческих

Республик (61) Дополнительное к авт. свмд-ву (22) Заявлено 28. 01. 80 (21) 2874348/18-21 с присоединением заявки Ж (23) Приоритет

Опубликовано 071181 Бюллетень N9 41

Дата опубликования описания 07. 11. 81

Р )М. Кл.

Н 03 К 9/04

Государственный комитет

СССР по делам изобретений и открытий (53) УДК6 21. 376. 239 (088. 8) (72) Авторы изобретения

Л.Н. Мельников, A.B. Маргелов и Л.Н. Мельникова (71) Заявитель (S4) ФАЗОВЫЙ ДЕТЕКТОР

Изобретение относится к импульсной технике и может применяться в различных фазово-импульсных системах автоматического регулирования в качестве нуль-органа.

Известны устройства для определения угла сдвига фаз двух импульсных последовательностей (13.

Однако они подвержены сбоям при совпадении входных импульсов.

Известный фазовый детектор (23 свободен от этого недостатка, так как входные импульсы поступают на раздельные запоминающие элементы — двоичные многоразрядные счетчики с равными 15 модулями N „= и = N. Счетчики обеспечивают запоминание числа поступивших входных импульсов. Сдвиг фаз определяется с помощью элемента сравнения, в качестве которого испольэу- 20 ется (и+1)-разрядный вычитающий блок, который определяет разность кодов от счетчиков. Эта разность при отсутствии помех и пропуска импульсов во входных последовательностях принимает 25 следующие значения: 0,1.или 0,-1.. При наличии пропуска m входных импульсов, опорных или поступающих с задержкой относительно опорных на выборке объемом и при условии, что m CN, 30 эта разность увеличивается и в установившемся режиме работы детектора (при прекращении пропусков в данной выборке) принимает значения m,(m+1) или -m, -(m+1).Код разности преобразовывается в напряжение и подается че" рез фильтр на выход детектора. Таким образом, известный фазовый детектор при наличии пропусков работает неточно, что является его существенным недостатком.

Целью изобретения является повышение точности работы фазового детектора при наличии пропуска импульсов в одной из входных последовательностях импульсов.

Указанная цель достигается тем, что в фазовый детектор, содержащий два счетчика, два элемента И, триггер, цифро-аналоговый преобразователь, фильтр, причем первый вход фазового детектора соединен с суммирующим входом реверсивного счетчика, выход первого элемента И соединен с единичным входом триггера, выход суммирующего счетчика — с первым входом первого элемента И, выход цифро -аналогового преобразователя — с входом фильтра, выход которого соединен с выходом фазового детектора, 879764

Для данного случая соотношение фаз Ugy g изменяется в пределах

0 -ОЗ щп„ Это обеспечивается подключейием к ключу-формирователю ис точника положительного напряжения +Е.

Фильтр 11 интегрирует напряжение на его выходе обРатно пропорционально скважности импульсов, поступающих на его вход Q = †.„., а так как частоты

Т

4Т входные „, f < и соответственно периоды T„, Tg равны, то 0 ц пропорциональйо дТ.

Рассмотрим случай, когда на первый вход подаются задержанные импульсы, .а на второй вход опорные. введены три элемента И, элемент ИЛИ;, два формирователя импульсов, дешифратор, элемент задержки. при этом второй вход Фазового детектора соединен с вычитающим входом реверсивного счетчика и с входом третьего элемента И, другой вход которого

1соединен с первым входом Фазового детектора, а выход — с входом первого формирователя импульсов, выход которого соединен со входом установки в

"0" реверсивного счетчика и со входом запрета дешифратора, первый и второй выходы реверсивного счетчика соединены соответственно с первым и вторым входами дешифратора, первый и второй выходы которого соединены со- 1э ответственно со вторыми входами первого и второго элементов И и со входами элемента ИЛИ, выход которого соединен со входом цифро-аналогового преобразователя и со нходом сум- 29 мирующего счетчика, выход второго элемента И вЂ” с нулевым входом триггера, единичный выход которого соединен со знаковым входом цифро-аналогового преобразователя и с первым нходом чет-2 нертого элемента И, а нулевой — с первым входом пятого элемента И, третий выход дешифратора соединен с

Ф выходом индикации пропусков и через последовательно соединенные второй формирователь импульсов и элемент задержки — со вторыми входами четвертого и пятого элементов И, выходы которых соединены соответственно со входом установки реверсивного счетчика н состояние "01" и со входом установки н состояние "11".

На чертеже приведена схема фазового детектора.

Фазовый детектор содержит реверсивный счетчик 1, формирователи 2,3 Щ импульсов, элементы И 4,5,6,7,8,элемент ИЛИ 9, цифро-аналоговьй преобразователь 10, фильтр 11, дешифратор

12, триггер 13, элемент 14 задержки, суммирующий счетчик 15.

Первый и второй входы фазового детектора соединены соответственно с суммирующим и вычитающим входами реверсивного счетчика 1 и со входом элемента И 4, выход которого соединен со входом формирователя 2, выход которого - co входом сброса в "0" счетчика 1 и со входом запрета дешифратора

12, первый и второй выходы реверсивного счетчика 1 соединены соответственно с первым и вторым входами дешифратора 12, первый и второй выходы которого соединены соответственно со вторыми входами элементов И 5 и 6 и со входами элемента ИЛИ 9, выход которого соединен со входом сумми- 60 рующего счетчика 15 и со входом цифро-аналогового преобразователя 10, выход которого через фильтр 11 соединен с выходом фазового детектора, третий выход дешифратора - с выходом 65 индикации пропусков и через формирователь 3 импульсов и элемент 14 задержки со вторыми входами элементов

"И" 7.8, выходы которых соединены соответственно со входами установки реверсивного счетчика 1 в состояния "01" и "11", а первые входы которых соединены соответственно с единичным и нулевым выходами триггера 13, единичный и нулевой входы которого соответственно с выходами элементов

"И" 5 и 6, первые нходы которых соединены с выходом суммирующего счетчика 15, единичный выход триггера

13 соединен с знаковым входом цифроаналогового преобразователя 10.

Положительные импульсы опорной и задержанной последовательности с одинаковыми частотами f = f< - =Г поступают на входы фазового детектора. Рассмотрим сначала случай,когда опорные импульсы подаются на первый вход и далее на суммирующий вход реверсивного счетчика 1., а задержанные подаются на его нычитающий вход.

Счетчик 1 имеет дна разряда и соответственно четыре состояния: "00", "01", "10", "11". Опорные импульсы переключают счетчик в каждом цикле из состояния "00" в состояние "01", а задержанные импульсы через время а Т после этого переключения возвращают его н прежнее состояние.

При этом на первом выходе дешифратора 12 формируется импульс длительностью b Т и амплитудой Uz, который поступает через элемент ИЛИ 9 на вход цифро-аналогового преобразователя (ЦАП) 10, имеющего один разряд, кроме знакового.

Знаковый разряд состоит из триггера, ключа, двух эталонных источников напряжения +Е, -Е.

Подключение +Е происходит при наличии "1" в знаковом триггере, а подключение -Е при наличии "0".

ЦАП 10 преобразовывает импульс амплитудой Оз в импульс амплитудой

0 = (AU о, где k задается исходя из U0 и требуемого диапазона представления выходного напряжения 0 цу мч US@w ма ь) °

879764

При этом счетчик переключается по опорным импульсам из состояния "00" в состояние "11", а по задержанным через время Т из состояния "11" в состояние "00", и импульс длительностью дТ формируется íà втором выходе дешифратора 12. В преобразователе 10 подключается отрицательный источник напряжения -Е, и выходное напряжение изменяется в пределах 0 — 06„„

При пропадании задержанных импульсов режим переключения реверсивного счетчиКа 1 изменяется. При наличии одного пропуска в первом случае счетчик переключается из состояния "01" в "10" и обратно, при наличии двух пропусков счетчик переключается из

"10" в "11" и обратно. Таким образом, в зависимости от числа пропусков m импульсы длительностью аТ Формируются на третьем выходе, который 20 не подключен к входам элемента ИЛИ 9, а на первом. втором выходах дешифратора формируются импульсы длительностью (Т-gT), что не соответствует истинному соотношению фаз. 25

Для устранения неточной работы при пропадании входных импульсов в Фазовый детектор введены последовательно соединенные формирователь 3 импульсов, элемент 14 задержки, элемент

"И" 7 8.

Их функция — формирование импульса установки счетчика в состояние

"01" или "11" при наличии пропуска входного импульса. 1 .ритерием определения пропуска является аормирование импульса на третьем (контрольном) выходе дешифратора 12 при переключении счетчика

1 в состояние"10" из состояния "01" для первого случая или состояния "11" для второго случая. При этом форми- 40 рователь 3 импульсов выдает импульс на элемент 14 задержки при поступлении с третьего выхода дешифратора переднего фронта импульса.

Время задержки выбирается равным 45 длительности входных импульсов

Задержанный импульс с выхода элемента задержки псступает на вторые входы элементов "И" 7,8. При первом случае соотношения фаз триггер 13 находится 50 в "1", так как запись "1" в него производится импульсом переполнения счетчика 15, который при этом считает импульсы с первого выхода дешифратора 12, поступающие и на вход элемента "И" 5. Поэтому импульс с выхода элемента задержки проходит через элемент "И" 7 на вход установки счетчика в состояние "01". Эта принудительная установка счетчика в начале цикла, следующего за циклом с 60 пропуском, позволяет избежать неправильного режима переключения счетчика 1. например из "01" в "10" и обратно при m=1 или из "10" в "11 " и обратно при m=2. 65

При втором случае соотношения фаз триггер 13 находится в "0".Счетчик 1, при этом устанавливается после цикла с пропуском в состояние "11", что позволяет избежать неправильного режима переключения из "11" в "10" и обратно для в1 или из "10" в "01" и обратно при в2. Суммирующий счетчик и

15 считает и импульсов, причем N 2 где n — число разрядов, и только после этого производит запись информа" ции о знаке сдвига фаэ входных последовательностей в знаковый триггер 13, которая поступает на один из элемен" тов И .5,6 от дешифратора 12 и Не обновляется в течение и циклов работы детектора.

При частичном или полном совпадении входных импульсов на выходе элемента И 4 формируется импульс, длительность которого равна длительности совпадения и которая может находиться в пределах tg мин - t„, где имран минимально допустимая длительность импульса, при которой срабатывают элементы детектора. Импульс с выхода элемента И 4 поступает на вход формирователя 2, который формирует выходной импульс длительностью<рф Ъtи по переднему фронту импульса с выхода И 4. Этот импульс устанавливает в "0" триггера счетчика 1 и запрещает формирование выходных импульсов в дешифраторе 12, что позволяет избавиться от поступления импульсов помехи на вход преобразователя

10 при совпадении входных импульсов.

Это обусловлено тем, что 7- К- т триггера счетчика 1 переключается по задним фронтам входных импульсов, устанавливаются в ".0" по переднему фронту импульса совпадения, который формируется раньше, чем поступают задние фронты входных импульсов.

Таким образом фазовый детектор позволяет точно определять фазовые сдвиги между импульсами двух входных последовательностей при наличии прогусков отдельных импульсов в одной из входных последовательностях.

В реальных фазово-импульсных системах пропаданию и воздействию помех обычно подвержены импульсы задержан-. ной последовательности, поэтому предпагаемый фазовый детектор предназначен для работы в таких условиях.Кроре точного определения фазового сдвига при наличии пропусков фазовый детектор позволяет определять пропуски и выдавать информацию о иих на выходе индикации пропусков.

Оценку эффективности предлагаемого фазового детектора можно сделать, а сравнив его погрешность работы при пропусках с погрешностью работы известного детектора при пропусках при m-=1. В известном детекторе принимают и N =4, при этом выходное

2 напряжение изменяется в пределах

879764

0-3 В. Для случая я1 в циклах после пропуска разность кодов от счетчиков принимает значения 1, 2 вместо 0,1, причем значение 2 существует в течение aT и определяет фазовый сдвиг.

Принимаем aT = 0,5 Т, тогда Uee

1,5 В, а должно быть равно 0,5 В, т.е. абсолютная погрешность в циклах после пропуска aU ЗЫ 1,0 В, а ,относительная Ue,„ = 200%, причем она увеличивается при увеличении m.

В фазовом детекторе погрешность от пропусков равна 0 благодаря принудительной установке реверсивного счетчика в состояние "01" при положительном фазовом сдвиге и в состояние "11" при отрицательном фазовом сдвиге.

Формула изобретения

Фазовый детектор, содержащий два счетчика, два элемента И, триггер, цифро-аналоговый преобразователь, фильто, причем первый вход фазового детектора соединен с суммирующим вхо- 2$ дом реверсивного счетчика, выход первого элемента И соединен с единичным входом триггера, выход суммирующего счетчика — с первым .входом первого элемента И, выход которого соединен с единичным входом триггера, выход цифро-аналогового преобразователяс входом фильтра, выход которого соединен с выходом фазового детектора, отличающийся тем, что, с целью повышения точности его работы при наличии пропусков импульсов и помех, в него введены три элемента И, элемент ИЛИ, два формирователя импульсов, дешифратор, элемент задержки, при этом второй вход фазового детектора соединен с вычитающим входом реверсивного счетчика и со входом третьего элемента И, другой вход которого соединен с первым входом фазового детектора, а выход - с входом первого формирогателя импульсов. выход которого соединен со входом установки в "0 " реверсивного счетчика и со входом запрета дешифратора, первый и второй входы которого соединены соответственно с первым и вторым выходами реверсивного счетчика, а первый и второй выходы соединены соответственно со вторыми входами первого и второго элементов И и со входами элемента ИЛИ, выход которого соединен со входом цифро-аналогового преобразователя и со входом суммирующего счетчика, выход второго элемента И— с нулевым входом триггера, единичный выход которого соединен со знаковым входом цифро-аналогового преобразователя=и с первым входом четвертого элемента И, а нулевой - с первым входом пятого элемента И, третий выход дешифратора соединен с выходом индикации пропусков и через последовательно соединенные второй формирователь импульсов и элемент задержкисо вторыми входами четвертого и пятого элементов И, выходы которых соединены соответственно со входом установки реверсивного счетчика в состояние "01" и со входом установки в состояние "11".

Источники. информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

9 601б28, кл. G 01 R 25/00, 1978.

2. Заявка Японии М 53-5107, 110 Н 2 1978.

879764Составитель A. АФанасьев

Техред З.Кастелевич Корректор M- ро н

Редактор G. Горькова

Филиал ППП "Патент". г. Ужгород, ул. Проектная,4

Закаэ 9740/28 Тираж 991 Подписное

ВНИИНИ ГосУдарственного комитета СССР по делам изобретений и открытий

113035. Москва, Ж-35, РаУшская наб., д. 4/5