Устройство временной коммутации
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических
Рес убпин
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ >879815
* г а (8l ) Дополнительное к авт. санд-ву (22) Заявлено 25.07. 79 (21) 2805824/18-09 с присоединением заявки М (23) Приоритет
Опубликовано 07. 11 ° 81. Бюллетень М 41
Дата опубликования описания 07 .! 1.8! (51)M. Кл..
Н 04 М 3/00
1веударстеккный кеиитет
СССР
Ilo делан. иаебретемк11 и открытка (53) УДК 621.395 (088.8) (72) Авторы изобретения
М.И. Круш и В.А. Литвиненко
Одесский отдел Центрального науч института связи (71) Заявитель (54) УСТРОЙСТВО ВРЕМЕННОЙ КОММУТАЦИИ
Изобретение относится к технике ,электросвязи и может использоватЬся
I в цифровых системах распределения информации.
Известно устройство временной коммутации, содержащее последовательно соединенные демультиплексор, блок памяти и мультиплексор, а также последовательно соединенные задающий генератор и формирователь тактовых импульсов, выходы которого соединены
10 с управляющими входами демультиплексора C1 J.
Однако известное устройство сложно.
Цель изобретения — упрощение устройства путем уменьшения количества блоков памяти.
Для этого в устройство временной коммутации, содержащее последовательно соединенные демультиплексар, блок памяти и мультиплексор, а также последовательно соединенные задающий генератор и формирователь тактовых импульсов, выходы которого соединены с управляющими входами демультиплексора, введены log>n регистров сдвига, где n — число коммутируемых каналов, входы которых соединены с вторым выходом задающего генератора,. а выходы регистров сдвига соединены с соответствующими вторыми входами мультиплексора.
На чертеже представлена структурная электрическая схема предложенного устройства.
Устройство временной коммутации содержит демультиплексор 1, блок 2 памяти, мультиплексор 3, задающий генератор 4, формирователь 5 такто- вых импульсов, 1оц п регистров сдвига 6
Устройство работает следующим образом.
Демультиплексор 1 осуществляет разделение информации входящего цифрового потока на и цифровых потоков.
Информация каждого из них в течение
8798
Формула изобретения
ВНИИПИ Заказ 9
Тираж 701 Подпи
Филиал ППП "Пат г.Ужгород,ул.Про одного цикла, хранится в индивидуальной запоминающей ячейке в блоке 2 памяти. Мультиплексор 3 осуществляет поочередное подключение выходов . блока 2 к исходящему цифровому тракту.
Порядок подключения определяется управляющими сигналами регистров сдвига 6, каждый из которых, (общее число которых равно log @) представляет собой замкнутый регистр сдви- 0 га, состоящий из а ячеек. Запись информации в регистры сдвига 6 осуществляется сигналами из центрального устройства управления ЦУУ. Под действием импульсной последовательности, поступающей из задающего генератора
4, происходит сдвиг хранящейся в регистрах сдвига информации. Таким образом, выходы регистров сдвига в каждом такте изменяют свое состояние соответственно записанной в регистрах сдвига информации. В течение, времени соединения, т.е. в промежутках между подключением ЦУУ, на выходах регистров сдвига 6 с периодом, равнъж одному циклу, появляются одинаковые последовательности управляющих импульсов, осуществляющие считывание информации из блока 2 памяти в определенные временные позиции исходящего цифрового тракта.
Таким образом, положительный эффект от внедрения предложенного изобретения заключается в том, что повышается надежность устройства из-за уменьшения количества функциональных элементов схемы и уменьшения общего количества связей между функци15 4 ональными блоками. В соответствии со справочными данными интенсивность отказов для одной интегральной микросхемы составляет iL =1 10 1/ч.
Таким образом, параметр потока отказов для прототипа будет составлять „ =1,7 10 1/ч, а для предложенного устройства Л =4 .10 1/ч.
Уменьшаются габариты и потребление электроэнергии из- за уменьшения количества микросхем, Устройство временной коммутации. содержащее последовательно соединенные демультиплексор, блок памяти и мультиплексор, а также последовательно соединенные задающий генератор и формирователь тактовых импульсов, выходы которого, соединены суправляющими входами демультиплексора, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства путем уменьшения количества блоков памяти, введены log О регистров сдвига, где И вЂ” число коммутируемых каналов, входы которых соединены с вторым выходом задающего генератора, а выходы регистров сдвига соединены с соответствующими вторыми входами мультиплексора.
Источники информации, принятые во внимание при экспертизе
1. Ершов В.А. Коммутация на интегральной цифровой сети связи.
Я., "Связь", 1978, с. 26- 27 (прототип).