Времязадающее устройство
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (ii) 884112 (61) Дополнительное к авт. свид-ву— (22) Заявлено 31.03.80 (21) 2900998/18-21 (51) М. Кл.
Н 03 К 5/153 с присоединением заявки №вЂ”
Государатвеннь!й камлтет (23) Приоритет—
Опубликовано 23.11.81. Бюллетень № 43
Дата опубликования описания 28.11.81 (53) УДК 621.3! 8..5 (088.8) Ito делам нзобретеннй н открытий.(72) Авторы изобретения
С
А. К. Ваганов, В. С, Васильев и В. И. Гордин (7l ) Заявитель
: (54) ВРЕМЯЗАДАЮЩЕЕ УСТРОИСТВО
Изобретение относится к импульсной технике и может быть использовано для формирования временных интервалов в измерительной технике, в различных системах таймирования, при исследованиях в ядерной физике и т. д.
К числу основных требований, предьявляемых к времязадающим устройствам, относятся широкий диапазон регулирования временных интервалов, малая дискретность его регулирования, высокая стабильность формируемых интервалов и небольшие габариты устройства.
Известно устройство, содержащее набор идентичных блоков, каждый иэ которых состоит из нескольких электромеханических реле, ключевого полупроводникового триода и времязадающей R-цепи (1!.
Недостатками данного устройства являются узкий диапазон регулирования и низкая стабильность формируемого временного интервала.
Наиболее близким к изобретению по технической сущности является устройство задержки импульсов, содержащее основную ли яню задержки, дополнительную линию эа2 держки с отводами, временной дискриминатор, двоичныи счетчик, дешифратор, форми рователь импульсов по длительности, элемент ИЛИ, и триггеров, (и + ) элементов И
Недостатком известного устройства является возможность расширения диапазона формируемых временных задержек при сохранении малой дискретности ик регулирования без значительного увеличения габаритов устройства.
Цель изобретения — расширение диапато зона регулирования формируемой временной задержки и уменьшение габаритов устроиства .при высокой стабильности задержки и малой дискретности ее регулирования.
Поставленная цель достигается тем, что во времяэадающее устройство, содержащее (и + 1) логических элементов И, дешифратор, логический элемент ИЛИ, установочный счетчик, линию задержки и три триггера, введены синхронизируемый высокочастотный генератор, два логических элемента И, логический элемент ИЛИ и регистр памяти, причем вход старта устройства связан с входом тактирующего импульса синхронизируемого высокочастотного генератора и с входом установки единицы первого триг-, 884112 высокочастотного генератора 1, (и + 3) . 4, логических элементов И 2, двух логических элементов ИЛИ 3, трех триггеров 4, линии 5
45 логического элемента И, выход последнего . соединен с первым входом первого логичес- . кого элемента ИЛИ, второй вход .которого . связан с выходом (n + 2)-ого логического элемента И, а выход — с первым входом (n + 1) -ого логического элемента И и с входом первой линии задержки синхронизируемого высокочастотного генератора.
Выходы линий задержек синхронизируемого высокочастотного .генератора . подключены 55 к первым входам п логических элементов И.
Вход старта 9 устройства связан с входом тактирующего импульса синхронизируемого гера, выход синхронизируемого высокочастотного генератора подключен к счетному входу установочного счетчика, вход записи. которого соединен с выходом первого триггера, а между генератором стабильной частоты н входом первой линии задержки синхронизируемого генератора последовательно включены (п + 3)-ий логический элемент И и первый логический элемент ИЛИ, выход установочного счетчика подключен к входу установки нуля первого и к входу установки единицы второго триггеров, ко входу импульса сброса синхронизируемого высокочастотного генератора и через линию задерж ки к входу установки единицы третьего триггера и первому входу (п + 2)-ого логического элемента И, второй вход которого связан с первым выходом второго триггера, второй выход которого соединен с вторым входом (n + 3)-его логического элемента И. выход (и + 2) -ого логического элемента И подсоединен к второму входу первого логического элемента ИЛИ, вход первой и выходы каждой из п линий задержек синхронизируемого высокочастотного генератора подключены к соответствующим первым входам (п + 1) логических элементов И, вторые входы которых связаны с выходом третьего триггера, а третьи входы — с выходом дешифратора, выходы (n + 1) логических элементов И соединены с входами второго логического элемента ИЛИ, выход которого является выходом устройства и соединен с входами установки нуля второго и третьего триггеров, входы дешнфратора связаны с младшими разрядами регистра памяти, старш.le разряды -которого подключены к информационным входам установочного счетчика, а входы регистра памяти подсоединены к шинам записи.
На чертеже представлена структурная схема времязадающего устройства.
Устройство состоит из синхронизируемого задержки, установочного счетчика 6, дешифратора 7 и регистра 8 памяти. При этом выход генератора стабильной частоты синхронизируемого высокочастотного генератора подключен к первому входу (п + 3)-его
t5
4 высокочастотного генератора и с входом единицы первого триггера, выход которого подключен к входу. записи установочного счетчика. Вход установочного счетчика соединен с выходом синхронизируемого высокочастотного генератора, а выход его — с входом линии задержки, с входом установки нуля первого триггера, с входом импульса сброса синхронизируемого высокочастотного генератора и с входом установки единицы второго триггера, выходы которого подключены к вторым входам (п + 2) -ого и (и.+ 3) его логических элементов И.
Первый вход (и + 2) -ого логического элемента И связан с выходом линии задержки и входом установки единицы третьего триггера, выход которого соединен с вторыми входами (n + 1) логических элементов И.
Выходы дешифратора связаны с третьими входами (n+ 1) логических элементов И, выходы которых через второй логический элемент ИЛИ подключены к входам установки нуля второго и третьего триггеров и выходу устройства 10. Шины записи устройства 11 соединены с входом регистра памяти, младшие разряды которого связаны с входами дешифратора, старшие разрйды с информационными входам установочногосчетчика.
Времязадающее устройство работает следующим образом.
В исходном состоянии (до момента прихода запускающего сигнала на вход старта 9 устройства) все триггеры 4 находятся в нулевом состоянии. При этом первый триггер блокирует, по входу записи установочный счетчик 6, на. информационных входах которого присутствует код, определяющий записываемое в него число, второи триггер блокирует по второму входу (и + 2)-ой логический элемент. И и деблокирует (п + 3)ий логический элемент И, третий триггер блокирует по вторым входам (п + 1) логические элементы И 2. С генератора стабильной частоты генератора 1 через логические элементы (n + 3)-ий И 2 и первый ИЛИ 3 подается на вход п последовательно соединенных линий задержек генератора 1 напряжение стабильной частоты. В регистр 8 памяти по шинам 11 записи записанное число, соответствующее заданной величине задержки. Дешифратор 7 блокирует по .третьим входам все из (n+ 1) логических элементов. И, кроме одного, номер которого определяется кодом, присутствующим на его входах. На выходе устройства 10 сигналы отсутствуют.
В момент прихода на вход 9 импульса старта первый триггер перебрасывается в противоположное состояние, деблокируя по входу записи установочный счетчик 6, в который из регистра 8 памятн записывается требуемое число. С выхода генератора 1
884112
1б
Формула изобретения
5 на счетный вход счетчика .б начинают поступать импульсы стабильной частоты. Счетчик считает тактовые импульсы, и когда их число совпадет с записанным в установочный счетчик числом, счетчик 6 устанавливается в нулевое состояние, на его выходе вырабатывается сигнал, который подается на вход установки единицы второго триггера, вход линии задержки 5, вход установки нуля первого триггера и вход импульса сброса генератора l. При этом первый триггер 4 возвращается в исходное состояние, блокируя счетчик 6, а второй триггер 4, переключаясь, блокирует (п + 3)-ий логический элемент И и деблокирует (п + 2)-ой логический элемент И. Генерация тактовой частоты с выхода синхронизируемого высокочастотного генератора 1 прекращается.
Задержанный на линии 5 задержки выходной импульс со счетчика 6 поступает на первый вход (п + 2)-ого логического элемента И и вход установки единицы третьего триггера, который переключается в единичное состояние, деблокируя по вторым входам вее (н + 1) логические элементы И 2.
Импульс, прошедший через (п + 2)-ой логический элемент И и первый логический элемент ИЛИ, поступает на (n + 1)-ый логический элемент И и на вход первой из п последовательно включенных линии задержки генератора 1. Этот импульс проходит по цепи линий задержек генератора I u через один из (n + l) логических элементов
И, у которого отсутствует сигнал блокировки на втором и третьем входах, подается на второй логический элемент ИЛИ и через него на выход устройства и на входы установки нуля второго и третьего триггеров.
Второй и третий триггера переключаются Зю в нулевое состояние„при этом деблокируется (и + 3)-ий логический .элемент И и блокируются (п + 2) логических элементов И.
Таким образом схема возвращается в исходное состояние.
Величина формируемой временной задержки определяется как Т = Т, + Т п +
+Т, М, (!) где Т вЂ” велйчина временной задержки, определяемая электрической длиной линии задержки 5;
Т вЂ” величина временной задержки одной линии задержки синхронизируемого высокочастотного генератора;
n — 0,1 Х количество линий задержек so генератора 1, через. которые прошел импульс с выхода счетчика 6 на первый вход одного из (n+ 1) логических элементов И, номер которого определяется младшими
55 разрядами регистра 8 памяти;
Т-Т-n — период следования импульсов генео г. ратора стабильнбй частоты синхроннзируемого высокочастотного генератора, поступаюгцих на установочный счетчик 6;
Я011=.2-число, записанное в счетчик 6 и соответствующее старшим разрядам регистра памяти 8.
Линия 5 задержки предназначена для того, чтобы после отключения выходы генератора стабильной частоты от входа и госледовательно соединенных линий задержек синхронизируемого высокочастотного генератора 1 (в результате блокировки (n + 3)его логического элемента И) процессы на этих Линиях задержки успели прекратиться к моменту поступления на них задержанного с помощью линии 5 задержки выходного импульса со счетчика 6. При этом величина задержки линии задержки 5 выбирается из условия Ti)Т вЂ”вЂ” Т» N.
Величина временной задержки в известном устройстве равна T = T + Ta и, где Tl — время задержки на линии задержки;
Тх — время задержки одного звена линии задержки;
n — количество используемых отводов линии задержки.
Г 1
При равенствах Т = T, и Т . и = Т .п имеем Т = T<+ Т и. (3).
Из сравнения уравнений (!) и (3) видно, что в предлагаемом устройстве диапазон формируемых задержек на величин> ЬТ =
= То М шире, чем в известном устройстве
Увеличение диапазона регулирования . временного интервала осуществляется без изменения шага дискретности, который определяется величиной Т, как у известного.
Стабильность формирования временной задержки в предлагаемом устройстве обеспечивается применением в нем синхронизируемого высокочастотного генератора.
Так как широкий диапазон регулирования временного интервала при малом шаге
его изменения (порядка единиц наносекунд) достигается без увеличения количества схемы, предлагаемое устройство является более экономичным по сравнению с известным.
Кроме того, изобретение обеспечивает формирование временного интервала величиной более сотен микросекунд.
Времязадающее устройство, содержащее (п + 1) логических элементов И,:дешифратор, логический элемснт ИЛИ, установочный счетчик, линию задсржки н три триггера, отличающееся тем, что, с целью расширения диапазона регулирования формируемой временной задержки и уменьшения габаритов устройства при высокой стабильности задержки и малой дискретности ее регулирования, в него введены синхронизируемый
884112
Составитель А. Тимофеев
Редактор Н. Джуган Техред А. Бойкас Корректор М. Шароши
Заказ 10254 84 Тираж 99l Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
1!3035, Москва, Ж вЂ” 35, Раушская иаб., д. 4/5
Филиал ППП «Патент», г. Ужгород, уя. Проектная, 4
7 высокочастотный генератор, два логических элемента И, логический элемент ИЛИ. и регистр памяти, причем вход старта устройства связан с входом тактирующего импульса синхронизируемого высокочастотного "енератора и входом установки единицы первого триггера, выход синхронизируемого высокочастотного генератора . подключен к счетному входу установочного счетчика, вход записи которого соединен с выходом первого триггера, а между генератором стабильной частоты и входом первой линии задержки синхронизируемого высокочастотного генератора последовательно включены (и + 3)-ий логический элемент И и первый логический элемент ИЛИ, выход установочного счетчика подключен к входу установки нуля первого, входу установки единицы второго триггеров, входу импульса сброса синхронизируемого высокочастотного генератора и через линию задержки к входу установки единицы третьего триггера и первому входу (и + 2).-oro логического элемента И, второй вход которого связан с первым выходом второго триггера,.а второй вход вто. рого триггера соединен с вторым входом (n + 3)-его логического элемента И, выход
8 (и + 2) -oro логического элемента И подсоединен к второму входу первого логического элемента ИЛИ, вход первой и выходы каждой из п линий задержки синхронизируемого высокочастотного генератора подключены к ссютветствующим первым входам (и + 1) логических элементов И, вторые входы которых связаны с выходом третьего триггера, 3 третьи входы — с выходом дешифратора, при этом выходы (п + 1) логических элементов И соединены .с входами второго логического элемента ИЛИ, вы од которого является выходом устройства и сое; динен с входами установки нуля второго и третьего триггеров, входы дешифратора связаны с младшими разрядами регистра памяти, старшие разряды которого, подключены к информационным входам установочного счетчика, а входы регистра памяти подсоединены к шинам записи.
Источники информации, принятые во внимание при экспертизе
1. Патент Японии № 52-42620; кл. (98) 5 С.112.
2. Авторское свидетельство СССР № 547032, кл. Н 03 К 5/!3, 08.11..75.