Цифровой генератор сигналов

Иллюстрации

Показать все

Реферат

 

Оп ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик 886192 (61) Дополнительное к авт. свид-ву— (22) Заявлено 26.03.80 (21) 2903818/!8-09 с присоединением заявки №вЂ” (23) Приоритет— (51) Я. Кл.а

Н 03 В !9/00

Государственный комитет

Опубликовано 30,! 1.8! . Бюллетень № 44

Дата опубликования описания 05.12.81 (53) УДК 621.373..42 (088.8) ео делам изобретений и атхрмтий (71) Заявитель (54) ЦИФРОВОИ ГЕНЕРАТОР СИГНАЛОВ

Изобретение относится к радиотехнике и может быть использовано. для создания сигналов различной формы.

Известен цифровой генератор синуса, в котором генератор импульсов через распределитель соединен по нескольким ветвям, содержащим реверсивный счетчик, дешифратор, цифроа.налоговый преобразователь (ЦАП) с входами сумматора, выход которого нагружен на фильтр (I j .

Однако данный генератор вырабатывает сигнал только одной формы — синусоидальной.

Известен цифровой генератор сигналов, содержащий последовательно соединенные генератор и делитель частоты, последовательно соединенные реверсивный счетчик и блок питания, последовательно соединенные цифр оа налоговый преобразователь и усилитель, и первый шифратор !2).

Однако . известное устройство вырабатывает сигнал только одной формы.

Цель изобретения — расширение функциональных возможностей, путем увеличения количества форм генерируемых сигналов.

Поставленная цель достигается тем, что в цифровой генератор сигналов, содержащий последовательно соединенные генератор и делитель частоты, последовательно соединенные реверсивный счетчик и блок памяти, последовательно соединенные цифроаналоговый преобразователь и усилитель, и первый шифратор, между выходом первого шифратора и управляющим входом делителя частоты введен первый мультиплексор, между выходом. делителя мощности и вхоfO дами счета вперед и назад реверсивного счетчика — второй мультиплексор, управляющие входы которого объединены с управляющими входами первого мультиплексора, между выходом реверсивного счетчика и управляющими входами мультиплексора тз введены последовательно соединенные элементы ИЛИ-НЕ и логический блок, второй вход которого соединен с другим выходом реверсивного счетчика, между другими выходами второго мультиплексора и третьим и четвертым входами логического блока введены соответственно первый и второй счетчики, между выходом второго счетчика и точкой соединения входов сброса нуля пер886192 вого, второго и реверсивного счетчиков введен элемент И, другой вход которого соединен с пусковым входом цифрового генератора сигналов, между выходом реверсивного счетчика и входом цифроаналогового преобразователя — третий мультиплексор, другой вход которого соединен с выходом блока памяти, а также введены второй шифратор, вход которого соединен с управляющим входом усилителя, и третий, четвертый и пятый шифраторы, входы которых соединены с дру-. гими входами первого мультиплексора.

На фиг. 1 приведена структурная схема предлагаемого цифрового генератора сигналов; на фиг. 2 — эпюры поясняющие работу генератора.

Цифровой генератор сигналов содержит: первый, второй, третий, четвертый, пятый шифраторы 1, 2, 3, 4 и 5, первый, второй третий мультиплексоры 6, 7 и 8, генератор

9, делитель 10 частоты, реверсивный счетчик 11, первый, второй счетчики 12 и 13, цифроаналоговый преобразователь 14, усилитель 15, запоминающее устройство .16, элемент ИЛИ вЂ 17, элемент И 18, логи ческий блок 19.

Устройство работает следующим .образом.

При подаче логической «1» на вход элемента И 18 сигнал проходит эту схему í устанавливает в «О» счетчики 11, 12 и 13.

При этом срабатывает блок 19, подключая через мультиплексоры 6 и 7 первый шифратор k входу делителя 10, а выход делителя к входу счета вперед счетчика 11, который начинает счет импульсов, период которых пропорционален числу, установленному на первом шифраторе 1. В результате, чего сигнал на выходе счетчика 11 возрастает по линейному закону до максимальной величины за время, набранное на шифраторе l (фиг. 2г) Т „п ). При появлении логической «1» на выходе старшего разряда счетчика 11 логический блок 19 срабатывает и подключает через мультиплексоры 6 и 7 и делитель 10 шифратор 3 ко входу счетчика

12. Счетные импульсы на вход счетчика 11 перестают поступать и в выходной его информации образуется вершина (фиг. 2и, Тверд.). Это состояние длится до тех пор, пока не появится логическая «1» на выходе счетчика 12, при этом срабатывает блок 19 и подключает шифратор 4 через делитель

10 к входу счета назад счетчика ll. Информация на выходе этого счетчика падает по линейному закону до «нуля» эа время, набранное на шифраторе 3. При достижении

«Нуля» срабатывает элемент 17, что приводит к срабатыванию блока !9. В этом случае шифратор 5 подключается через делитель 10 к входу счетчика 13. Работа счетчика 11 прекращается, информация на его выходе остается, но время работы. счетчика 13 равной нулю. После появления на выходе

Формула изобретения

Цифровой генератор сигналов, содержащий последовательно соединенные генератор и делитель частоты, последовательно соединенные реверсивный счетчик и блок памя51 ти, последовательно соединенные цифроаналоговый преобразователь и усилитель, и первый шифратор, отличающийся тем, что, с целью расширения функциональных возможностей, путем увеличения количества форм

5 генерируемых сигналов, между выходом первого шифратора и управляющим входом делителя частоты введен первый мультиплексор, между выходом делителя мощности старшего разряда счетчика 13 логической

«1» блок 19 срабатывает н мультиплексоры

6 и 7 закрывают поступление импульсов на входы счетчиков 11, 12 и 13. При подаче на пусковой вход генератора нового импульса генератор вновь запускается в работу.

В режиме многократных импульсов на пусковой вход подается всегда логическая «1».

В этом случае появление логической «1» на выходе старшего разряда счетчика 13

f0 будет аналогичным запуску генератора, при этом создаются импульсы, длительность па узы которых создается шифратором 5 (фиг; 2 н).

Выходная информация с выхода счетчика 11 подается через мультиплексор 8

15 на выход прибора и на вход ЦАП 14, который преобразует цифровой сигнал в аналоговый, Аналоговый сигнал усиливается в усилителе 15, коэффициент передачи которого задается шифратором 2, и подается нь

20 аналоговый выход генератора, В этом случае выходные импульсы имеют фронты и срезы, которые изменяются по линейному закону. Информация с выхода счетчика I l подается также на адресные входы запоминающего устройства 16 (ЗУ) в который мо жет быть записана, например, форма первой четверти синуса. Если перевести мультиплексор 8 в режим, когда .он соединяет выход 16 и вход ЦАП 14, то выходные сиг. иалы генератора будут иметь фронты и срезо зы, изменяющиеся по закону синуса. Если время паузы равно нулю, то выходной сигнал генератора имеет вид полусинуса (фиг. 2), Таким образом, предлагаемый генератор имеет воэможность создавать импульс, фрон., ты которого и срезы могут иметь вид пря35: мой линии или кривых, записанных в ЗУ.

Длительности фронтов, среза вершины и пау зы между импульсами набираются шифраторами. Количество форм одиночного импульса поэтому является большим. Основных, ярко выраженных форм можно насчитать двенадцать. Столько же видов можно создать основных форм многократных сиг налов.

886192

EbiX. Ц фила.1 и входами счета вперед и назад реверсивно-: го счетчика — второй мультипЛексор, управляющие входы которого объединены с управляющими входами первого мультиплексора, между выходом реверсивного счетчика и управляющими входами второго мультиплексора введены последовательно соединенные элементы ИЛИ вЂ” НЕ и логический блок, второй вход которого соединен с другим выходом реверсивного счетчика, между другими выходами второго мультиплексора и третьим и четвертым входами логического блока введены соответственно первый и второй счетчики, между выходом второго счетчика н точкой соединения входов сброса нуля первого, второго н реверсивного счетчиков введен элемент И, другой вход которого соединен с пусковым входом цифрового генератора сигналов, между выходом реверсивного счетчика и входом цифроаналогового преобразователя — третий мультиплексор, другой вход которого соединен с выходом блока памяти, а также введены второй шиф. ратор, вход которого соединен с управляющим входом усилителя и третий, четвертый и пятый щифраторы, входы которых соединены с другими .входами первого мульти10 плексора

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 666628, кл. Н,ОЗ В 19/00, 1978.

2. Патент США, № 3657657, кл. 328 — 14, 1972 {прототип).

886192

Составитель Л. Ананьева

Редактор И. Тыкей Тех ред А. Бойкас Корректор А. Дзятко

Заказ f 0557/75 Тираж 99 I .. Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений н открытий

1! 3035, Москва, Ж вЂ” 35, Раушская наб. ° д. 4/5

Филиал ППП «Патент». г. Ужгород, ул. Проектная. 4