Настраиваемое устройство

Иллюстрации

Показать все

Реферат

 

Союз Советсиик

Социапистическик

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. саид-ву (22) Заявлено 151079 (21) 2828357/18-24 (51)NL. Кл.

G 06 F 7/00 с присоединением заявки М

3Ьвударвтивный кавктвт

CCCP (23) Приоритет

Опубликовано 15.1 2.81. Бюллетень Рй 46

Дата опубликования описания 15.1281 ве дюлак взвбретввкй и аткрытвй (S3) УДК 681.3 (088. 8) (72) Авторы изобретения

В. Л. Артюхов и А.А. Шалыто (71) Заявитель (54) НАСТРАИВАЕМОЕ УСТРОЙСТВО

Изобретение относится к автоматике и вычислительной технике и предназначено для реализации путем настройки булевых функций.

Известно устройство с последователь

5 ной настройкой, содержащее в качестве операционного блока многофункциональный логический модуль с и информационными и и настроечными входами, настройка которого осуществляется только путем подачи констант "0" и "l сдвигающий регистр состоит из и ячеек, а выходы этого регистра подсоединены к соответствующим настроечным входам модуля. Это устройство имеет два настроечных входа, на один иэ которых последовательно подаются тактовые импульсы, а на второй - код настройки 11) .

Недостатком известного устройства является то, что число тактов, которое необходимо для настройки таких устройств велико и равно и. ь

Наиболее близким к предлагаемому по технической сущности является устройство с последовательной настройкой, в котором вместо сдвигающего регистра, содержащего и ячеек, используется счетчик, состоящий из того же числа ячеек. Это устройство имеет всего лишь один настроечный вход, на который подаются настроечные сигналы, число которых равно десятичному эквиваленту кода настройки. Число тактов, необходимых для настройки устройства, может достигать 2" (2).

Недостатком данного устройства является низкое быстродействие при настройке.

Цель изобретения - повышение быстродействия при настройке.

Это достигается тем, что настраиваемое устройство, содержащее многофункционагьный логический модуль с и информационными входами, подключенными к и информационным входам устройства соответственно, и m настроеч8

1п подается код настройки.

С выхода элемента ИЛИ-НЕ исчезает едини чный си гнал, и блок сброса от ключается от выходов установки в "0" триггеров регистра памяти. После этого на (п+1 )-й вход устройства l„ подается второй импульс. Единичный сигнал появляется на выходах всех тех элементов И, на первые входы которых поступают единичные сигналы со входов устройства. Эти сигналы соответствуют тем разрядам кода настройки, в которых имеются единицы. Три ггеры, связанные с элементами И, на выходе которых имеется единичный сигнал, переходят в состояние "1", а на единичных выходах этих триггеров появляются единичные сигналы, поступающие на соответствующие настроечные входы модуля.

Таким образом, модуль настраи вается на реализацию требуемой булевой функции. При этом код настройки записан в регистре памяти. Настройка устройства осуществлена всего лишь за записи кода настройки. Выигрыш по времени настройки по сравнению с известным,имеющим то же самое число внешних выводов, может достигать 2 раз.

В силу того, что в устройстве применяются триггеры, информация в которых не разрушается при снятии напряжения питания, его настройка может осуществляться в одном приборе (приборе настройки), а использование — в другом (проектируемом приборе). После того как устройство настроено на реализацию заданной функции, оно может применяться для реализации любой схемы (в том числе и асинхронной) как логический модуль с и входами.

Настраиваемое устройство, содержащее многофункциональный логический модуль с и информационными входами, подключенными к и информационным вхо- дам устройства соответственно, и m настроечными входами (n > m), о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия при настройке, устройство дополнительно содержит регистр памяти настройки и блок сброса памяти настройки, содержащий и-входовой элемент ИЛИ-НЕ и двухвходовой элемент И, регистр памяти на стройки содержит m двухвходовых эле3 89038 ными входами (num), дополнительно содержит регистр памяти настройки и блок сброса памяти настройки, содержащий и-входовой элемент ИЛИ-НЕ и двухвходовой элемент И, регистр па-5 мяти настройки, содержит m двухвходовых элементов И и m триггеров, единичные выходы которых подключены к m настроечным входам модуля соответственно, единичные входы подключены к >р выходам m элементов И регистра памяти соответственно, нулевые входы подключены к выходу элемента И блока сброса памяти настройки, первый вход котооого подключен к (п+1)-му информационному входу устройства и к первым входам элементов И регистра памяти, второй вход подключен к выходу и-входового элемента ИЛИ-ME блока сброса памяти настройки, 1 вход которого (i = 1, 2, ..., n) подключен к

i-ому информационному входу устройства и к второму входу i-го элемента И группы регистра памяти соответственд два такта — такта обнуления и такта

На чертеже приведена схема настраиваемого устройства.

Настраиваемое устройство содержит (n+ i ) входов 1,, 1, ..., 1>, 1„+ блок 2 сброса памяти настройки, состоязо .щий из и-входового элемента ИЛИ-НЕ 3 и р вух входо во го элемент а И 4, ре ги стр

5 памяти, состоящий из и двухвходовых элементов И 6„, 6, ..., бп и и триггеров с раздельными входами, информация s которых не разрушается при снятии напряжения питания 7,, 7, 7„„, многофункциональный логический модуль 8 с и информационными 9,, 9, 9л и m настроечными входами

10,, 102, ..., 10ù, выход 11.

Функционирование устройства происходит следующим образом.

При подаче на (и+1) вход устрой- Формула изобретения ства 1п„первого импульса и отсутствии сигналов на первых и входах уст- 4 ройства 1,, 1, ..., 1„срабатывает элемент И 4 блока сброса, так как при этом на выходе элемента ИЛИ-НЕ 3 имеется единичный сигнал. Выходной сигнал элемента И 4 блока сброса пере- 50 водит все три ггеры 7» jz, ..., 7п, регистра памяти в состояние "0".

Если код настройки состоит из всех нулей, то на этом настройка устройства завершается. Если в коде настройки ss присутствует хотя бы одна единица, то настройка осущест вляет ся следующи м образом. На первые и входы устройства

890388

<и.

Составитель В. Каиданов

Редактор M. Недолуженко Техред И.Нинц Корректор С. Иекмар

Заказ 11007/78 Тираж 748 Под пи сное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

5 ментов И и m триггеров, единичные выходы которых подключены к m настроечным входам модуля соответственно, единичные входы подключены к выходам

m элементов И регистра памяти соответственно, нулевые входы подключены к выходу элемента И блока сброса памяти настройки, пер вый вход которого подключен к (n+1) — му информационному входу устройства и к первым входам элементов И регистра памяти, второй вход подключен к выходу и- входово го элемента ИЛИ-НЕ блока сброса памяти настройки, i вход которого (i=1, 2, 4

n) подключен к 1-ому информационному входу устройства и к второму входу i--ro элемента И группы регистра памяти соответственно.

Ф Источники информации, принятые во внимание rlpH экспертизе

l. Якубайтис Э.А. Структура и эффекти вност ь многофункционального элемента. - "Автоматика и вычислитель" ная техника", 1972, Ю 5, с. 2, рис. 3.

2. Якубайтис Э.А. Универсальные логические элементы. - "Автоматика и вычислительная техника", 1973, 11 5, с. 15, рис. 3 (прототип).