Амплитудный дифференциальный дискриминатор

Иллюстрации

Амплитудный дифференциальный дискриминатор (патент 900254)
Амплитудный дифференциальный дискриминатор (патент 900254)
Амплитудный дифференциальный дискриминатор (патент 900254)
Показать все

Реферат

 

ОПИСР ИИЕ

ИЗО ТЕНИЯ

Союз Советским

Социалистическим

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к аз, свид-ву .= (22) заявлено 290580 (21) 2931242/18-21 ($g) М К1т з

G 05 В 1/01

Н 03 К 5/24 с присоединением заявки !Ж— (23) ПриоритетГосударствеииый комитет

СССР ио делам изобретений и открытий

РЙ УДК б 21. 374. 5 (088. 8) Опубликовано 230182. бюллетень М 3

Дата опубликовании описания 230132 (72) Авторы изобретения

В,И. Антонов и С.В. Холондырев

Белорусский ордена Трудового Красного Знамени государственный университет им. В.И. Ленина (71) Заявитель (54) АМПЛИТУДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ

ДИСКРИМИНАТОР

Изобретение относится к импульсной технике и мо. ет быть использовано для амплитудной селекции импульсов.

Известны амплитудные дифференциальные дискриминаторы, содержащие компараторы вер.. чего и нижнего уровней, вспомогательный триггер, инвертор и выходной каскад на схеме

ИЛИ-BE (1).

Однако эти устройства обладают тем недостатком, что выходной сигнал по длительности равен той части входного исследуемого сигнала, которая превышает уровень дискриминации компаратора нижнего уровня. В результате при малых длительностях входного сигнала происходит потеря информации в линии, соединяющей выход дискриминатора с регистрирующим устройством.

Наиболее близким по технической сущности к предлаг емому является амплитудный дифференциальный дискриминатор, содержащий компараторы нижнего и верхнего уровней, основной

D-триггер, установочный вход которого подключен к выходу компаратора верхнего уровня и дополнительный

D-триггер, входом синхронизации подключенный к выходу компаратора нижнего уровня.

Существенной особенностью известного устройства является то, что для его работы необходимо срабатывание

5 основного триггера по переднему фронту, а дополнительного — по спаду импульса с выхода компаратора нижнего уровня.

Определенное состояние основного триггера в момент прихода спада импульса с компаратора нижнего уровня определяет попал ли исследуемый сигнал в окно дискриминатора. Работоспособность известного устройства сохраняется только при условии установления определенного состояния основного триггера до прихода спада импульса с выхода компаратора нижнего уровня (2).

Однако из-за задержки сигнала на инверторе и вспомогательном триггере, это условие не выполняется при исследовании сигналов малой длительности, что приводит к ошибкам при дискриминации и снижает быстродействие известного устройства. Кроме этого быстродействие известного устройства ограничивается собственным мертвым, обусловленным включением элемента задержки для Формирования выходного сигнала по длительности.

900254

lleль изобретения — ионbal eние быст— родействия и расширение функциональ-. ных возможностей.

Для достижения поставленной цели н амплитудный дифференциальный дискриминатор, содержащий компарагоры нижнего и нерхнего уровней,- основной D-триггер, установочный вход которого подключен к выходу компаратора верхнего уровня, и дополнитель ный Р-триггер, входом синхронизации подключенный к ныходу компаратора нижнего уровня, введены дна элемента И-НЕ, первые нхоцы которых подключены к выходу основного триггера, а второй вход первого элемента И-НЕ соединен с неинвертирующим выходом дополнительного триггера, устаноночный вход установки в 1 которого подключен к выходу первого элемента

И-НЕ, а установочный вход установки в 0 — к выходу второго элемента

И-НЕ, вторым входом соадиненного с неинвертирующим выходом и Д-входом дополнительного триггера, причем выход компаратора нижнего уроння соединен с входом синхронизации основного триггера.

На чертеже представлена блок-схема амплитудного дифференциального дискриминатора.

Устройство содержит компараторы верхнего 1 и нижнего 2 уровней, выходами подклоченные к входам основного 3 и дополнительного 4 D-триггеров, при этом выход основного триггера 3 подключен к первым входам элементов И-НЕ и б.

1 1ины нходных сигналон 7-9 подключены соответственно к источнику нижнего и верхнего уровня и источнику входно го сН гнала.

Амплитудный дифференциальный дискриминатор работает следующим образом, Если амплитуда исследуемого импульса 1тренышает напряжение тОлькО нижнего уроння дискриминации, то по положительному перепаду сигнала с выхода компаратора нижнего уровня 2 на выходе основного триггера 3 и, соответственно, на первых входах элементов S и б установится уровень логического 0 .

Если же амплитуда исследуемого импульса превышает также напряжение верхнего уровня дискриминации, то сигнал с выхода компаратора верхнего уровня 1 установит на выходе оснорного триггера 3 .и, следовательно, на первых входах элементов 5 и 6 уровень логической 1 .

При уровне логического 0 на. первых входах элементов 5 и б на их выходах и, следовательно, на установочных входах дополнительного триггера 4 устанавливается уровень логической 1 и каждый положительный перепад с выхода компаратора нижнего уровня 2 приводит к изменению состояния дополнительного триггера 4 на противоположное. При наличии уровня 1 на первых входах элементов

5 и б, на их выходах, и, следовательно, на установочных входах дополнительного триггера 4 устанавливаются соответствующие логические уровни, подтверждающие состояние дополнительного триггера 1, в котором он был до этого.В результате дополнительный триггер 4 не изменяет своего состояния независимо от величины сигнала на его входе синхронизации.

Таким образом, при поступлении каждого следующего исследуемого импульса, амплитуда которого превышает напряжение нижнего уровня дискриминации, по положительному перепаду сигнала с выхода компаратора нижнего уровня 2 изменяется состояние дополнительного триггера 4 только в том случае, если предыдущий исследуемый импульс попал н окно дискриминатора, т.е. на выходе триггера 4 происходит деление частоты вхоцного сигнала непосредственно в процессе амплитудной селекции.

Поскольку для работы устройства не требуется установление определенного состояния на выходе основного триггера 3 за время действия исследуемого импульса, амплитудный дифференциальный дискриминатор характеризуется повышенным быстродействием и осуществляет деление частоты следования входных сигналов, удовлетворяющих условию амплитудного отбора, нспосредстненно н процессе амплитудной селекции. формула изобретения

Амплитудный дифференциальный дискриминатор, содержащий компараторы нижнего и верхнего уровней, основной D-триггер, установочный вход которого подключен к выходу компаратора верхнего уровня, и дополнительный D-триггер, входом синхронизации подключенный к выходу компаратора нижнего уровня, о т л и ч а ю щ и йс я тем, что, с целью повышения быстродействия и расширения функциональ- ных воэможностей, н него введены два элемента И-НЕ, первые входы которых подключены к выходу основного триггера, а второй вход первого элемента И-НЕ соединен с неинвертирующим выходом дополнительного триггера, установочный вход установки в 1 которого подключен: к выходу первого элемента И-HE,а установочный вход установки в 0 — к выходу второго элемента И-НЕ, вторым входом соединенного с инвертирующим выходом и Д-входом дополнительного триггера, причем выход компаратора нижнего

900254

Составитель Н. Маркин

Техред Ж.Кастелевич Корректор C.IIlercMaP

Редактор Л. Филиппова

Заказ 12181/65

Тираж 907 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4 уровня соединен с входом синхронизации основного триггера.

Источники информации, принятые во внимание при экспертизе

1. Патент США Ф 3683284, кл. Н 03 К 5/?О, 1972.

2. Авторское свидетельство СССР

9 481999, кл. Н 03 К 5/18, 1975 (прототип)