Комбинированный аналого-цифровой преобразователь параллельного типа
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗО6РЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Реснублии.
< 0921076 (61) Дополнительное к aar. свид-ву(5t)N. Кл.
Н 03 К )3/)76 (22) Заявлено 2 ).О 7,80 (21)2863982118-2 l с присоединением заявки МВЮАнрстнснниб квинтет
ЕСЕР не аннан нзебретвннй н открытнй (23) Приоритет(53) YAK 88).
° 825(088 8}
Оцубликоване )5,04 82. Бюллетень ph l4.
Дата опубликования описании l8,04.82
Г, Н..Абрамов (72) Автор изобретения
t с
Ульяновский политехнический институт
1 (7!) Заявитель (54) КОМБИНИЩВАННЫИ АНАЛОГО-ЦИФРОВОЙ
ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНО)10 ТИПА
Изобретение относится к электричес ким измерениям и может быть использовано цля измерения амплнтуцы кмпульсгв, Известен комбннированый аналого цифровой преобразователь, используктпий метод непосрецственного снятия. отсчета, со-держащий в кажцом разряде группу эле ментов сравнения, первые входы которыхподключены к выхоцам источника эталон иых напряжений, выходы через цоследо-. вательно соединенные шифратор н тцтфро-аналогавый преобразователь -. к .оцио-: му из входов разностного усижтеля, дру-. гой вхоц которого поцключен к вхоцной шине и вторым BxogaM элемент ов срав., кения первого разряда, выхоц разностттого
f$ усилителя является входом следующего разряда преоб1мзователя )1.
Нецостатком известного устройства является низкое быстроцействие.
Известен преобразователь, содержа-. щий s кежцоч разряце элементы срав-. нения на послеиовательнп соединенных
2 вычитающем устройстве, первый вход которого поцключен к входной шине
paapsaa, второй - к соответствующему выходу источника эталонных напряжений, выход - к сигнальному входу соот: ветствующего ктвоча, выхоцом соецинеикого с выходной пеной разряда, и пороговом.элементе, вьнсод «отсрого через соответствукхпий триггер соединен с однкм из вхоцов шифратора, выходом под«люченного и выходной шине, и узел управления, выходы которого подключены и управляющим входам ключей С23.
Нецостаток этого устройотва состоит в низком .бьтстродействиие
Цель изобретения - повышение быстродействия, Цель достигается тем, что в комбинированный аналогоцифровой преобразователь параллетнного типа,содержащий в каждом разряде элементы сравнения на последовательно соединенных вычитак щем устройстве, первый вхпц которого подключен к входи ой щяне р6 зр яце вт с »
1076 1
23
36
1 3 92 рой - к соответствующему выхоцу источника эталонных напряжений, вькод — к сигнальному входу соответствующеro
1 ключа, выхоцом соединенного с выходной шиной разряца, и пороговом элементе, выход которого через соответствующий триггер соединен с одним из входов шифратора, выходом подключенного к вы.хоцной шине, и узел управления, выходы которого подключены к управляющим вхоцам ключей, узел управления выполнен на компараторах, первые входы ко, Topblx подключены к кажцой: шине раэряда, sTopble - к соответствующим выходам источника эталонных напряжений, начиная со второго, а выходы являются . выходами узла управления.
На чертеже приведена функциональная схема комбинированного аналогоцифрового преобразователя параллельного типа.
B кажцом разряце преобразователь содержит элементы 1 сравнения, каждый иэ которых выполнен на последовательно смднненных вычитающем устройстве
2 и пороговом элементе 3, ключи 4, триггеры 5, шифратор 6, источник 7 эталонных напряжений и компараторы
8 узла управления. Первые вхоцы эле» ментов сравнения и компараторов подкmoчены к входной шине 9 разряда, выходы элементов l через триггеры 5 (цепи.усюновки в ноль которых на чертеже не показаны) соецинены с шифратором 6, выход которого поцключен к выходной шине 10. Управлякаций вход каждого ключа 4 соединен с выходом компарагора, второй вход которого подключен к выходу источника 7, напряжение на котором в два раза больше напряжения, подключенного к второму выходу вычитающего устройства 2, подключенного к сигнальному входу ключа,- Выходы ключей 4 соединены с выходной шиной 11 разряда.
Работает устройство следующим образом.
Преобразуемый импульсный сигнал поступает на один из входов вычитаюшего устройства 2, на вход которого подано эталонное напряжение 0зг.i с первого выхода источника 7 эталонных напряжений . На выходе вычитаюшего устройства
2 вырабатывается сигнал, амплитуда которого равна разности амплитуды измеряемого и эталснного напряжений aU„®
«U» - U „." Эта разность поступает на входы порогового элемента 3 и сиюальный вход кшоча 4. Пороговое устройство вырабатывает импульс стандарт ной амплитуды и длительности, при ь0»>о, который через триггер 5 поступает на шифратор 6. Шифратор преобразует паралжльный единичный код в позицин ный двоичный коц, являющийся цифровым результатом измерения. В компараторе
8 происходит сравнение величин напря-. жений О„и Оу ;.„, rge Uqw, = "Ugq и При Цх ц т -„„компаратор вырабаты вает управляющий сигнал, который переводит ключ 4 в проводящее состояние, т,е, импульс с сигнального входа ключа проходит на выходную шину 11.
ls За счет исключения по сравнению с известным устройством из цепи распространения сигнала ь цх порогового. элемента и устройства управления повышено быстродействие данного устройства.
Ф ормула изобре тени я
К омбинированный аналого-цифровой преобразователь параллельного типа, со,держащий в каждом разряде элементы ера
1 внения на посжцовательно соединенных ,вычитающем устройстве, первый вход ко- торого поцключен к входной шине разряца, второй - к соответствующему sblxo» ду источника эталонных напряжений, выход - к сигнальному входу соответствующего ключа, выходом соединенного с вьхоцной шиной разряда, и пороговом элементе, выход которого через соответствующий триггер соецинен с одним из вхоцов шифратора, выходом подключенного к выходной шине,,и узел управления, sblходы которого подключены к управляющим вхоцам к лючей, о т л и ч а ю ш и и с я тем,:что, с целью повышения быстроцействия, узел управления выполнен на компаратарах, первые входы которых подКлючены к выходной шине, разряда, вторыек соответствуюшим выходам источника эталонных напряжений, начиная с второго, а выходы являются выходами узла управления.
Источники инфо рмации, принятые во внимание при экспертизе
1. Полупроводниковые копирующие и декодируюшие преобразователи, Поц ред.
Смолова B. Á. и цр., Л„1967, с. 147, рис . 2М 3.
2, Авторское свидетельство СССР
N 718917, кл. Н 03 К 13/175, 12.04.80 (прототип).
92 1076
Составитель Л. Дарьина
Редактор С. Запесочный Техред М. Гергель Корректор E. Рошель .
Заказ 2380/74 Тираж 954 Поддисиое
ИНИИПИ Государственного комитета CGCP по делам изобретений и открытий
113035, Москва, Ж 35, Рауаская араб.7д 4/5
Филиал ППП Патент, r. Ужгород, ул, Проектная, 4