Пересчетное устройство
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических
Республик (»)921 к лвтооскомь сеидиткльстзь (61) Дополнительное к авт, свид-ву
I (22) Заявлено 04.07.80 (21) 2951787/18-2 1 с присоединением заявки №вЂ” (23) Приоритет— (51) М. К .
Н 03 К 21/34
Гасударственный камнтет
Опубликовано 15.04.82. Бюллетень № Я
Дата опубликования описания 25.04.82 (53) УДК 621.374..32 (088.8 ) по делам нзобретеннй н нткрмтий (72) Авторы изобретения
Ю. В. Гладков и Е. А. Евсеев (71) Заявитель (54) ПЕРЕСЧЕТНОЕ УСТРОЙСТВО
Однако этому пересчетному устройству присущи недостаточная достоверность выявления неисправностей и ограниченные возможности выявления неисправностей и ограниченные возможности выявления нарушений в работе, которые проявляются,в следующем: при неисправности во входной цепи, когда отсутствуют тактовые импульсы, импульс на выход полусумматора не поступает и сигнал ошибки не формируется, после того, как сформировался схемой контроля импульс отклика, дальнейшие изменения сос тояний счетчика под действием помех или сбоев не выявляются, т.е. контроль состояния счетчика является не непрерывным, а кратковременным; ложные переходы состояний счетчика при поступлении счетных импульсов выявляются лишь частично. Например, остаются невыявленными ложные переходы в нечетное число.
Кроме того, устройство не позволяет производить сброс счетчика, так как в этом случае может сформироваться сигнал неисправности вследствие изменения порядка чередования показаний счетчика, что ограничивает возможности известного устройства контролем только счетчиков без сброса.
Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах автоматического контроля и управления.
Известно пересчетное устройство, содержащее счетчик, триггер, элемент задержки и элемент И 7 (1) .
Недостаток устройства — ограниченные возможности выявления сбоев в работе.
Наиболее близким по технической сущности является пересчетное устройство, которое содержит счетчик, суммирующий вход которого подключен к источнику тактовых импульсов, а разрядные выходы — к дешифратору непосредственно и через элементы задержки — к первым входам элементов И, ко вторым входам которых подключены выходы элементов ИЛИ, к входам которых подключены четные выходы дешифратора, выходной полусумматор, один вход которого соединен с источником тактовых импульсов, а второй вход — с выходом элемента ИЛИ, входы которого подключены к выходам эле- ментов И и к нечетным выходам дешифратора (2).
), р . E
1 — I
921093
10
25
50
Цель изобретения — повышение достоверности выявления неисправностей и расширение возможностей контроля.
Поставленная цель достигается тем, что в пересчетное устройство, содержащее и-разрядный счетчик импульсов, суммирующий вход которого подключен к генератору тактовых импульсов, а выходы — к дешифратору, и выходной элемент И, введены регистр, элемент поразрядного сравнения, формирователь заданного интервала, двухканальный элемент задержки, блок синхронизации и шифратор, входы которого соединены с выходами дешифратора, а выходы — с вхоI дами элемента поразрядного сравнения, другие входы которого соединены с выходами регистра, а выход — с первым входом выходного элемента И, второй вход которого соединен с выходом формирователя заданного интервала, а третий вход — с первым
/ выходом блока синхронизации, первый, второй и третий входы которого соединены соответственно с генератором тактовых импульсов, с шиной сброса и с соответствующим выходом дешифратора, второй выход — с входом двухканального элемента задержки и с первым входом формирователя заданного интервала, а третий выход — с входом сброса счетчика, с управляющим входом двухканального элемента задержки и с установочным входом регистра, информационные входы которого соединейы с выходами m старших разрядов счетчика, а вход синхронизации — с выходом двухканального элемента задержки и со вторым-входом формирователя заданного интервала, кроме того, формирователь заданного интервала содержит триггер, элемент ИЛИ и элемент задержки, выход которого через элемент ИЛИ подключен к нулевому входу триггера, при этом второй вход элемента ИЛИ, установочный вход триггера с подключенным к нему входом элемента задержки и инверсный выход триггера являются соответственно первым и вторым входами и выходом формирователя заданного интервала, кроме того, двухканальный элемент задержки содержит элемент И вЂ” ИЛИ, к выходу которого подключен формирователь импульсов, два элемента задержки, выходы которых подключены к первым входам первого и второго элементов И элемента И вЂ” ИЛИ; а входы — к выходам третьего и четвертого элементов И, первые входы которых объединены и являются информационным входом двухканального элемента задержки, а вторые входы соединены со вторыми входами первого и второго элементов И элемента
И вЂ” ИЛИ и соответственно с йрямым и инверсным выходами триггера, счетный вход которого является управляющим входом двухканального элемента задержки, кроме того, блок синхронизации содержит 1К-триггер, элемент И и элемент ИЛИ, инверсный вход которого соединен с его прямым входом через элемент задержки, а выход — с управляющим входом IK-триггера и с первым входом элемента И, при этом инверсный вход элемента ИЛИ, 1-вход триггера и второй вход элемейта И являются соответственно
f первым, вторым и третьим входами блока синхронизации, а выход элемента ИЛИ, выход элемента И и выход 1К-триггера соответственно первым, вторым и третьим выходами блока синхронизации.
На чертеже представлена схема пересчетного устройства.
Устройство содержит генератор. 1 тактовых импульсов, счетчик 2, дешифратор 3, шифратор 4, регистр 5, элемент 6 поразрядного сравненйя, элемент И 7 выходной блок 8 синхронизации, элемент 9 задержки двухканальный, формирователь 10 заданного интервала, шину ll сброса устройства.
Первый, второй и третий входы блока 8 синхронизации подключены соответственно к генератору 1, шине 11 и к выходу дешифратора 3, соответствующему нулевому состоянию (и — m), младших разрядов счетчика 2.
Блок 8 синхронизации содержит триггер 12, элемент И 13 и элемент ИЛИ 14, инверсный вход которого через элемент задержки 15 соединен с его прямым входом, а выход — с первым входом элемента И 13 и с управляющим входом триггера 12.
Элемент 9 задержки двухканальный содержит триггер 16, элементы И 17 и 18, элементы задержки 19 и 20, элемент
И вЂ” ИЛИ 21 и выходной формирователь 22.
Формирователь 10 заданного интервала содержит триггер 23, элемент ИЛИ 24 и элемент 25 задержки., Установочный вход триггера 23 через элемент 25 задержки подключен к одному входу элемента ИЛИ 24, выход которого соединен с нулевым входом триггера 23.
Устройство работает следующим образом.
В исходном состоянии устройства все триггеры находятся в нулевом состоянии, при котором на инверсных выходах триггеров единичные сигналы, счетчик 2 в нулевом состоянии, а все разряды регистра 5 — в единичном состоянии.
Сигналы с дешифратора 3 преобразуются шифратором 4 в m-разрядный двоичный код, значение которого на единицу меньше поступающего на дешифратор 3 показания m старших разрядов счетчика 2. Код с выхода шифратора 4 поступает на одни входы элемента 6 поразрядного сравнения, на другие входы которого поступает m-разрядный код с регистра 5. При совпадении входных кодов на выходе элемента 6 поддерживается нулевой сигнал, который закрывает по первому входу выходной элемент И 7.
921093 Тактовые импульсы с генератора 1, поступают на суммирующий вход счетчика 2 и на вход формирователя, образованного элементом ИЛИ 14 и элементом 15 задержки.
Счетчик 2 подсчитывает тактовые импульсы, с его выходов, сигналы поступают на дешифратор 3, а сигналы m старших разрядов счетчика 2 — и на вход регистра 5.
Показания m старших разрядов счетчика 2 периодически переписываются на ре10 гистр 5. Запись на регистр 5 кода производится по команде, поступающей на его вход синхронизации с выхода элемента 9 задержки, которая формируется непосредственно перед каждым очередным изменением показания старших разрядов счетчика 2.
Отрицательный сигнал на выходе формирователя 10 задает временной интервал, в течение которого происходит перезапись на регистр 5 показания старших разрядов счетчика 2, а затем увеличение показания m
20 старших разрядов счетчика 2.
Таким образом, хранящийся на регистре 5 код все время отстает на единицу от показания старших разрядов счетчика 2, а преобразованное дешифратором 3 и шиф- 2 ратором 4 показание счетчика 2 на выходе шифратора 4 все время совпадает,с показанием регистра 5,за исключением коротких интервалов времени перезаписи информации на регистр и переключения показания счетчика, в течение которых запрещается по З0 второму или третьему входам срабатывание элементов И 7.
Совпадение входных сигналов непрерывно контролируется элементом 6 поразрядного сравнения. При нормальной работе уст-. ройства сигналы на входах элемента 6 совпадают и отрицательный сигнал с выхода элемента 6 закрывает по первому входу элемент И 7.
Поступающий на входную шину сброса 11 сигнал сброса вызывает срабатывание 40 триггера 12, с выхода которого сигнал, синхронизированный тактовыми импульсами, поступает на возврат счетчика 2 и регистра 5 в исходное состояние. Синхронизацией импульса возврата счетчика 2 и регистра 5 в исходное состояние достигается уменьшение разбросов задания формирователем 10 временных интервалов и тем самым исключение возможности формирования ложной . команды при нормальной работе устройства.
После возврата счетчика 2 и регистра 5 в 50 исходное состояние сигналы на .входах элемента б поразрядного сравнения совпадают, поэтому на его выходе сигнал неисправности не формируется.
Сброс устройства может быть осуществлен в произвольный момент времени без 55 выдачи ложной команды неисправности-.
При нарушении работы счетчика 2, приводящем к неправильным переходам его состояний относительно зафиксированных регистром 5, а также при нарушении работы дешифратора 3, шифратора 4 или регистра 5 сигналь1 на входах элемента 6 перестают совпадать, на выходе элемента 6 формируется единичный сигнал, который поступает на выходной. элемент И 7 и вызывает его срабатывание, тем самым фиксируется возникшее нарушение.
Нарушения работы генератора 1 (изменение периода следования тактовых импульсов свыше граничных значений), сбои (п — m) младших разрядов счетчика 2 или пропуски счетных импульсов вызывают расфазировку моментов переключения входных кодов, поступающих на элемент 6 поразрядного сравнения, при этом на выходе элемента 6 появляется единичный сигнал,. вызывающий срабатывание элемента И 7, тем самым фиксируется возникшее нарушение работы.
При прекращении работы генератора 1 (отсутствие тактовых импульсов) показание счетчика 2 перестает изменяться. В этом случае код на регистре 5 выравнивается с показанием старших разрядов счетчика 2, а так как выходной код дешифратора 4 на единицу меньше показания старших разрядов счетчика 2, то на входе элемента 6 коды не совпадают и на его выходе устанавливается единичный сигнал, который вызывает, срабатывание элемента И 7, тем самым фиксируется возникшее нарушение работы.
Нарушения работы блока 8 синхронизации, элемента 9 задержки или формирователя 10, которые вызывают расфазировку моментов переключения информации на входах элемента 6 или расфазировку импульсов запрета контроля на втором и третьем входах элемента И 7 с момента изменения показаний счетчика, также вызывают срабатывание элемента И 7 и тем самым фиксируются выходным сигналом.
Таким образом, работа генератора 1, счетчика 2, дешифратора 3, шифратора 4 и регистра 5 непрерывно контролируется по совпадению сигналов на входах элемента 6 поразрядного сравнения, на одни входы которой поступают преобразованные дешифратором 3 и шифратором 4 текущие показания счетчика 2, а на другие входы —, зафиксированные регистром 5 предыдущие показания старших разрядов счетчика 2, которые переписываются на регистр 5 перед каждым очередным изменением по управляющим командам, которые вырабатываются блоком 8 синхронизации и элементом 9 задержки.
Возврат счетчика 2 и регистра 5 в исходное состояние импульсом сброса не нарушают непрерывный контроль работы устройства и не приводит к выдаче ложной команды.
Блок 8 синхронизации вырабатывает импульсы кратковременного запрета выходного элемента И 7 на время распространения счетного импульса, формирует сигнал на вход элемента 9 задержки по выявляемо921093 му дешифратором 3 нулевому состоянию младших разрядов счетчика, а также формирует сигналы сброса счетчика 2, установки регистра 5 и переключения канала элемента 9 задержки.
Вырабатываемые блоком 8 синхронизации, элементом 9 задержки и формирователем 10 сигналы управляют работой элемента И 7, счетчика 2 и регистра 5 таким образом, что контроль работы узлов по совпадению сигналов на входе элемента 6 поразрядного сравнения осуществляется непрерывно, а не на отдельных коротких интервалах времени, а контролем охвачен и генератор 1 тактовых импульсов.
Использование для записи на регистр 5 только m старших разрядов счетчика 2 позволяет обеспечить полноту контроля, ограничив величиной m число разрядов регистра 5 и элемента 6 поразрядного сравнения, а также длину выходного кода шифратора 4 без черезмерного усложнения устройства и без уменьшения полноты контроля.
Формула изобретения
1. Пересчетное устройство, содержащее и-разрядный счетчик импульсов, суммирующий вход которого подключен к генератору тактовых импульсов, а выходы — к дешифратору„и выходной элемент И, отличающееся тем, что, с целью повышения достоверности выявления неисправностей и расширения возможностей контроля, в него введены регистр, элемент поразрядного сравнения, формирователь заданного интервала, двухканальный элемент задержки, блок синхронизации и шифратор, входы которого соединены с выходами.дешифратора, а выходы— с входами элемента поразрядного сравнения, другие входы которого соединены с выходами регистра, а выход — с первым входом выходного элемента И, второй вход которого соединен с выходом формирователя заданного интервала, а третий вход — с первым выходом блока синхронизации, первый, второй и третий входы которого соединены соответственно с генератором тактовых импульсов, с шиной сброса и с соответствующим выходом дешифратора, второй выход — с входом двухканального элемента задержки и с первым входом формирователя заданного интервала, а третий выход — с входом сброса счетчика, с управляющим входом двухканального элемента задержки и с установоч45 ным входом регистра, информационные входы которого соединены с выходами m старших разрядов счетчика, а вход синхронизации — с выходом двухканального элемента задержки и с вторым входом формирователя заданного интервала.
2. Устройство по п. 1, отличающееся тем, что формирователь заданного интервала содержит триггер, элемент ИЛИ и элемент задержки, выход которого через элемент ИЛИ подключен к нулевому входу триггера, при этом второй вход элемента
ИЛИ, установочный вход триггера с подключенным к нему входом элемента задержки, и инверсный выход триггера являются соответственно первым и вторым входами и выходом формирователя заданного интервала.
3. Устройство по п. 1, отличающееся тем, чта двухканальный элемент задержки содержит элемент И вЂ” ИЛИ, к выходу которого подключен формирователь импульсов, го два элемента задержки, выходы которых подключены к первым входам первого и второго элементов И элемента И вЂ” ИЛИ, а входы — к выходам третьего и четвертого элементов И, первые входы которых объединены и являются информационным входом двухканального элемента задержки, а вторые входы соединены с вторыми входами первого и второго элементов И элемента И вЂ” ИЛИ и соответственно с прямым и инверсным выходами триггера, счетный вход которого является управляющим входом двухканального элемента задержки.
4. Устройство по п. 1, отличающееся тем, что блок синхронизации содержит
IK-триггер, элемент И и элемент ИЛИ, инверсный вход которого соединен с его пря35 мым входом через элемент задержки, а выход — с управляющим входом IK-триггера и с первым входом элемента И, при этом инверсный вход элемента ИЛИ, 1-вход триггера и второй вход элемента И являются соответственно пе1 вым, вторым и третьим входами блока синхронизации, а выход элемента ИЛИ,. выход элемента И и выход К-триггера — соответственно первым, вторым и третьим выходами блока синхронизации.
Источники. информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР № 457179, кл. Н 03 К 21/34, 1 173.
2. Авторское свидетельство СССР № 702526, кл. Н 03 К 21/34, 1976 (прототип) .
921093
Составитель Л. Левченко
Редактор А. 11олиннч Техред А. Бойкас Корректор Г. Решетник
Заказ 2381 75 Тираж 954" Поднисное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП <Патент», г. Ужгород, ул. Проектная, 4