Устройство для передачи биполярных телеграфных сигналов
Иллюстрации
Показать всеРеферат
О П И С А Н И Е 930730
ИЗОБРЕТЕН ИЯ
К АВТОРСХО МУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических республик
/ г г (6т ) Дополнительное к авт. свнд-ву (22) Заявлено 15. 08. 80 (21) 2976272/18-09 с присоединением заявки М (23 ) Приоритет
Опубликовано 23.05.82, Ьеллетень М 19 (53}N. Кл.
Н 04 L 25/26 (Ъеударетеениыб кемитет
СССР ео делеи изобретение и открытки (53) УДК 621.394.
° 54 (088.8) Дата онубляковаиня описания 23 . 05. 82 (72) Автор изобретения
Ю.К.Гришин (7I) Заявитель (54) уСТРОйСТВО ДЛЯ ПЕРЕДАЧИ БИПОЛЯРНЫХ
ТЕЛЕГРАФНЫХ СИГНАЛОВ
Изобретение относится к области телеграфной и импульсной техники и может быть использовано в устройствах, предназначенных для формирования и передачи в линию связи двухполярных импульсов тока.
Известно устройство для передачи биполярных телеграфных сигналов, содержащее блок управления, первый выход которого подключен к первому входу первого коммутатора, первый выход которого соединен с первым входом второго коммутатора и с первым выводом резистора, второй вывод которого подключен к первому выводу диодного моста, второй вывод которого соединен со вторым выходом первого коммутатора и со вторым входом второго коммутатора, третий вход которого соединен со вторым выходом блока управления, третий выход которого соединен с положительным выводом источника питания и с первым выводом фотоприемника оптрона, анод светодиода которого соединен с третьим выводом диодного моста, четвертый вывод которого соединен с катодом светодиода опт5 рона, а также элементы задержки и элементы И, причем четвертый выход блока управления подключен к отрицательному выводу источника питания Я.
В известном устройстве оперативный текущий контроль амплитуды и асимметрии биполярных телеграфных посылок затруднен, требует значительных трудозатрат и не обеспечивает необходимой достоверности.
Цель изобретения - повышение достоверности передачи.
Поставленная цель достигается тем, что в устройство для передачи биполярных телеграфных сигналов, содержащее блок управления, первый выход коТорого подключен к первому входу nepsoro коммутатора, первый выход которого соединен с первым
3 930 входом второго коммутатора и с первым выводом резистора, второй вывод которого подключен к первому выводу диодного моста, второй вывод которого соединен со вторым выходом первого коммутатора и со вторым входом второго коммутатора, третий вход которого соединен со вторым выходом блока управления, третий выход которого соединен с положительным выводом источника питания и с первым выводом фотоприемника оптрона, анод светодиода соединен с третьим выводом диодного моста, четвертый вывод которого соединен с катодом светодиода оптрона, а также элементы задержки и элементы И, причем четвертый выход блока управления подключен к отрицательному выводу источника питания, введены формирователи одиночных импульсов, блоки памяти, сумматор, пороговые блоки и индикатор, первый вход которого: соединен с выходом первого элемента И, первый вход которого соединен с выходом первого порогового блока, с первым входом второго элемента И и со вторым входом индикатора, третий вход которого соединен с выходом второго элемента И, второй вход которого соединен с выходом второго порогового блока и со вторым входом первого,.элемента И, третий вход которого соединен с первым входом третьего элемента И, со входом первого элемента задержки с первым входом блока управления, второй вход которого соединен с третьим входом второго элемента И, со входом второго элемента задержки и с первым входом четвертого элемента И, второй вход которого соединен с первым входом сумматора и с выходом пер" вого блока памяти, вход которого соединен с выходом пятого элемента И, первый вход которого соединен со вторым выводом фотоприемника оптрона и с первым входом шестого элемента И, выход которого подключен ко входу второго блока памяти, вы" ход которого соединен со аторыи ахо" дом сумматора и со вторым входом третьего элемента И, выход которого соединен с выходом четвертого элемента Н и с первым входом третьего порогового блока, второй вход которого соединен с первым выводом фотоприемника оптрона и с первым входом первого порогового блока, вто730 4 рой вход которого соединен с выходом сумматора и с первым входом второго порогового блока, второй вход которого соединен с выходом третьего порогового блока, причем выход первого элемента задержки через первый формирователь одиночных импульсоа подключен ко второму входу шестого
1 элемента И, а выход второго элемен1ф та задержки через второй формирователь одиночных импульсов подключен ко второму входу пятого элемента И.
На чертеже дана структурная электрическая схема предлагаемого уст ройства.
Устройство содержит два коммутатора 1 и 2, блок 3 управления,- оптрон 4, содержащий светодиод 5 и фотоприемник 6, диодный мост 7, кото а рый содержит четыре диода 8 - 11, элементы 12 и 13 задержки, формирователи 14 и 15 одиночных импульсов, два пороговых блока 16 и 17, два зг1змента И 18 и 19, сумматор 20, индикатор 21, третий пороговый блок 22, элементы И 23 - 26, блоки 27 и 28 памяти и резистор 29.
Устройство работает следующим образом.
В исходном состоянии, при отсутствии передачи информации, на входных клеммах присутствуют логические нули ("0"). При этом блок 3 исключает протекание тока через входные светодиоды коммутаторов 1 и 2, поэтому они закрыты. В результате этого ток в резисторе 29 и через светодиод 5 не протекает, в цепи фотоприемника 6 ток также отсутствует, по40 этому на первых входах элементов И
23 и 24 сигнал отсутствует. Ввиду наличия на входных клеммах "0", на вторых входах элементов И 23 - 26 и на первых входах элементов И 1Ъ и 19 - также "0". При этом элемен4$ ты И 23 - 26 закрыты и на их выходах сигналы отсутствуют и на выходе сумматора 20 сигнал отсутствует с выходов блока 22 и порогового блока 1.6 поступают "0", элемент индика о тора 21, подключенный к выходу блока 16 выключен, что свидетельствует о том, что средняя амплитуда биполярных посылок ниже нормы (e данном случае свидетельствует об от сутствии амплитуды). Элементы индикатора 21, подключенные к выходам элементов И 18 и 19 также выключены (нет необходимости контроля асим тор 1 выключается, а коммутатор 2 включается, что приводит к появлению кода отрицательного направления в резисторе 29. Этот ток также протекает и через сведодиод 5, в результате чего в цепи фотоприемника 6 и на первых входах элементов И 23 и
24 появляется сигнал, пропорциональный амплитуде отрицательной посылки.
Через время задержки, определяемое элементом 13, формирователь 15 вырабатывает одиночный импульс, поступающий на второй вход элемента И
24, в результате чего сигнал с первого входа элемента И 24 поступит в блок 28, где запоминается его амплитуда (элемент И 23 остается закрытым). После окончания выборки на выходе блок- 28 устанавливается амплитуда напряжения, пропорциональная амплитуде отрицательной посылки.
Теперь на оба входа сумматора 20 воздействуют напряжения с блоков 27 и 28 и на его выходе устанавливается напряжение, пропорциональное сумме абсолютных значений амплитуд положительной и отрицательной посылок.
Если среднее значение абсолютных значений амплитуд положительной и отрицательной посылок находится в допустимых пределах (превышает минимально допустимую величину), пороговый блок 16 включается и на его выходе появляется "1, что снимает блокировку с входов элементов И 18 и 19 и включает элемент индикатора
21, подключенный к выходу блока 16 (включенное состояние этого индикатора свидетельствует о том, что средняя амплитуда биполярных посылок находится в норме).. Напряжение с выхода сумматора 20 поступает и на первый вход блока 22, тем самым определяя его порог срабатывания. В про-.: цессе передачи информации на второй вход блок 22 через пороговый блок 17 поочередно поступают напряжения, пропорциональные амплитудам положительной и отрицательной посылок (с выходов блоков 27 и 28 через соответствующие элементы И 25 и 26) . формула изобретения
Устройство для передачи биполяр" ных телеГрафных сигналов, содержащее блок управления, первый выход которого подключен к первому входу
5 930730 6 метрии посылок биполярного сигнала, если средняя амплитуда биполярного сигнала равна нулю или ниже нормы) .
В процессе передачи информации на входные клеммы управляющие сиг" налы от передатчика поступают в противофазе. При поступлении на клемму логической единицы ("1"), а на клемму - "0" (передача стоповой посылки) включается коммутатор 1, о что приводит к появлению тока положительного направления в резисторе
29. Этот ток протекает через светодиод 5, в результате чего в цепи фотоприемника 6 и на первых входах 15 элементов И 23 и 24 появляется сигнал, пропорциональный амплитуде положительной посылки. Через время задержки, определяемое элементом 12, формирователь 14 вырабатывает оди- щ ночный импульс, поступающий на второй вход элемента И 23, а результате чего сигнал с первого входа элемента И 23 поступает в блок 27, где запоминается его амплитуда, т.е. 25 элемент И 23 и блок 27 представля" ют собой схему выборки и запоминания (элемент 24 остается закрытым). ,Элемент 12 и формирователь 14 обеспечивают выборку для запоминания амплитуды положительной посылки в моменты времени, когда амплитуда посылки уже установилась. Выборка осуществляется на временном интервале, менее всего подверженном влия35 нию помех (целесообразнее всего выборку осуществлять в средней части элементарной посылки в течение времени, значительно меньшем длительности элементарной посылки).
После окончания выборки на выходе сумматора 20 устанавливается амплитуда напряжения, пропорциональная амплитуде положительной посылки.
Порог включения порогового блока 16
45 выбирается соответствующим минимально допустимому среднему значению амплитуд положительной и отрицательной посылок, поэтому на выходе блока 16 сохраняется "0", который баокирует элементы И 18 и 19 и на их выходах сохраняется "0", независимо от сигналов на других их выходах. Элементы индикатора 21 остаются в выключенном состоянии.
При поступлении на одну входную клемму "0" и одновременном поступлении на вторую клемму "1" (пе" редача стартовой посылки) коммута930730 8 второй вход которого соединен с третьим входом второго элемента И, со входом второго элемента задержки и с первым входом четвертого элемента И, второй вход которого соединен с первым входом сумматора и с выходом первого блока памяти, вход которого соединен с выходом пятого элемента И, первый вход которого
1о соединен со вторым выводом фотоприемника оптрона и с первым входом шестого элемента И, выход которого подключен ко входу. второго блока памяти, выход которого соединен со вторым входом сумматора и со вторым входом третьего элемента И, выход которого соединен с выходом четвертого элемента И и с первым входом третьего порогового блока, второй щ вход которого соединен с первым выводом фотоприемника оптрона и с первым входом первого порогового блока, второй вход которого соединен с выходом сумматора и с первым вход дом второго порогового блока, второй вход которого соединен с выходом третьего порогового блока, причем выход первого элемента задержки через первый формирователь одиночных импульсов подключен ко второму входу шестого элемента И, а выход второго элемента задержки через второй формирователь одиночных импульсов подключен ко второму вхо35 ду пятого элемента И. первого коммутатора, .первый выход которого соединен с первым входом второго коммутатора и первым выводом резистора, второй вывод которого подключен к первому выводу диодного моста, второй вывод которого соединен со вторым выходом первого коммутатора и со вторым входом второго коммутатора, третий вход которого соединен со вторым выходом блока управления, третий выход которого соединен с положительным выводом источника питания и с первым выводом фотоприемника оптрона, анод светодиода которого соединен с третьим выводом диодного моста, четвертый вывод которого соединен с катодом светодиода оптрона, а также элементы задержки и элементы И, причем четвертый выход блока управления подключен к отрицательному выводу источника питания, о т л и ч а ю щ е ес я тем, что, с целью повышения достоверности передачи, введены формирователи одиночных импульсов, блоки памяти, сумматор, пороговые блоки и индикатор, первый вход которого соединен с выходом первого элемента И, первый вход которого соединен с выходом первого порогового блока, с первым входом второго элемента И и со вторым входом индикатора, третий вход которого соединен с выходом второго элемента И, второй вход которого соединен с выходом второго порогового блока и со вторым входом первого элемента И, третий вход которого соединен с первым входом третьего элемента И, со входом первого элемента задержки и с первым входом блока управления, Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
4О по заявке N 2728480/18-09 кл. H 04 L 25/26, 1979 (прототип).