Устройство для контроля и диагностики дискретных объектов

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗЬВРЕТЕН ИЯ

К . АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (н)942025 (61) Дополнительное к авт. саид-ву (22) Заявлено 10. 11. 80 (21) 3003331/18-24 с присоединением заявки М (23) Приоритет (5l)M. Кл.

G 06 F 11./00

Гпаударатае ыб каиитат

СССР по папам изабретеиий н аткрытий

Опубликовано 07.07.82. Бюллетень М25

Дата опубликования описания 07.07.8 (53) УЙК681. 3 (088.8) (72) Авторы изобретения

Г.Б. Попов, 8.А. Печенка и Jl È. Живу (71) Заявитель (54) ьстРойстео для контРоля и дидгностики

ДИСКРЕТНЫХ ОБЬЕКТОВ

Изобретение относится к вычислительной технике и может быть использовано для автоматизированной проверки функционирования и нахождения неисправностей в цифровых системах.

И з ве ст но уст рой ст во, содержащее блок ввода, блок памяти, коммутатор, блок сравнения, блок индикации, блок управления, первый и второй регистры контроля, причем первый и второй вы- 10 ходы блока ввода соединены соответственно с первым входом блока памяти и с первыми входами первого и второ" го регистров контроля первый и вто1 рой выходы блока управления сое"

15 динены соответственно с входом блока ввода и с вторым входом блока памяти, первый и второй выходы блока памяти соединены соответственно с первым входом коммутатора и первым

20 входом блока сравнения, первйй выход коммутатора соединен с вторым входом блока сравнения, второй вхоп и второй выход коммутатора являются соответственно выходом устройства, выходы первого и второго регистров контроля соединены с входами блока индикации, первый и второй выходы блока сравнения соединены соответственно с вторыми входами регистров контроля, третий и четвертый выходы блока управления соединены соответственно с третьим входом блока срав" нения и третьим входом коммутатора, третий выход блока ввода соединен . с вторым входом блока управления $1).

Недостатком этого усrpoACTBa являются низкие функциональные возможности, обеспечивающие контроль цифровых устройств, состоящих только из функционально несвязанных узлов, а также длительное время, требующееся для поиска места неисправности по диагностическим словарям и таблицам.

2025

1о!

5 го зо

40

50

3 94

Наиболее близким к предлагаемому является устройство для контроля дискретных объектов, содержащее последовательно соединенные блок ввода, блок памяти и первый коммутатор, а также блок управления, выходы которого соединены с управляющими входами блока ввода, блока памяти, блока сравнения и первого коммутатора, а входы - с управляющими выходами блока ввода и блока сравнения, первый вход которого подключен к второму выходу блока памяти, многовходовый элемент ИЛИ и второй коммутатор, управляющий вход которого соединен с .соответствующим выходом блока управления, первый выход.- с вторым входом блока сравнения, а второй выход - с первыми входами многовходового элемента ИЛИ, вторыми входами подключенного к выходу первого коммутатора (2.).

Недостаток известного устройства,-. длительное время поиска места неисправности.

Цель изобретения — повышение быстродействия.

Поставленная цель достигается тем, что в устройство для контроля и диагностики дискретных объектов, содержащее блок ввода, первый блок памяти контролирующих тестов и эта- . лонных реакций, коммутатор, блок сравнения, блок управления, причем первый выход блока ввода соединен с информационным входом первого блока памяти контролирующих тестов и эталонных реакций, управляющий вход которого подключен к первому выходу блока управления, второй и третий вы. ходы которого подключены соответственно к первым входам блока сравнения и коммутатора, первый выход которого подключен к второму входу блока сравнения, первый выход которого подключен к первому входу блока управления, второй вход которого соединен с первым выходом первого блока памяти контролирующих тестов и эталонных реакций и с вторым входом коммутатора, третий вход и второй выход которого подключены соответственно к выходу-входу проверяемого объекта, второй выход первого бло ка памяти контролирующих тестов и эталонных реакций подключен к третьему входу блока сравнения, вход и второй выход блока ввода подключены соответственно к четвертому выходу и к третьему входу блока управления, введены блок анализа места неисправности, второй блок памяти эталонной неисправности, третий блок памяти места неисправности, причем третий и четвертый выходы блока ввода подключены соответственно к первым входам второго блока памяти эталонной неисправности и третьего блока памяти места неисправности, пятый выход бпока управления подключен к первому входу блока анализа места неисправности, второй вход которого подключен к второму выходу блока сравнения, первый выход блока анализа места неисправности подключен к второму входу третьего блока памяти места неисправности, выход которого подключен к входу индикатора, второй выход и третий вход второго блока памяти места неисправности подключены соответственно к третьему входу и второму выходу блока анализа места неисправности.

Кроме того, блок управления содержит клавиатуру, пять счетчиков, генератор тактовых импульсов, двенадцать элементов И, четыре триггера, шесть элементов ИЛИ, элемент НЕ, формирователь одиночных импульсов, сумматор, четыре регистра, причем первый выход клавиатуры подключен к первым входам первого и второго элементов ИЛИ, второй вход которого является первым входом блока управления и подключен к второму входу первого элемента ИЛИ, выход которого подключен к первому входу первого триггера, второй вход которого соединен с выходом третьего элемента

ИЛИ, первый вход которого подключен к второму выходу клавиатуры и к первым входам первого; второго, третьего, четвертого регистров, четвертого . и пятого элементов ИЛИ, второго и третьего триггеров, первого и второго счетчиков, выходы которых подключены соответственно к первому и второму входам первого элемент И, причем выход первого счетчика является пятым выходом блока управления, выход пер вого элемента И является первым выl ходом блока управления, выход тактового генератора подключен к первым входам второго, третьего, четвертого, пятого, шестого, седьмого, восьмого, девятого, десятого и одиннадцатого элементов И, третьего и чет942025 вертого счетчиков и является вторым выходом блока управления, выходы второго, третьего, четвертого и пятого элементов И подключены соответственно к вторым входам первого, второго, третьего и четвертого счетчиков, третий выход клавиатуры подключен . к третьим входам первого и второго счетчиков, выходы Первого, второго, третьего и четвертого триггеров под- 16 ключены соответственно к вторым входам второго, третьего, пятого, четвертого элементов И, четвертый выход клавиатуры является третьим выходом блока управления, пятый вы- 15 ход клавиатуры подключен к вторым входам первого и второго регистров, выходы которых подключены соответственно к вторым входам десятого и одиннадцатого элементов И, третьи " 2о входы которых соединены между собой и являются вторым входом блока управления, выход десятого элемеята И подклюЧен к вторым входам девятого элемента И и третьеГо триггера, к . 25 первым входам двенадцатого элемента

И и четвертого. триггера, выход одиннадцатого элемента И подключен к второму входу четвертого элемента ИЛИ, к второму и третьему входам пятого зв элементц ИЛИ, к выходу формировате, ля одиночных импульсов и является пятым выходом блока управление, шестой выход клавиатуры подключен к вторым входам третьего и четвертог го региСтров, третьи входы которых подключены соответственно к выходам восьмого и девятого элементов И, а выходы - соответственно к первому и второму входу шестого элемента ИЛИ, выход которого подключен к первому входу сумматора, второй вход которого подключен к выходу четвертого элемента ИЛИ, третий и четвертый входы сумматора подключены соответственно к выходам шестого и седьмого элементов И, первый вход которого подключен к первому выходу пятого счетчика и к входам элемента HE к третьим входам четвертого и пятого элементов

И, к второму входу шестого элемента

И, к третьим входам восьмого и девятого элементов И, выход пятого элемента ИЛИ подключен к третьим входам третьего и четвертого счетчиков

55 и к первому входу пятого счетчика, второй выход которого подключен к входу формирователя одиночных импульг сов, выход элемента НЕ подключен к второму входу двенадцатого элемента И, выход которого соединен с вто-. рыми входами второго триггера и третьего элемента ИЛИ, выход второго элемента ИЛИ подключен к второму входу четвертого триггера, второй вход пятого счетчика подключен к третьим входам седьмого и восьмого элементов И и является первым входом блока управления, выход третьего счетчика подключен к третьему и чет» вертому входам соответственно перво го и седьмого элементов И и является пятым выходом блока управления, выход четвертого счетчика подключен к четвертому входу первого элемента

И, выход сумматора подключен к четвертым входам третьего и четвертого счетчиков, вход и седьмой выход клавиатуры являются соответственно третьим входом и четвертым выходом блока управления.

Кроме того, блок,.;анализа места неисправности содержит регистр, два элемента И, счетчик, триггер, элемент задержки,. сумматор, схему сравнения, причем выход регистра подключен к первому входу схемы сравнения, первый выход которой подключен к первому входу первого элемента И, выход которого является первым выходом блока анализа, первый и второй входы сумматора, а также третий его вход, соединенный с входом элемента задержки являются первым входом блока анализа, выход сумматора подключен к первому входу счетчика, второй вход которого подключен к выходу второго элемента И, первый вход. которого является входом. блока анализа и подключен к второму входу схемы сравнения, второй выход которого подключен к первому входу триггера, второй вход которого подключен к выходу элемента задержки, а выход - к второму входу второго элемента И, вход регистра является вторым входом, блока анали за"места неисправности, выход счетчи" ка соединен с вторым, входом первого элемента И и является вторым выходом блока анализа места неисправности, третий вход схемы сравнения является

-.ретьим входом блока анализа места неисправности.

На фиг. 1 представлена структурная схема устройства; на фиг.2структурная схема блока 5 управле7 9420 ния; на фиг. 3 - то же, блока 7 ана- лиза места неисправности.

Устройство состоит из блока 1 ввода, блока 2 памяти контролирующих тестов и эталонных реакций, коммута- 5 тора 3, блока 4 сравнения, блока 5 управления, блока 6 памяти эталона неисправности, блока 7 анализа места неисправности, блока 8 памяти места неисправности. 10

Блок 5 управления состоит из логического элемента И 9, счетчика 10 адресов контролирующих тестов, счетчика 11 адресов эталонных реакций, счетчика 12 адресов диагностических тестов, счетчика 13 адресов эталонных реакций на диагностические тесты, логических элементов И 14-17, генератора 18 тактовых импульсов, триггера 1 9, триггера 20, триггера 20

21, триггера 22, логических элементов ИЛИ 23 и 24, логического элемента И 25, логического элемента НЕ

26, формирователя 27 одиночных импульсов, логических элементов И 28 и 29, сумматора 30, счетчика 31, логических элементов ИЛИ 32-34, логических элементов И 35, 36, клавиатуры

37, элементов 38 и 39 сравнения, логического элемента ИЛИ 40, регист- зо ра 41, регистра 42, регистра 43, регистра 44.

Блок 7 анализа места неисправности состоит из логического элемента И 45, схемы 46 сравнения, регистра 47, счетчика 48, логического элемента И 49, триггера 50, weмента 51 задержки, сумматора 52.

Блок 1 ввода предназначен для ввода с носителя (перфолента, магнит- о ная лента и т.д.) информации, необходимой для анализа схем.

Блок 2 памяти состоит из запоминающих элементов, предназначенных для хранения и выдачи на проверяемый объект контролирующих и диагностических тестов, а также эталонных значений реакций объекта на эти тесты.

Коммутатор 3 представляет собой набор ключей на базе логических элементов И, обеспечивающий обмен информацией между контролируемым объектом и соответствующими блоками предлагаемого устройства по сигналам из блока управления.

Блок 4 сравнения представляет собой логическую схему совпадения, назначение которой состоит в выявлении факта совпадения или несовпадения реакции на тест, пришедший из контролируемого устройства, и ее эталонного значения, полученного из блока 2 памяти.

Блок 5 управления вырабатывает управляющие сигналы и синхронизирует работу всего устройства в зависимости от сигналов, поступаЮщих на него из блока 1 ввода, блока 4 сравнения и блока 2 памяти.

Блок 6 памяти состоит из запоминающих элементов, предназначенных для хранения и выдачи эталонов несравнений, которым соответствует информация о местах неисправностей, выдаваемая на индикатор.

Блок 7 анализа предназначен для анализа результатов, поступающих из блока 4 сравнения, и формирования сигналов управления на блоки 6 и 8 памяти с целью выдачи на индикатор информации о месте неисправности.

Блок 8 памяти состоит из запоминающих элементов, предназначенных для хранения и выдачи на индикатор информации о местах неисправностей.

Устройство работает следующим образом.

По команде с блока 5 управления из блока 1 ввода в блоки 2, 6 и 8 памяти поступает контролирующие и диагностические тесты, эталоны несравнений, а также информация о местах неисправностей. По сигналу из блока 5 управления первый контролирующий тест из блока 2 памяти поступает через коммутатор 3 на входы проверяемого объекта. Реакция на тест через коммутатор 3 поступает на первый вход блока 4 сравнения, а на второй вход — эталонное значение реакции на данный тест из блока 2 памяти. В случае сравнения из блока 4 сравнения в блок 5 управления выдается сигнал о необходимости выдачи на проверяемый объект следующего контролирующего теста. В случае несравнения реакции на тест с ее эталонным значением код несравнения поступает в блок 5 управления, где осуществляется формирование адресов диагностических тестов. Необходимый диагностический тест через коммутатор 3 поступает на входы проверяемого объекта, а эталонное значение

9 94202 реакции на него - на входы блока 4 сравнения. Результат сравнения поступает в блок 5 управления, В случае сравнения производится выдача следующего диагностического теста. В противном случае осуществляется локализация места неисправности, для чего код несравнения поступает в блок

7 анализа, где проверяется его соответствие одному из эталонов несравне- в ния. Информация о месте неисправности,: соответствующая этому эталону, из блока 8 памяти поступает на индикатор.

Информация выдается в удобном для чтения виде и не требует дальнейших уточнений по таблице или словарю неисправностей.

Блок 5 управления и блок 7 анализа работают следующим образом.

После ввода информации с блока 20 ввода в блоки памяти устройства кнопкой ".Сброс" клавиатуры осуществляется сброс всех элементов памяти блока управления. Затем при помощи органов управления клавиатуры осуществляется установка в соответствующих счетчиках начальных адресов массивов контролирующих и диагностических тестов и эталонов реакций контролируемых объектов на тесты, а также приз- 30 наков конца теста реакции } и конца диагностической тестовой последовательности. На коммутатор 3 поступает команда на коммутацию необходимых входных и выходных цепей проверяемо- З5 го объекта. Кроме того, осуществляется запись в соответствующие регистры условных начальных адресов массивов диагностических тестов и эталонных реакций на них, также размещенных в 4О блоке памяти. После этого кнопкой

"Пуск" осуществляется запуск устройства. !

Триггер 19 устанавливается в "1" и первый импульс с генератора 18 тактовых импульсов (ГТИ ) поступает в счетчик 10 адреса контролирующих тестов. Адрес первого слова теста поступает в блок 2 памяти, откуда первое слово теста выдается в контролируемый объект. По импульсам ГТИ счетчик 10 адреса контролирующих тестов осуществляет последовательную выдачу всех слов первого теста в контролируемый объект. Одновре" менно элемент 38 сравнения блока 5 управления осуществляет сравнение всех выдаваемых из блока 2 памяти

5 10 слов теста с признаком конца теста, записанного в регистре 41. При сравнении укаэанных величин триггер 19 устанавливается в "0", и формирование счетчиком 10 адресов тестов прекращается. Одновременно в "1" устанавливается счетный триггер 20. Счет" чик 11 адресов эталонных реакций начинает формировать адреса слов эталона реакции на выдаваемый устройством тест. Эталон реакции поступает в блок 4 сравнения, где осуществляется сравнение эталона с поступающей из контролируемого объекта реакцией. В случае положительного результата сигналом "Сравнение", поступающим из блока 4 сравнения, триггер

19 опять устанавливается в "1", и начинается формирование адресов следующего теста аналогично описанному выше.

При отрицательном результате сравнения сигнал иИесравнение" поступает в счетчик 31. Сигналом с выхода первого разряда счетчика триггеры 19 и 20 устанавливаются в "0", и формирование адресов контролирующих тестов прекращается. Код последнего слова, непрошедшего теста, поступает в сумматор 30, где складывается с условным начальный адресом диагностической последовательности тестов на непрошедший контролируемый тест.

Таким образом, формируется адрес первого слова первого диагностического теста данной последовательности, который записывается в счетчик 12.

Аналогично формируе ся адрес первого слова эталона реакции ко -: -ролируемсго объекта, который пос упает в счетчик 13. Далее осуществляется формирование адресов диагностических тестов и эталонов реакций на них счетчиками 12 и 13 анаг,",,ã"è÷íî описанному выше для контролируемых тестов счетчиками 10 и 11.

Если все реакции контролируемого объекта в данном цикле контроля диагностическими тестами окажутся равными эталонам, то такая ситуация расценивается как сбой в цикле контроля объекта контролирующим тестом.

По признаку конца диагностической тестовой последовательности осуществляется сброс счетчиков 12 и 13 и продолжается формирование счетчиками 10 и 11 адресов очередных контролирующих тестов и реакций на них соответственно.

942025

В случае обнаружения блоком 4 сравнения несравнения реакции контролируемого объекта на диагностический тест с ее эталоном на блок 5 управления поступает второй сигнал "Несравнение",5

Счетчик 31 по выходу своего второго разряда при помощи формирователя 27 одиночных импульсов формирует сигнал сброса счетчиков 10-13 и 31 и сумматора 30. Кроме того, этот сигнал вместо те с кодами адреса непрошедшего конт= ролирующего и адреса непрошедшего диагностического тестов из счетчиков

10 и 12 соответственно, а также кодом несравнения из блока сравнения посту- l5 пает в блок 7 анализа.

Формула изобретения

Код несравнения .записывается в регистр 47, а коды адресов тестов поступают в сумматор 52, который форми- рует начальный адрес массива эталонов несравнений данного диагностического теста, записанного в блоке 6 памяти несравнений. I

Сформированный сумматором 52 адрес записывается в счетчик 48, который по тактовым импульсам (ТИ) из блока 5 управления формирует адреса эталонов несравнений, которые начинают последовательно поступать из блока 6 памяти на схему 46 сравнения, где сравниваются с кодом несравнения, записанным в регистре 47. После каждого отрицательного результата сравнения счетчик 48 .формирует адрес очередного эталона.

В случае положительного результата сравнения сформированный счетчиком 48 адрес поступает в блок 8 памяти.Запиао санный по этому адресу код места не-, исправности поступает на индикатор, где отображается в виде, удобном для оператора, наименование неисправного элемента или условное наименование места неисправности контролируемого объекта ° соответственно к четвертому выходу и третьему входу блока управления, о т л ич а ю щ е е с я тем, что, с целью повышения быстродействия, в него введены блок анализа места неисправности, второй блок памяти эталонной неисправности, третий блок памяти места неисправности, причем третий и четвертый выходы блока авода подключены соответственно к первым входам второго блока памяти эталонной неисправности .и третьего блока памяти места неисправности, пятый выход блока управления подключен к первому входу блока анализа места неисправности, второй вход которого подключен к второму выходу блока сравнения, первый выход блока анализа места неисправности подключен к второму входу третьего блока памяти места неисправности, выход которого подключен к входу индикатора, второй вы,ход и третий вход второго блока памяти места неисправности подключены соответственно к третьему входу и второму выходу блока анализа места неисправности, Таким образом, в результате применения предлагаемого устройства время

so поиска места неисправности уменьшается в 4-6 раз по сравнению с прототипом за счет того, что осуществляется модификация последовательности контрольных тестов определенной части объекта, в реакции которои обнаружена

55 ошибка, а также автоматический поиск места неисправносги и его отображение в удобном для оператора виде.

Устройство для контроля и диагностики дискретных объектов, содержащее блок ввода, первый блок памяти контролирующих тестов и эталонных реакций, коммутатор, блок сравнения, блок управления, причем первый выход блока вво- да соединен с информационным входом первого блока памяти контролирующих тестов и эталонных реакций, управляюЩий вход которого подключен к первому выходу блока управления, второй и третий выходы которого подключены соответственно к первым входам блока сравнения и коммутатора, первый выход которого подключен к второму входу блока сравнения, первый выход которого подключен к первому входу блока управления, второй вход которого соединен с первым вы одом первого блока памяти контролирующих тестов и эталонных реакций и с

Вторым входом коммутатора, третий вход и второй выход которого подключены соответственно к выходу-входу проверяемого объекта, второй выход первого блока памяти контролирующих тестов и эталонных реакций подключен к третьему входу блока сравнения, вход и второй выход блока ввода подключены

1) 94202

2. Устройство по п.1, о т л и ч а ю щ е е с я тем, что блок управления седержит клавиатуру, пять счетчиков, генератор тактовых импульсов, двенадцать элементов И, четыре триггера, шесть элементов ИЛИ, элемент НЕ, формирователь одиночных импульсов, сумматор, четыре регистра, причем первый выход клавиатуры подключен к первым входам первого и вто- 0 рого элементов ИЛИ, второй вход которого является первым входом блока управления и подключен к второму входу первого элемента ИЛИ, выход которого подключен к первому входу первого 15 триггера, второй вход которого соединен с выходом третьего элемента

ИЛИ, первый вход которого подключен к второму выходу клавиатуры и к первым входам первого, второго, третье- 20 го, четвертого регистров, четвертого и пятого элементов ИЛИ, второго и третьего триггеров, первого и второго счетчиков, выходы которых подключены соответственно к первому и 25 второму входам первого элемента И, причем выход первого счетчика является пятым выходом блока управления, выход первого элемента И является первым выходом блока управления, выход 50 тактового генератора подключен к первым входам второго, третьего, четвертого, пятого, шестого, седьмого, восьмого, девятого, десятого и одиннадцатого элементов И, третьего и

35 четвертого счетчиков и является вторым выходом блока управления, выходы второго третьего, четвертого и пятого элементов И подключены соответственно к вторым входам первого, второго, третьего и четвертого счетчиков, третий выход клавиатуры подключен к третьим входам первого и второго счетчиков, выходы первого, второго, третьего и четвертого триг45 геров подключены соответственно к вторым входам второго, третьего, пятого, четвертого элементов И, четвертый выход клавиатуры является третьим выходом блока управления, пя50 тый выход клавиатуры подключен к вторым входам первого и второго регистров, выходы которых подключены соответственно к вторым входам десятого и одиннадцатого элементов И, третьи входы которых соединены меж55 ду собой и являются вторым. входом блока управления, выход десятого элемента И подключен к вторым входам

5 14 девятого эпемента И и третьего триггера, к первым входам двенадцатого .элемента И и четвертого триггера, выход одиннадцатого элемента И подключен к второму входу четвертого элемента ИЛИ, к второму и третьему входам пятого элемента ИЛИ, к выходу формирователя одиночных импульсов и является пятым выходом блока управления, шестой выход клавиатуры подключен к вторым входам третьего и четвертого регистров, третьи входы которых подключены соответственно к выходам восьмого и девятого элементов

И, а выходы - соответственно к первому и второму входу шестого элемента ИЛИ, выход которого подключен к первому входу сумматора, второй вход которого подключен к выходу четвертого элемента ИЛИ; третий и четвертый входы сумматора подключены соответственно к выходам шестого и седьмого элементов И, первый вход которого подключен к первому выходу пятого счетчика и к входам элемента НЕ, к третьим входам четвертого и пятого элементов И, к второму входу шестого элемента И, к третьим входам eocbмого и девятого элементов И, выход пятого элемента ИЛИ подключен к третьим входам третьего и четвертого счетчиков и к первому входу пятого счетчика, второй выход которого подключен к входу формирователя одиночных импульсов, выход элемента НЕ подключен к второму входу двенадцатого элемента И, выход которого соединен с вторыми входами второго триггера и третьего элемента ИЛИ, выход второго элемента ИЛИ подклюиен к второму входу четвертого триггера, второй вход пятого счетчика подключен к третьим входам седьмого и восьмого элементов И и является пер.вым входом блока управления, выход третьего счетчика подключен к третьему и четвертому входам соответственно первого и седьмого элементов

И и является пятым выходом блока упюавления, выход четвертого счетчика подключен к четвертому входу первого элемента И, выход сумма-.ора под-> ключен к четвертым входам третьего и четвертого счетчиков, вход и седьсой выход клавиатуры являются соответственно третьим входом и чет;, вертым выходом блока управления.

IS Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

N 607218, кл. G 06 F 11/00, 1978.

2. Авторское свидетельство. СССР

20 М 728130, кл. G 06 F 11/00, 1980 (прототип).

Фпдикаатор

Фиг, 1

15 9420

3. Устройство по п.1, о т л и ч аю щ е е с я тем, что блок анализа места неисправности содержит регистр, два элемента И, счетчик, триггер, элемент задержки, сумматор, схему сравнения, причем выход регистра подключен к первому входу схемы сравнения, первый выход которой подключен к первому входу первого элемента

И, выход которого является первым выходом блока анализа, первый и второй входы сумматора, а также третий его вход, соединенный с входом элемента з,вдержки, являются первым входом блока анализа, выход сумматора подключен к первому входу счетчика, второй вход которого подключен к выходу второго элемента И, первый вход которого является входом блока анализа и подключен к второму входу схемы сравнения, второй выход которо25 16

ro подключен к первому входу триггера, второй вход которого подключен к выходу элемента задержки, а выход - к второму входу второго элемента И, вход регистра является вторым входом блока анализа места неисправности, выход счетчика соединен с вторым входом первого элемента И и является вторым выходом блока анализа места неисправности, третий вход схемы сравнения является третьим входом блока анализа места неисправности.

Составитель А. Зинькова

Редактор Л. Филь Техред А. Бабинец - Корректор Г, Огар

Заказ 4842/40 Тираж 731 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Филиаг. ППП "Патент", r.Óæãoðoä, ул.Проектная, 4