Формирователь импульсов малой длительности
Иллюстрации
Показать всеРеферат
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистичесннх
Ресиублик
<п>947951 (61) Дополнительное к авт. свид-ву(22) Заявлено 14. 07. 80 (21) 2959812/18-21
Р11М Кп з с присоединением заявки №
Н 03 К 5/01
Государственный комитет
СССР по делам изобретений и открытий (23) Приоритет
Опубликовано 300782. Бюллетень ¹ 28
Дата опубликования описания 30. 07. 82 (53) УДК 821.373 (088. 8) (72) Авторы изобретения
Н.Н. Давыдов, В.Н. Устюжанинов, П.A. Хитев и И.М. Чуриков (71) Заявитель
Владимирский политехнический институт (54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ MAJIOA
ДЛИТЕЛЬНОСТИ
Изобретение относится к импульсной и вычислительной технике и может быть использовано в преобразователях информации.
Известен формирователь импульсов малой длительности по переднему и заднему фронту входного импульса, содержащий статический триггер с раздельными входами, элементы сравнения и инверторы (1).
Недостатком известного формирователя является низкое. быстродействие.
Наиболее близким к предлагаемому является формирователь импульсов малой длительности по переднему и заднему фронту входного импульса, содер жащий статический триггер, два элемента совпадения и инвертор, причем выходы элементов совпадения соединены с входами статического триггера, выходы которого подключены к первым входам элементов совпадения, вторые входы которых соединены между собой через инвертор (2).
К недостаткам описанного устройства следует отнести невозможность формирования импульсов малой длительности, равной t, где t > — время распространения информации через один логический элемент, что бывает необходимо при работе устройств с высоким быстродействием.
Цель изобретения — уменьшение длиTeJIbHocTH выходных импульсов °
Поставленная цель достигается тем, что в формирователе импульсов малой длительности, содержащем статический триггер, два элемента И-НЕ, первые
I0 входы которых соединены с выходами триггера, вторые входы соединены между собой через инвертор, нулевой и единичный входы статического триггера подключены к вторым входам первого и второго элемента И-НЕ соот 5 ветственно, при этом третьи входы первого и второго элементов И-НЕ подключены к нулевому и единичному выходу триггера соответственно.
На фиг. 1 предназначена функциональная схема формирователя; на фиг. 2 — временная диаграмма его работы.
ФормироватеЛь импульсов содержит йнвертор 1, статический триггер на
25 логических элементах 2 и 3, элементы
И-HE(HJIH-НЕ) 4 и 5, входную шину б.
Формирователь импульсов работает следующим образом.
В исходном состоянии после подачи
30 напряжения питания и потенциала 1
947951
Формула изобретения
3 на шину 6 на выходе инвертора 1 и логического элемента 2 устанавливается . потенциал 0, а на выходе элемента 3 н элементов И-HE 4 и 5 - потенциал Ф1! .
После прихода переднего фронта 5 входного импульса на выходах инвертора 1 и логического элемента 2 образуется потенциал 1, который вызывает переключение элемента 3 и элемента И-НЕ 5. Потенциал 0, нане- )0 денный на выходе логического элемента 3, подается на вход элемента
И-НЕ 5 и возвращает его в исходное состояние.
После прихода заднего фронта вход- 15 ного импульса на выходе инвертора 1 образуется потенциал 0, который вызывает переключение элемента 3.
Потенциал 1 с выхода элемента 3 подается на входы элемента 2 и элемента И-НЕ 4 и переключает их. В свою очередь, наведенный на выходе элемента 2 потенциал 0 вызывает обратное переключение элемента
И-НЕ 4 .
Таким образом, предлагаемый формирователь импульсов выгодно отличает-, ся оТ известного, так как позволяет формировать импульсы по переднему и заднему фронтам входного импульса в три раза меньшей длительности, т.е. длительностью, равной времени задержки одного логического элемента.
Формирователь импульсов малой длительности, содержащий статический триггер, два элемента И-НЕ, первые входы которых соединены с выходами триггера, вторые входы соединены между собой через инвертор, о т л и ч аю шийся тем, что, с целью уменьшения длительности выходных импульсов, нулевой и единичный входы статического триггера подключены к вторым входам первого и второго элемента
И-НЕ соответственно, при этом третьи входы первого и второго элементов
И-НЕ подключены к нулевому и единичному выходу триггера соответственно.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР
Р 242228, кл. Н 03 К 5/01, 1969.
2, Авторское свидетельство сссР
9 373864, кл. Н 03 К 5/01, 1973.
947951
Фиг. 2
Составитель В. Чижов
Техред Т. Фанта корректор И. Иуска
Редактор А. Огар
Тираж 959 Подписное
ВНИИПИ Государственного комитета СССР по делам иэобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Закаэ 5667/77
Филиал ППП Патент, r. Ужгород, ул. Проектйая, 4