Устройство для многотоновой регистрации информации
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (и) 951342
Союз Советских
Социалистических
Респубпии (61) Дополнительное к авт. саид-ву (51)NL. Кд.
G 06 К 15/14 (22) Заявлено 23.05.80 (2l ) 2928565/18-24 с присоелинеиием заявки М (23) Приоритет
1веударстеенные комитет
СССР вв делан наобретеннй н открытнй
Опубликовано 15.08.82. Бюллетень М 30
Дата опубликования описания 18.08.82 (53) УДК 681. .327.1 2(088.8) Э, П. Дзисяк, В. И. Собко, A Н. Черноплеков.. и И. М. Черняковский (72) Авторы изобретения (7!) Заявитель (54) УСТРОЙСТВО ДЛЯ МНОГОТОНОВОЙ РЕТИСТРАЦИИ
ИНФОРМ АБИИ
Изобретение относится к автоматике и вычислительной технике, в частности к устройствам для регистрации информации.
Известны устройства для регистрации информации, содержащие пишущие эжктроды, каждый из которых соединен с блоком формирования рабочих импульсов, вьэполненных в виде посждовательно соединенных резистора, тиристора и диода, ферритовые сердечники с выходной обмоткой, обмотками записи и считывания, вентили, 10 генератор тактов, триггер управления, фор миров атель синхроимпульсов, два эжмента задержки, формирователь сигнала гашения, усилитель рабочих импульсов и усилитель сигнала считывания (1). !
Недостаток этого устройства состоит в его невысокой точности.
Наибоже близким к изобретению является устройство, содержащее лентопрсм тйкный механизм, подключенный к датчиКу скорости движения бумаги, блок печати, дешифратор, подключенный к блоку па2 мяти, формирователь сигналов считывания и времени печати Г2).
Недостаток данного устройства заключается в его недостаточно высокой точносТНе
Бель изобретения- повышение точности устройства.
Поставленная цель достигается тем, что в устройство, содержащее триггер, входы которого соединены с генератором импульсов и с входом устройства, а выход подключен к первому формирователю импульсов, соединенному с первым и вторым эжментами задержки, второй формирователь импульсов, подключенный к выходу второго эжмента задержки, и группу формирователей импульсов, соединенных с соответствующими пишущими. электродами, введены блоки памяж, вьесоды которых сое щнены с входами соответствующих фор мирователей импульсов группы, первый счетчик, подключенный к выходу первого формирователя импульссе, второй счетчик, соединенный с выходом первого счетчика.
3 95134
Дешифраторы, входы которых подключены к первому элементу задержки и к входам соответствующих счетчиков, и элементы
ИЛИ, оцни входы которых соединены с входами устройства, другие - подключены к вьиодам соответствующих дешифраторов, а выходы элементов ИЛИ соединены с одними входами блоков памяти, другие входы которых подключены к второму формирователю импульсов, при этом выходы о первого дешифратора соединены с входами формирователей импульсов группы.
На чертеже представлена блок-схема устройстьа.
Устройство включает триггер 1, генератор 2 импульсов, первый формирователь 3 импульсов, первый элемент 4 задержки, первый 5 и второй 6 счетчики, цешифраторы 7 и 8, элементы ИЛИ 9 и
10, второй элемент 11 задержки, второй формирователь 12 импульсов, блоки 13 памяти, формирователи 14 импульсов группы и пишущие электроды 15.
Устройство работает сведующим образом.
Входная информация в параллельном цвоичном коде цешифрируется цешифратором первой ступени (не показана) и поступает на вход устройства в вице цьухкоорпи- натного кода младших и старших шин, син
50 хронно с тактовыми импульсами (ТИ).
Зто информация записывается в один из блоков 10. При этом младшая шина определяет номер ячейки памяти, а старшая шина определяет номер блока. Одновременно с информацией на вход блоков
10 приходит сигнал Код тона, опреде ляющий требуемую плотность записи. В зависимости от этого сигнала в данной ячейке памяти записывается 1 в соогветствуюших разрядах. Число единиц, запи«" санных в данной ячейке, определяет длительность последовательности (число им« пульсов в пачке) для выписки одного or печатка, получаемых при считывании информации. Сигналы на вход элементов
ИЛИ 9 и 10 с дешифраторов 7 и 8 в это время не поступают.
Формирование импульсов опроса и стирания информации происходит следую- 50 шим образом, Импульсы генератора 2 устанавливают триггер l ь состояние "0". При поступлении на вход тактового имцульса триггер 1 опрокидывается и запуска- 55 ется через формирователь 3 счетчики
Ф.
5 и 6. Состояние счетчиков цешифрируется соответственно цешифраторами 7 и
2 4
8. Синхроимпульс задерживается элс.ментом 4 на время записи информации в память, а затем поступает на разрзцающий вход дешифратора. Ь этот мо-мент на выходе дешифратора формируется импульс опроса требуемой ячейки памяти.
Для разноса во времени операции считывюия и стирания используется элемент
11 H формирователь 12. При этом опрашивают вначале первые разряды соответствующей ячейки каждого ОЗУ, затем вторые и т.ц.
B процессе опроса ячеек памяти на в лходах блоков 10 формируются импульсы выписки, которые параллельно постуnavr на первые входы формирователей
14 импульсов группы и при совпаде нии с адресом, опрецеляемым счетчиком 5 (дешифратор 6), формируют сигналы выписки точки на носителе.
Введение новых узлов и блоков, а также новых конструктивных связей позволило существенно повысить точность устройства.
Ф ормула изобретения
Устройство для многотоновой регистрации информации, содержащее триггер, входы которого соединены с генератором импульсов и в входом устройства, а выход подключен к первому формирователю импульсов, соединенному с первым и вторым элементами задержки, второй формирователь импульсов, подключенный к выходу второго элемента задержки, и группу формирователей импульсов, соединенных с соответствующими пишущими электроцами, отличающее сятем,что,сцелью повышения точности, оно содержит блоки памяти, выходы которых соединены с входами соответствующих формирователей импульсов группы, первый счетчик, подключенный к выходу первого формирс вателя импульсов, второй счетчик, соединенный с вькодом первого счетчика, дешифраторы, входы которых подключены к первому элементу задержки и к выходам соответствующих счетчиков, и элементы
ИЛИ, оцни входы которых соединены с входами устройства, цругие подключены к выходам соответс твующих дешифраторов, а выходы элементов ИЛИ соединены с одними вхоцами блоков памяти, другие входы которых подключены к второму формирователю импульсса, при этом выхоцы
5 95 1342 первого дешифратора соединены с входами формирователей импульсов группы.
Источники информации, принятые во внимание при экспертизе
1. Авторское
¹ 491142, кл.
2. Авторское
N 329545, кл.
5 (прототип) е
6 свидетельство ССС Р
G 06 К 15/22, 1975. свидетельство СССР
G 06 К 15/14, 1972
ВНИИПИ Заказ 5952/57 Заказ 73 1 Подписное
Филиал ППП Патент", r. Ужгород, ул. Проектная, 4