Устройство автоматического контроля исправности приемника

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Ресттублик (ii 951720 (6I ) Дополнительное к авт. свид-ву ¹ 605319 (22) Заявлено 27.01.81 (21) 3241612/18-09 с присоединением заявки М (23) Приоритет

Опубликовано 15.08.82. Бюллетень № 30 (5! )М. Кл.

Н 04 B 1/10

1Ьоударстаанный комнтет

СССР до делам нзабретеннй н открытнй (53) УДК 621. .396(088.8) Дата опубликования описания 1 5.08.82 (72) Авторы изобретения

В. А. Ларионов, В. А. Коротков и В. И. Васильев (7l ) Заявитель (54) УСТРОЙСТВО АВТОМАТИЧЕСКОГО КОНТРОЛЯ

ИСПРАВНОСТИ ПРИЕМНИКА

Изобретение относится к технике свя зи и может быть использовано в устройствах автоматического контроля качества принимаемого сигнала.

По основному авт. св. № 605319, 5 известно устройство автоматического. контроля исправности приемника, содержащее последовательно включенные блок приемного тракта и дешифратор, один из выходов которого подключен к последовательно соединенным блоку выделения тактовой частоты, решающему блоку:и запоминающему триггеру, обоими выходами соединенному с входами управления блока при-, емного тракта, другие информационные входы дешифратора соединены с входами блока потребления информации, ключи, подключенные параллельно информационным выходам дешифратора, и включенные последовательно между соответствующим го выходом дешифратора и управляющими входами ключей, блок формирования напряжения, избирательной автоматической регулировки усиления (АРУ), первый по-, 2 роговый элемент, элемент И-НЕ, между вторым входом которого и другим выходом решающего блока последовательно включены интегратор и второй пороговый элемент, и блок управления ключом, при этом выход блока формирования напряжения избирательной АРУ дополнительно подключен к блоку приемного тракта (1)

Однако данное устройство обладает низкой помехоустойчивостью. Помехоустойчивость резко снижается при большом уровне информационного сигнала и . помех, превышающих динамический диапазон сигнала, ввиду ограничения АРУ уровня выходного напряжения блока приемного тракта и, следовательно, уровня сигнала тактовой частоты, увеличивая число переключений приемных трактов, что вносит дополнительные искажения в принимаемую информацию.

Ilenb изобретения — повышение помехоустойчивости устройства.

Указанная цель достигается тем, что в устройство автоматического контроля

3 9817 исправности приемника, содержащее последовательно включенные блок приемного тракта и дешифратор, один из выходов которого подключен к последовательно соединенным блоку выделения тактовой частоты, решающему блоку и запоминающему триггеру, обоими выходами соединенному с входами управления блока приемного тракта, другие информа ционные выходы дешифратора соединены 10

I с входами блока потребления информации,. а также ключи,. подключенные параллельно информационным выходам дешифратора, и включенные параллельно информационным выходам дешифратора, и включен- f5 ные последовательно между соответствующим выходом дешифратора и управляющими входами ключей, блок формирования напряжения избирательной автоматической регулировки усиления (АРУ), первый по- gp роговый элемент, элемент И-НЕ, между вторым входом которого и другим выхо- дом решающего блока последовательно включены интегратор и второй пороговый элемент, и блок управления ключами, при этом выход блока формирования напряжения избирательной АРУ дополнительно подключен к блоку приемного тракта, введены последовательно соединенные блок синхронизации, генератор тактовой частоты, переключатель и третий пороговый элемент, один из выходов дешифратора подключен к входу блока выделения тактовой частоты, выход которого подключен к входу блока синхронизации, а вход первого порогового элемента соединен со входом третьего порогового элемента, вы- ход которого подключен к третьему входу переключателя.

На чертеже изображена структурная схема предлагaeMoro устройства.

Устройство содержит блок приемного тракта, 1, дешифратор 2, блок выделения тактовой частоты 3, решающий блок 4, запоминающий триггер 5, блок потребления информации 6, ключи 7 и 8, блок формирования напряжения, избирательной

АРУ 9, первый пороговый элемент 10, элемент И-НЕ ll, блок управления ключами 12, интегратор 13, второй и третий

50 пороговые элементы 14 и 15, переключатель 16, генератор тактовой частоты

17, блок синхронизации 18.

20 4 жения избирательной АРУ, в котором формируется напряжение АРУ, основное назначение которого — поддержание постоянства выходного напряжения блока

1 приемного тракта.

Напряжение АРУ поступает на вход первого порогового элемента 10, пороговое напряжение которого соответствует необходимому минимальному уровню сигнала, и на вход третьего порогового элемента 15, пороговое напряжение ко торого соответствует максимальному уровню АРУ на выходе блока 9 формирования АРУ, при минимально допустимом уровне сигнала тактовой частоты на выходе дешифратора 2.

При превышении порогового напряжения первого порогового элемента 10 на вход элемента И.-НЕ 11 поступает разрешающий потенциал. На второй вход элемента И-HE 11 разрешающий потенциал поступает со второго порогового элемента 14, когда напряжение, поступающее с интегратора 13, превысит поро,говое напряжение.

При наличии сигнала, превышающего пороговое напряжение, на выходе элемента И-HE 11 формируется напряжение логического нуля, которое в блоке 12 уп= равления ключами инвертируется в напряжение высокого уровня, которое обеспечивает прохождение тока и размыкание ключей 7 и 8, что приводит к прохождению достоверной информации в блок 6 потребления информации..

При наличии сигнала, превышающего пороговое напряжение третьего порогового элемента 15, переключатель 16 переключает вход блока выделения тактовой частоты 3 с выхода дешифратора 2 на выход генератора тактовой частоты 17, поддержание синхронизации которого обеспечивается блоком 18 синхронизации.

При попадании сигнала или ухудшении его качества с дешифратора 2 сигнал поступает в триггер решающего блока 4 и опрокидывает его. С решающего блока.

4 сигнал поступает в запоминающий триггер 5 и далее на управляющие входы блока 1 приемного тракта„где происходит переключение резервного тракта приема, При этом восстанавливается прохождение сигнала.

Устройство работает следующим образом.

С дешифратора 2 совокупность сигналов после первой ступени декодирования поступает в блок 9 формирования напря° Если прием не восстановился, то через время Т ОА происходит отключение потребителя информации. Время Т устанавливается выбором напряжения с второго порогового элемента 14 таким

5 951 чтобы кратковременные пропадания сит нала, допустимые в эксплуатации, не приводили к отключению потребителя информации.

Предлагаемое устройство по сравнению S с известным позволяет исключить переключения приемных трактов, вызванные работой АРУ при резких колебаниях уровня сигнала и помех, и тем самым повысить помехоустойчивость устройства в 16 цепом.

Ф ормуп а изобретения.

Устройство автоматического контроля исправности приемника по авт. св.

¹605319, отличающееся

720 6 тем, что, с целью повышения помехоустойчивости устройства, введены последовательно соединенные блок синхронизации, генератор тактовой час готы, переключатель и третий пороговый элемент, при этом один из! выходов дещифратора через переключатель подкпючен ко вхо. ду блока выделения тактовой частоты, выход которого подключен к входу бпока синхронизации, а вход первого порогового элемента, соединен с входом третьего порогового элемента, выход которого подключен к третьему входу переключателя.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетепьство СССР

¹ 605319, кп. Н 04 В 1/10, 1976.

Составитель 3 Рапопорт

Редактор Л. Веселовская Техред Т.Маточка Корректор Г. Огар

Заказ 5975/76 Тираж 688 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, -Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент, r. Ужгород, уп. Проектная, 4