Стабилизатор постоянного напряжения
Иллюстрации
Показать всеРеферат
Оп ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советскик
Социалистически к
Республик
,954982 (6! ) Дополнительное к авт. свид-ву (22)Заявлено 22.01.81 (2!) 3275187/24-07 (51) М. Кл.
G 05 F 1/56 с присоединением заявки нй
3Ъеударстокнный комнтет
СССР (23) Приоритет ло делам нзооретеннй н открытнй
Опубликовано 30.08.82. Бюллетень Юк 32
Дата опубликования описания 30 .08.82 (53) УДК621.3!6. ,722.1(088.8) B.B.фарер, А.И.Горошит, Л.А.Пинскер и О.П. копцов
64 i г.- ь с ° !
Республиканский главный вычислительныи цен .р„ »а,» ат,, ( (72) Авторы изобретения (7! ) Заявитель (с 4) СТАБИЛИЗАТОР ПОСТОЯННОГО НАПРЯЖЕНИЯ
Изобретение относится к электротехнике и касается стабилизированных источников питания, используемых для питания мощной низковольтной аппаратуры.
Известна схема последовательного транзисторного стабилизатора напряжения, выполненная на транзисторах разной структуры, с включением опорного напряжения в цепь эмиттера управляющего транзистора, а выходного напряжения через резисторный делитель в цепь базы (1 1.
Наиболее близким техническим решением к предлагаемому является ста" билизатор постоянного напряжения, содержащий регулирующий транзистор, эмиттер-коллекторный переход которого вклочен между первой входной и первой выходной клеммами, управляющий транзистор, тип проводимости которого противоположен типу проводимости регулирующего транзистора, коллектор которого соединен с
2 базой регулирующего транзистора, эмиттер через резистор - с второй входной клеммой, а через стабилитрон с первой выходной клеммой, баГ за управляющего транзистора подключена к выходу делителя напряжения, первым выводом соединенного с первой выходной клеммой, а вторым выводом - с второй входной клеммой (2).
Недостатки этих схем — увеличе-, ние напряжения пульсаций и уменьшение коэффициента стабилизации при уменьшении сопротивления нагрузки, особенно при.малых напряжениях на выходе стабилизатора.
Цель изобретения - уменьшение на» пряжения пульсаций при больших токах нагрузки.
Поставленная цель достигается тем, что в известный стабилизатор постоянного напряжения введены дополнительный резистор и конденсатор, один вывод которого подключен к первой входной клемме, а другой вывод - к
954982 формула изобретения
ВНИИПИ Заказ 6434/50 Тираж 914 Подписное филиал ППП "Патент", r. Ужгород, ул. Проектная, 4
3 второй выходной клемме, при этом дополнительный резистор включен между второй выходной клеммой и точкой соединения второго вывода делителя напряжения и второй входной клеммы.
На чертеже приведена схема стабилизатора.
Конденсатор 1 и дополнительный резистор 2 образуют фазосдвигающую цепь. Регулирующий транзистор.3, !6 включен между входной клеммой 4 и выходной клеммой 5, управляющий тран. зистор 6, тип проводимости которого противоположен типу проводимости . регулирующего транзистора, стабилит- 15 рон 7, резистор 8 и делитель напряжения на резисторе 9. При этом до" полнительный резистор 2 включен между выходной клеммой 10 и точкой соединения резистора 9 и клеммы ll. К 20 клеммам 5 и 10 подключена нагрузка
l2, На резисторе 2 выделяется напряжение обратной связи, которое прикладывается к делителю на резисторе 9 через сопротивление нагрузки 12 и компенсирует его затухание,. в результате чего происходит компенсацйя напряжения пульсаций на сопротивлении нагрузки.
Так как обратная связь за счет зо резистора 2 является положитеАЬной, то динамическое сопротивление регулирующего транзистора 3 уменьша-® ется. В результате увеличивается коэффициент стабилизации, Таким образом, предлагаемое уст3S ройство позволяет уменьшить напряжение пульсаций и увеличить коэффициент стабилизации, 1
Стабилизатор постоянного напряжения, содержащий регулирующий тран. зистор, эмиттер-коллекторный переход которого включен между первой входной и первой выходной клеммами, управляющий транзистор, тип проводимости которого противоположен типу проводимости регулирующего транзистора, коллектор которого соединен с базой регулирующего транзистора, эмиттер через резистор — с второй входной клеммой, а через стабилитрон - с первой выходной клеммой, база управляющего транзистора подключена к выходу делителя напряжения, первым выводом соединенного с первой выходной клеммой, а вторым выводом - с второй входной клеммой, отличающийся тем, что, с целью, уменьшения напряжения пульсаций и увеличения коэффициента стабилизации, в него введены дополнительный резистор и конденсатор, один вывод которого подключен к первой входной клемме, а другой выводк второй выходной клемме, при этом дополнительный резистор включен между второй выходной клеммой и точкой соединения второго вывода делителя напряжения и второй входной клеммы.
Источники информации, принятые во внимание при экспертизе
l. Авторское свидетельство СССР
М 356633,. кл. G 05 F 1/50, 1969.
2. Степаненко И.П, Основы теории транзисторов и транзисторных схем.
И., "Энергия", 1967, с. 590.