Устройство для считывания сигналов из ферроакустических блоков памяти

Иллюстрации

Показать все

Реферат

 

О П И С А H N E ggggp

ИЗОБРЕТЕНИЯ

Союэ Советеких

Социалиетичеених

Реелублин

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

{61) Дополнительное к авт. свид-ву-, {22) Заявлено 190181 . (21)3238871/18-24 )S1) M. Кд.з с присоединением заявки Йо(23) ПриоритетG 11 С 11/14

Государственный комитет

СССР по делам изобретений и открытий (53) УДК 681. 327 (088. 8) Опубликовано 300882, Бюллетень Йо 32

Дата опубликования описания 300882

В.Б. Есиков и В.И. Хмелевский- (72) Авторы изобретения

Ленинградский институт авиационного приборостроения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ-СЧИТЫВАНИЯ СИГНАЛОВ

ИЭ ФЕРРОАКУСТИЧЕСКИХ БЛОКОВ ПАМЯТИ

Изобретение относится к вычисли-. тельной технике и может быть использовано в ферроакустических запоминающих устройствах.

Известно устройство для считыва-. ния сигналов в ферроакустическам запоминающем устройстве, выполненное в виде усилителя амплитудно-модули рованных сигналов f1(. г

Недостатком этого устройства является малая надежность.

Наиболее близким по технической сущности к предлагаемому является .устройство, содержащее двухканальный усилитель считывания, входы которого соединены с соответствующими выходами преобразователя ультразвуковых колебаний ферроакустического запоминающего устройства $2) .

Недостатком этого устройства также является низкая надежностьр обусловленная малым значением отношения сигнала к помехе.

Цель изобретения — повышение надежности устройства для считывания сигналов из ферроакустических блоков памяти.

Поставленная цель достигается тем, что в устройство для считывания сигналов из ферроакустических блоков памяти, содержащее два управляемых усилителя, выходы которых соединены с соответствующими выходными шинами, введены два блока вычитания, детектор и аттенюатор, при-. чем первые входы блоков вычитания годключены к соответствующим входным шинам» а вторые входы к вы10 ходу аттенюатора, вход детектора подключен к первой входной шине, а выход — к входу аттенюатора и управляющим входам управляемых усилителей, входы которых подключены к выходам соответствующих блоков

15 вычитания.

На чертеже показана схема устройства для считывания сигналов из ферроакустических блоков памяти.

Устройство содержит управляемые усилители 1 и 2, детектор 3, аттенюатор 4и блоки 5 и б вычитания. Выходы усилителей соединены с выходными шинами, входы блоков вычитания— с входными шинами.

Устройство работает следующим образом.

Последовательность импульсов напряжения с основного носителя ферроакустического блока памяти постуЗ0 пает на вход блока 5, а последовав

955201

Формула изобретения

Составитель В. Костин

Редактор Н. Гришанова Техред Т.Фанта КорректорЕ. Рошко

Заказ 6 60. Тираж 622 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, r. Ужгород, ул. Проектная, тельность импульсов напряжения с компенсирующего носителя поступает на вход блока 6 и вход детектора 3, в котором происходит выделение огибающеЯ входного сигнала. Аттенюатор 4 ослабляет амплитуду огибающей, и ос- 5 лабленный сигнал подается на вторые входы блоков 5 и 6. После вычитания сигнал с выхода блока 5 поступает на вход управляемого усилителя 1, на управляющий вход которого посту- 10 пает огибающая сигнала с компенсирующего, носителя ферроакустического блока памяти. Коэффициенты передачи усилителей 1 и 2 регулируются обратно пропорционально амплитуде огибающей, поэтому дри дальнейших преобразованиях считанных сигналов в цепях управления ферроакустического блока памяти отношение полезного сигнала к помехе увеличивается.

Таким образом, изобретение позволяет существенно повысить надежность устройства для считывания сигналов нз ферроакустических блоков памяти. устройство для считывания сигналов из ферроакустических,блоков памяти, содержащее два управляеьых усилителя, выходы которых соединены с соответствующими выходными шинами, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства, в него введены два блока вычитания, детектор и аттенюатор, причем первые входы блоков вычитания подключены к к соответствующим входным шинам, а вторые входы — к выходу аттенюатора, вход детектора подключен к первой входной шине, а выход— к входу аттенюатора и управляющим входам управляемых усилителей, входы которых подключены к выходам соответствующих блоков вычитания.

Источники информации, принятые во внимание при экспертизе

1. Патент США Р 3492667, кл.340174, опублик. 1970.

2. Авторское свидетельство СССР

Ю 640374, кл.G 11 С 27/00, 1978 (прототип) .