Адаптивное устройство радиосвязи

Иллюстрации

Показать все

Реферат

 

<и1959284

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К . АВТОРСКОМУ. СВИДЕТЕЛЬСТВУ

Союз Советски к

Социалистические

Республик (61) Дополнительное к авт. свид-ву(5! )М. Кл.

Н 04 В 7/12 (22) Заявлено 02. 02. 81 (21) 3243681/18-09 с присоединением заявки №(23) Приоритет9мударстаенаыа каматет

СИР ла делам язабретенкй и открытий

Опубликовано 15.09.82. Бюллетень № 34

Дата опубликования .описания15, 09. 82 (53) УЛК 621 396 . 6 (088. 8) р. З, 1ут, F. А. Смирновская и 3. А. Хфлфин (72) Авторы изобретения(71) Заявитель (54) АДАПТИВНОЕ УСТРОЙСТВО РАДИОСВЯЗИ

Изобретение относится к радиотех- нике и может использоваться для передачи дискретной информации по каналам с изменяющимися во времени характеристиками.

Известно адаптивное устройство радиосвязи, содержащее в передающей части последовательно соединенные мультиплексор и кодер и последовательно соединенные модулятор и передат" чик, а также блок управления скоростью передачи, в приемной части последовательно соединенные приемник и .. демодулятор и последовательно соеди- ненные декодер и демультиплексор, а также блок управления скоростью при" ема, причем выход демодулятора через последовательно соединенные блок. контроля и блок адаптации подключен к входу мультиплексора, а второй вы- 2î ход декодера .подключен к второму входу блока контроля, при этом соответ- ; ствующие вь1ходы демультиплексора не" посредственно подключены к входу

2 блока управления скоростью приема и через блок управления скоростью передачи к второму входу мультиплексора 1 1j.

Однако известное устройство обла дает недостаточной скоростью переда чи.

Цель изобретения - повышение ско-. рости передачи.

Цепь достигается тем, что в адап-, тивное устройство радиосвязи, содержащее в передающей. части последова тельно соединенные мультиплексор и,. кодер и последовательно соединен- ные модулятор и передатчик, а также блок управления скоростью передачи, в приемной части последовательно соединенные приемник и демодулятор и последовательно соединенные декодер и демодумультиплексор, а также блок управления скоростью приема, причем выход демодулятора через последовательно .соединенные блок контроля и

:блок адаптации подключен к входу

Сигналы от источников информации поступают на мультиплексор 1 каждого полукомплекта, где формируется единый групповой сигнал. Этот сигнал поступает на кодер 2, где в него вносится необходимая избыточность. С выхода кодера 2 многоканальный сигнал, представляющий собой последовательности едйниц и нулей, следующих одновременно по нескольким параллельным выходам, поступает на многоканальный буферный накопитель 6, назначение которого - сгладить колебания скорое- ° ти, возникающие в процессе адаптивной передачи по радиоканалу.

3 95928 мультиплексора, а второй выход деко-, дера подключен к второму входу блока контроля, при этом соответствующие выходы демультиплексора непосредственно подключены к входу блока 5 управления скоростью приема и через блок управления скоростью передачи-к второму входу мультиплексора, введены в передающей части последова" тельно соединенные буферный накопи" 1О. тель, элемент ИЛИ и блок элементов И, выходы которого подключены к входам модуляторов,- а также два распределителя и блгк управления отключением каналов rio передаче, вход которого 15 соединен с входом блока управления скоростью передачи,а выход подключен к входу первого распределителя, второй вход которого соединен соответственно с вторым выходом блока управле" ния скоростью передачи и входом вто: рого распределителя, другие выходы которого подключены к .входам буферно-:. го. накопителя, другие входы которого соединены с выходами кодера, при этом 25 выходы первого .Распределителя подключены к другим входам блока элементов И, в приемном части введены последовательна соединенные блок элементов И., элемент ИЛИ и буферный 50 накопитель, выходы которого род" ключены к вход*и декодера, а.также два распределителя и блок отключе" ния каналов по приему, вход которого соединен с выходом демультипленсора, 35 а выход подключен к входу первого распределителя, второй вход которого соединен соответственно с выходом блока управгения скоростью приема и входом второго распределителя,выходы

10 которого подключены к другим входам буферного накопителя, а выходы первого распределителя подключены. к другим входам блока элементов И.

Буферный накопитель состоит из.

45 накопительных узлов по числу каналов и управляющего узла, причем каждый накопительный узел выполнен в виде регистра сдвига, разрядные выходы которого через соответствующие элемейты И подключены к входам элемен50 та ИЛИ, а управляющий узел выполнен в виде регистра сдвига, разрядные выходы которого через элемент И под,ключены к входам регистра сдвига накапливающего узла, при. этом эле55 менты И управляющего узла соединены последовательно, а другие входы регистра сдвига управляющего узла под4 4 соединены к вторым входам элементов

И накапливающего узла, при этом входы регистров сдвига, третьи входы элементов И накопительных узлов,вторые входы элементов И управляющего узла, выход элемента ИЛИ являются соответственно аходами и выходами буферного накопителя. . На фиг.l представлена структурная электрическая схема адаптивного устройства радиосвязи; на фиг.2 - вари" ант реализации буферного накопителя.

Адаптивное устройство радиосвязи содержит мультиплексор l, кодер 2, модулятор ), передатчик 4, блок 5 управления скоростью передачи, буферные накопители 6 и 7, элемент ИЛИ

8.и 9, блок 16 и 3l элементов И, рас-, пределители 32-l5, блок 16 контроля, блок 37 адаптации, блок 18 отключения каналов по передаче, демодулятор l9, приемник 20, демультиплексор.2l, декодер 22, блок 23 управления скоРостью приема, блок 24 управления отключением каналов по приему.

Причем буферный накопитель состоит из накопительных узлов 25.по числу., каналов, управляющего узла 26, при этом накопительные узлы содержат ре- гистры 27 сдвига, элементы И 28 по числу ячеек в регистре 27 сдвига, :элемент ИЛИ 29, а управляющий узел

26 содержит регистр 30 сдвига, элементы И 33, вход записи 32 и 33, тактовые входы 34 и 35, входы 36 и 37 считывания, выход 38.

Адаптивное .устройство радиосвязи работает следующим образом..

Предлагаемая система связи обеспечивает одновременную передачу встречных потоков информации от А к Б и от Б к А.

959284 6

Сигналы выходов буферного накопи" теля 6 последовательно поступают на элемент ИЛИ 8. 8ывод сигналов из. буферного накопителя 6 управляется распределителем 12. Распределитель 5

12 формирует на своих выходах сигналы, по которым последовательно осуществляется подача сигналов на эле" мент ИЛИ 8. При появлении сигнала на первом выходе распределителя 12 на элемент ИЛИ 8 подается сигнал с первого выхода буферного накопителя 6, сигнал на втором выходе . распределителя 12 выводит соответствующую информацию со второго вы- >5 хода буферного накопителя 6 и т.д.

Полный цикл обхода распределителя 12 равен тому значению длительности элементарного сигнала, которое в данный момент имеет место в кана- 20 ле передачи от А к Б. Поскольку система связи адаптируется к изменению внешних условий, меняя длительность сигнала, скорость циклического обхода распределителем 12 управляющих 25 входов l входов вывода ) буферного накопителя б также меняется. Это из-. менение обусловлено изменением частоты тактовых импульсов, поступающих на распределитель 13 от блока 5 управ в пения скоростью передачи.

Таким образом, распределитель 12, элемент ИЛИ 8 и буферный накопитель

6 преобразуют параллельный сигнал, следующий по нескольким параллельным

35 выходам кодера 2 в последовательный сигнал, следующий по одному выходу элемента ИЛИ 8.

Далее сигнал с выхода элемента

ИЛИ 8 вновь распараллеливается, одна о ко уже не по всем входам модулятора

3, а лишь по тем из них, которые соответствуют частотным каналам, используемым в настоящий момент для передачи. Это осуществляется с помощью

45 распределителя 13. Распределитель 13 выполнен управляемым и сигналы управления поступают на него от блока 18 отключения каналов по передаче. Ðàñпределитель 13 по управляющим сигна. лам от блока 18 подает последователь5.0 но во времени отпирающие сигналы лишь на, те элементы И блока 10 элементов

И, которые соответствуют неотключенным каналам модулятора 3Таким образом, распределители l2 и 13 и блок 10 элементов И первои группы, а также буферный накопитель

6 и элемент ИЛИ 8 преобразуют параллельный сигнал, следующий с выхода кодера 2, первоначально в последовательный (с выхода элемента ИЛИ

23 ), а затем вновь в параллельный, следующий с выходов блока 10 элементов И на модулятор 3. Однако число параллельных каналов в преобразованном сигнале и их расположение по входам модулятора 3 изменяется в соответствии с числом и расположением частотных каналов, используемых для передачи.

Иногочастотный сигнал, сформированный модулятором 3, поступает далее на передатчик 4 и затем излучается антенной.

Этот сигнал принимается в полукомплекте Б приемником 20 и поступает на демодулятор 19. C выходов демодулятора 19 сигнал. поступает на блок

11 элементов И. Блок Il элементов И управляется распредепителем 14 таким же образом, как и в передающей части полукомплекта А, распределитель 13 управляет блоком 10 элементов И, т.е. распределитель 14, последовательно открывает те элементы И блока 11 элементов И, которые соответствуют выходам используемых (неотключенных ) каналов демодулятора 19. Распределитель 1 4 так же, как и 13, выполнен управляемым, и управление осуществляется от блока 24 отключения каналов приема. При этом как распределитель (13 в А, так и распределитель 14 в Б работают синхронно, т:е. открывают в один и тот же момент одни и те же каналы.

Сигналы с блока 11 элементов И поступают последовательно на элемент

ИЛИ 9 и,далее. Эти сигналы также последовательно поступают на входы второго буферного накопителя 7.

Буферный накопитель 7 имеет такую же структуру и .принцип действия как и накопитель 6. Разница заключается в том, что сигналы с изменяющейся длительностью элементов поступают на его входы,. а с выхода следуют сигналы с постоянной длительностью элементов, т.е. функции буферного накопителя 7 обратны функциям накопи-, теля 6.

Кроме того, в отличие от буферного накопителя 6, в буферном накопителе

7 ввод сигналов осуществляется последовательно, а вывод на декодер

22 - параллельно. Управление последовательностью ввода сигналов осу"

959284

7. 8 ществляется от расоределителя 15 типлексора 21 полукомплекта А. Здесь также, как распределитель 13 управ- информация о том, какова должна быть ляет последовательностью вывода из длительность элементарного сигнала буферного накопителя 6. :(техническая скорость опознается)

Таким образом, буферный накопитеаь 3, воспринимается блоком 5 управления

7 сглаживает колебания технической скоростью передачи, а информация о . скорости, возникающие s процессе том, какие каналы должны быть отклюадаптации системы, и не дает им . чены, воспринимается блоком 18 управпроявиться на выходе системы. Кроме ленив, отключением каналов по перетого, блок 11 элементов И, управля-. 1 даче. емый распределителем 14, элемент ИЛИ Блок 5 устанавливает частоту

9 и буферный накопитель 7, управляе-: тактовых импульсов, определяющих вемый распределителем 15 выполняют личину технической скорости (длипоследовательность операций, обрат- тельности сигнала) такой, которая ную той, которую выполняют блоки 1 соответствует принятому сообщению. 6,8 и 10 в передающей части полу- .Эти импульсы поступают на тактовые комплекта А, т.е. преобразуют па- входы распределителя 12 и 13, где раллельный демодулированный сигнал определяют скорость развертки, осуна выходах демодулятора 19 с изме- . ществляемой этими распределителями. няющимся расположением и числом 20 Блок 18 управления сигналами, подаваканалов в параллельный сигнал, имею- емыми на распределитель 13, определящий постоянное число каналов, посту. ет, по каким именно входам модулятора пающий одновременно на все входы 3 должны поступать сигналы. При этом декодера 22. частота импульсов, поступающих на

Параллельный синхронный сигнал с 2s распределители 12 и 13, должна быть выхода буферного накопителя 7 по- больше технической скорости. ступает на декодер 22, где произво- Одновременно сигнал о том, что дится декодирование. Далее декоди- передающая часть полукомплекта " пе" рованный сигнал поступает на демуль- решла на новую скорость передачи, от типлексор 2l, в котором осуществля- зе блока 5 управления скоростью передается разделение декодированнсй-о груп- чи подается на мультиплексор 1, пропового сигнала по выходам, соответ- ходит через весь тракт передачи ствующим каждому источнику. вплоть до демультиплексора 21 полуОдновременно сигналы с демодуля- комплекта Б. На выходе демультиплектора 19 и с декодера 22 поступают на :з сора 21 эта информация опознается блок 16 контроля качества принимае- . и воспринимается блоками 23 управлемой информации, который по степени ния скоростью приема и блоком 24 отискажения принимаемых сигналов от . ключения каналов по приему.. Первый из демодулятора и числу обнаруженных них, подобно блоку 5 в передающей ошибок от декодера 22 определя 40 части, определяет скорость развертет качество каждого из частоТ- ки,.осуществляемой распределителями ных каналов, используемых моду- . 14 и 15.. Блок 24 сигналами, подавалятором 3 полукомплекта А "для .емыми на распределитель 14 определяпередачи и демодулятором 19 полуком ет с каких выходов демодулятора 19 плекта Б на, приеме. Результаты оценок отвечающих . неотключенным каналам1 качества каналов от блока 16. контроля осуществляется съем информации. на лок 17 адаптации, который принимает решение о том, какие

-на новую скорость и осуществляет пе.из используемых каналов непригодны ии с т еб емым Редачу на этой скорости вплоть до модля передачи инф рмации Р уе вательно должны, мента, когда лок следовател э д быть отключены, и каждая длительность на не ходимость и бЬ ти, отключения каналов либ включеэлемента должна быть установлена в ах. Сфо мированный ния их. остальных каналах. р сигнал о принятом решении от блока

Б сту- ботает следующим образом. От кодера

17 адаптации полукомплекта постуор 1 того полу" -2 на вход записи 32 накопительных пает на мультиплексор этого полу" з тракт узлов 25 каждого из каналов поступакомплекта и обычным путем через тракт демуль- ет очередной символ (нуль или единипередачи от Б к А проходит до демуль95 ферных накопителей

Формула изобретения

30 а также блок управления скоростью передачи, в приемной части последо. вательно соединенные приемник и де модулятор и последовательно соединенные декодер и демультиплексор, а также блок управления окоростью приема, причем выход демодулятора через последовательно соединенные блок контроля и блок адаптации подключен к входу мультиплексора, а второй выход декодера подключен к второму входу блока контроля, при этом соответствующие выхо45 ды демультйплексора непосредственно подключены к входу блока управления скоростью приема и через блок управления скоростью передачи - к второму входу мультиплексора, о т л и ч аю щ е е с я тем, что,с целью повышения скорости передачи, в него введены е передающей части последовательно соединенные буферный накопитель, элемент ИЛИ и блок элементов И, 55 выходы которого подключены к входам модуляторов, а также два распределик теля и блок управления отключением ,каналов по передаче, . вход которого

9 ца), а в левую ячейку регистра 31 всегда записывается нуль, что символически изображено "заземлением" входов записи регистра. Затем на тактовые входы 34 регистров 27 сдвига на тактовый вход 35 регистра 30 сдвига поступает тактовый импульс. Этот импульс продвигает знак, записанный в левую ячейку регистров 27 и 30, на одну ячейку вправо, .тактовые импульсы на входы 34 и 35 поступают от.декодера 22, причем частота поступления тактовых импульсов равна средней скорости передачи по каждому каналу.

На входы считывания 36 и 37 накопительных узлов и управляющего узла

26 последовательно во времени поступают сигналы от распределителя 12.

Регистр 30 выполнен таким образом, что е правой ячейке всегда записана единица.

Предположим, что во всех ячейках регистров 27, кроме последней, записаны двоичные знаки, поступающие из декодера 2. В крайней правой ячейке регистров 27 записан нуль. Во всех ячейках регистра 30, кроме двух последних, также записаны нули. В двух правых ячейках этого регистра записаны единицы.

Сигнал с первой позиции распреде-. лителя 12 поступает на вход считывания 36 накопительного элемента 25.

Этот сигнал с входа 36 поступает яа входы элементов 28..Элементы

И 28, связанные с выходами двух правых ячеек регистра 27, открыты единичными сигналами с выходов двух правых ячеек управляющего регистра

30, остальные элементы И 28 в накопительном узле 25. закрыты нулевыми сигналами, поступающими на них с выходов соответствующих ячеек регистра 30. Поэтому сигнал с входа

36 через элементы И 28 осуществляет вывод знаков, записанных только в двух правых ячейках регистра 27.

Поскольку, как условлено,в крайней правой ячейке регистра 27 записан нуль, на выходе 38 элемента ИЛИ 29 появляется знак (нуль или единица),: записанный во второй справа ячейке регистра 27.

Далее единичный сигнал переходит на следующую позицию распределителя

12 и пояеиеишись на входе 3б второго сверху накопительного узла 25„ выводит. таким же образом на выход 38 зна из второй справа его ячейки. Янало9284 10 гичным образом осуществляется вывод из сдедующей ячейки и т.д, Таким. образом, в передающем накопителе 6 одновременно идут два, проS цесса " процесс записи информации из кодера 2, идущий постоянным темпом и распространяющийся слева направо и процесс вывода информации, идущий с переменной скоростью и рас.-.

<0 прострайяющийся в пРотивоположнУю сторону. Если скорость вывода превышает скорость записи, количество пустых ячеек в правой части регистров 27 возрастает. Если скорость вывода ниже скорости записи, то регистры 27 по;степенно заполняются..Предложенное устройство:обладает более высокой средней скоростью пераздачи информации, приходящейся на

20 один канал, что позволиТ уменьшить вероятность отключения каналов до величины, определяемой емкостью бу1. Рдаптивное устройство радиосвязи, содержащее в передающей части последовательно соединенные мультиплексор и кодер и последовательно соединенные модулятор и передатчик, 959284

11 соединен с входом блока управления скоростью передачи, а выход подклю" чен к входу первого распределителя, второй вход которого соединен соответственно с вторым выходом блока управления скоростью передачи и входом второго распределителя, другие выхоДы которого подключены к входам буферного накопителя, другие входы которого соединены с выходами кодера при этом выходы первого распределителя подключены к другим входам блока элементов И, в приемной части введены последовательно соединенные блок элементов И, элемент ИЛИ и буферный накопитель, выходы которого подключены к входам декодера, а так; же два распределителя и блок отключения каналов по приему, вход кото- рого соединен с выходом демультиплексора, а .выход подключен к входу первого распределителя, второй вход которого соединен соответственно с выходом блока управления скоростью приема и входом второго распределителя, выходы которого подключены к другим входам буферного накопителя, а выходы .первого распределителя подключены .к другим входам блока элементов И.

12

2. Устройство по п.1, о т л и ч аю щ е е с я тем, что буферный накопитель состоит из накопительных узлов по числу каналов и управляюS щего узла, причем каждый накопительный узел..выполнен в виде регистра

Ф сдвига, разрядные выходы которого через соответствующие элементы И под ключены к входам элемента ИЛИ, а, 0 управляющий узел выполнен в виде регистра сдвига, разрядные выходы которого через элемент И подключены к входам регистра сдвига накапливающего. узла, при этом элементы И управ 1$ ляющего узла соединены последовательно, а другие входы регистра сдвига управляющего узла подсоединены к вторым входам элементов И накапливающего узла, при этом входы регистров

20 сдвига, третьи входы элементов И накопительных узлов, вторые входы элементов И управляющего узла, выход элемента ИЛИ являются соответственно входами и выходами буферного нако25 пителя.

Источники информации, принятые во внимание при экспертизе

Патент США И 3534264, кл. Н 04 В 1/38, 13. 10.70.

959284 Фив.2

Соста виксель Т. Колпи ко sa

Техред М, PeAsec . Корре ктор H. Король:

Редактор Т.Митрович

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Заказ 7027/76 Тираж 688 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5