Преобразователь кода одной позиционной системы счисления в другую

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е н960793

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 12.1280 (21) 3242430/18-24 151) М. КП. с присоединением заявки ¹,(23) Приоритет—

G 06 F 5/02

Государственныи комитет

СССР по делам изобретений н открытий

Опубликовано 230982.Бюллетень ¹ 35 (53) УДК 681 .325

„(088. 8) Дата опубликования описания 23.09

3 . „,ÄÄÄ13

ОТГКА (72) Авторы изобретения

Ю.Л. Иваськив, В.С. Харам и С.Б. Погр

Vgpp

Ордена Ленина институт кибернетики AH Украинской ССР и Киевское отделение Всесоюзного государственного ордена Ленина и ордена Октябрьской Революции проектного института Теплоэлектропроект (71) Заявители (54) ПРЕОБРАЗОВАТЕЛЬ КОДА ОДНОЙ ПОЗИЦИОННОЙ

СИСТЕМЫ СЧИСЛЕНИЯ В ДРУГУЮ

Изобретение относится квычислительной технике и может быть использовано при построении арифметических устройств, выполняющих операции над числами, представленными в позиционных избыточных системах счисления.

Известен преобразователь кодов, содержащий регистр преобразуемого числа, регистр результата и блок управления (1).

Недостатки известного устройства состоят в невозможности преобразования кодов из избыточной позиционной (r, k) системы счисления в позиционную систему с основанием r и относительно большой объем аппаратуры.

Наиболее близким к предлагаемому по технической сущности и схемному построению является преобразователь кодов из одной позиционной системы счисления в другую, содержащий регистр входного кода, последовательно соединенные первый и второй триг.геры частного, одноразрядный сумматор, блок управления и регистр результата (23.

Недостаток данного устройства также состоит в невозможности преобразования кодов иэ избыточной позиционной (r., k) системы счисления в позиционную систему счисления с ос-. нованием r .

Целью. изобретения является расширение функциональных воэможностей, заключающихся в преобразовании кода иэ избыточной (r k)-ичной системы счисления в позиционную систему счисления с основанием r.

Поставленная цель достигается тем, что в преобразователь кода одной позиционной системы счисления в другую, содержащий регистр входного кода, последовательно соединенные Первый Й второй триггеры частного, o Hopa3psr HtaA сумматор блок управления и регистр результата, информационный вход которого соединен с выходом одноразрядного сумматора, первый вход которОго соединен с выходом второго триггера частног< входы сдвига регистра входного числа и регистра результата соединены с выходом подготОвки цикла блока управления, выход разрешения приема исходного числа которого .соединен с управляющим входом регистра входного числа, введены формирователь эквивалента разряда .входного кода, триггер остатка и реверсивный счетЗО чик циклов, тактовый вход которого

960793

50 соединен с выходом подготовки цикла блока управления и управляющим вхо дом первого триггера частного, информационный вход которого соединен с выходом частного формирователя эквивалента разряда входного кода, 5 выход остатка которого соединен с управляющим входом триггера остатка, информационный вход соединен с выходом регистра входного кода, выход готовности формирователя эквивалента 10 разряда входного кода соединен с входом управления суммированием блока

1 управления, вход разрешения преобра-. зования которого соединен с выходом реверсивного счетчика циклоВ, вход 15 пуска формирователя эквивалента разряда. входного кода соединен с выходом пуска формирователя блока управления, выход разрешения суммирования которого соединен с управляющими входами второго триггера частного и триггера остатка, выход которого соединен со вторым входом одноразрядного сумматора.

При этом в преобразователе формирователь эквивалента разряда входного кода содержит регистр k-ичного разряда, k-ичный сумматор, схему сравнения, счетчик, блок местного управления, вход пуска которого является входом пуска формирователя эквивалента разряда входного кода, вход готовности формирователя блока местного управления соединен выходом ."Меньше" схемы сравнения с управляющими входами регистра k-ичного .разряда и счетчика и является выходом готовности формирователя эквивалента разряда выходного кода, выходы частного и остатка которого соединены с выходами счетчика и ре- 40 .гистра k-ичного разряда соответственно, выход регистра k-ичного разряда соединен с первыми входами схемы сравнения и k-ичного сумматора, вторые входы которых соединены с 45 входом г -ичной константы, выход

"Больше или равно" схемы сравнения соединен с входом подготовки цикла блока местного управления, выход пуска которого соединен со входом опроса схемы сравнейия, а выход сброса — co входами сброса счетчика и k-ичного сумматора, выход которого соединен с первым информационным входом регистра k-ичного разряда, второй информационный вход которого является информационным входом формирователя эквивалента разряда входного кода.

Кроме того, в преобразователе блок управления содержь т первый и второй элементы И, первый и второй элементы задержки, первый и второй . усилители и элемент ИЛИ, первый вход которого является входом пуска блока управления, второй вход 65 соединен с выходом первого элемента И, а выход является вы- ходом сигнала приема входного числа блока управления и через первый элемент задержки соединен С " выходом сигнала пуска формирователя блока управления, выход первого усилителя является выходом разрешения суммирования блока управления и через второй элемент задержки соединен с первыми входами первого и второго элементов И и является выходом подготовки цикла блока управления, выход второго элемента И через второй усилитель соединен с выходом конца преобразования блока управления, вход разрешения преобразования которого соединен со вторыми входами первого и второго элементов И.

Причем в преобразователе блок местного управления содержит три .элемента ИЛИ, усилитель и элемент задержки, первый и второй элементы И, .первые входы которых соединены с вы ходом первого элемента ИЛИ, являющегося выходом пуска формирователя блока местного управления, вторые входы первого и второго элементов И являются соответственно входом подготовки цикла и входом окончания работы формирователя .блока местного управления, вход пуска которого соединен с первым входом .первого элемента ИЛИ, а выходы первого и второго элемента И через второй и третий элементы ИЛИ соединены соответственно с выходами сброса блока местного управления, выход первого элемента И через усилитель соединен с выходом готовности формирователя блока местного управления, а выход второго. элемента И через элемент задержки соединен со .вторым входом первого элемента ИЛИ.

Ф

Позиционные из быточные (r, k) системы счисления характеризуются тем, что в случае, когда г > 2, > r + 1 при выполнении суммирования не возникает сквозной перекос.

Использование этого свойства позво-, ляет повысить эффективностЬ выполнения арифметических операций.

Необходимость в преобразовании информации из избыточной (r, k) системы счисления в систему счисления с основанием r возникает при смешан1 ном выполнении операций переработки информации в указанных системах счисления, а также в связи с представлением ее в виде, удобном для совместной работы с другими устройствами дискретного действия.

При создании дискретных устройств работающиХ .в позиционных избыточных (r, k) системах счисления, исходя из соображений экономии ап-. паратурных затрат; стремятся к выбору минимально допустимых значе5

960793 ний r u k..Àíàëèç показывает, что при выборе значений r u k в соответствии с соотношением 1> log< (k-1)< с 2, получаемые при этом избыточные (r k) системы счисления допускают . эффективную реализацию на основе однотипных элементных структур, неI„ зависимо от выбора конкретных знаений r и k.

Расширение функциональных возможностей преобразователя кодов достигается в результате учета специфики представления числовой информаI ции в позиционных избыточных (r k) системах счисления. Специфика представления информации проявляется в том, что в (r k) системах счисления используется не один модуль, как в традиционной позиционной системе, а два: основание системы счисления (г) и эначность представления информации (k)..

Особенность преобразования кода в.позиционной избыточной (г, k) системе счисления в код в позиционной системе счисления с основанием r в предлагаемом. устройстве заключается в тбм, что каждый разряд.преобразуемого числа последовательно, начиная с младших разрядов, делится ! на величину r . Деление выполняется по основанию k, а получаемый остаток и частное рассматриваются как числа в r-ичной системе счисления.

Остаток от деления, полученный в

i-oM цикле, суммируется в r-ичной систем счисления с частным, полученным в i-ом цикле. Результат суммирования представляет собой цифру

i-ro разряда преобразованного числа.

Пример преобразования числа 7895, представленного в (r,, k) системе счисления при r = k = 10.в число, представленное в системе .счисления с основанием r = 4, показан в таблице.

Преобразованное число в системе счисления с основанием r = 4 равно 21221.

Проверка

78954, о = 7,4 + 8,4 + 9,4 +

+ 5 = 617

21221 = 2,4 + 1,4 + 2 4 +

+ 2,4 + 1 = 617.

На фиг.1 представлена структурная схема преобразователя кодов; на фиг.2 — функциональная схема формирователя, входяшего в состав преобразователя кодов; на фиг. 3 — принципиальная схема узла местного управления формирователя; на фиг. 4 принципиальная схема блока. управления преобразователя кодов.

Преобразователь кодов содержит регистр 1 входного кода, формирователь 2 эквивалента разряда входного кода, первый триггер 3 частного, второй триггер 4 частного, однораз— рядный сумматор 5, работающий в

r -ичной системе счисления, ре гистр 6 результата, триггер 7 остатка, реверсивный счетчик 8 циклов, блок 9 управления, вход 10, соединяющий вход блока -9 управления с первым управляющим входом регистра 1 преобразуемого числа, вход 11, соединяющий выход подготовки цикла блока 9

10 управления с управляющим входом ре гистра 1. Вход 12 пуска формирователя 2 соединен с выходом пуска формирователя блока 9 управления, вход 13 первого триггера 3 частно15 го — c выходом подготовки цикла блока 9 управления, управляющие входы 14 и 15 триггеров 4 и 7 — с выходом разрешения суммирования. блока 9 управления, управляющий вход 16

20 регистра 6 результата и тактовый вход 17 реверсивного счетчика цикла — с выходом подготовки цикла блока управления, выход 18 реверсивного счетчика 8 циклов — c входом разрешения преобразования блока 9 управления, вход 19 формирователя 2 — c выходом младшего разряда регистра 1, информационный вход 20 триггера 3 — с выходом частного формирователя 2, информационный вход 21 триггера 7 — с выходом остатка формирователя 2, выход 22 готовности формирователя 2 — с входом управления суммированием блока 9 управления, выход 23 триггера 3 частного

З5 с информационным входом триггера 4 частного, выходы 24 и 25 триггеров 4 и 7 — с первым и вторым входами одноразрядного сумматора 5 соответственно, выход 26 одноразрядного

40 сумматора 5 — с входом младшего разряда регистра 9 результата.

Регистр 1 содержит .n k-ичных разрядов, регистр б — (n + 1) r-ичных

45 РазРядов. счетчик 8 циклов содержит

)Fog (n + 1)(двоичных разрядов.

В исходном положении регистр 6 находится в нулевом состоянии, .в регистре 1 находится код преобразуе50 мого числа а в счетчике 8 записан код числа n + 1.

Преобразователь кодов работает следующим образом.

Преобразователь входного кода, представленного в позиционной избы55 точной (r k) системе счисленйя,происходит за и + 1 циклов.

В i ì цикле (i = 1,..., n + 1) под действием управляюцего имцульса, поступающего на вход 10 с блока 9 уп60 равления, .значение младшего разряда регистра 1 поступает на вход 19 формирователя 2. Формирователь 2 образует остаток и частное от деления зна,чения i-го разряда регистра 1 на зна65 чение освоения системы счислений r

960793

Остаток от деления через выход 21 переписывается в r-ичный триггер 7 остатка, а частное от.деления по выходу 20 переписывается в первый r-ичный триггер 3 частного. Одновременно с поступлением информации по выходам 20 и 21, с выхода 22 формирова. теля 2 на вход блока 9 управления поступает сигнал об окончании работы формирователя 2. Под действием уп-. равляющих импульсов, поступающих по 10 входам 14 и 15 с блока 9 управления на управляющие входы триггера 7 остатка и второго г-ичного триггера 4 частного, происходит суммирование кодов этих триггеров. В первом цикле значение триггера 4 всегда равно нулю, а в n + 1-ом цикле значение триггера 7 всегда равно нулю. Выходы 24 и 25 триггеров 4 и 7 -поступают на одноразрядный сумматор 5, причем суммирование кодов осуществляется в r-ичной системе счисления.

Результат суммирования с выхода 26 переписывается в младший разряд регистра 6 результата. Под действием управляющих импульсов, поступающих с блока 9 управления на входы 13, 16, 11 и 17„ осуществляется соответственно перепись содержимого триггера 3 в триггер 4, сдвиг влево на один r-ичный разряд кода регистра 6, сдвиг вправо на один k-ичный разряд кода регистра 1, а также уменьшение на единицу значения реверсивного счетчика 8 циклов. На этом выполнение i-го цикла работы преобразователя кодов заканчивается. Если значение счетчика 8 не равняется нулю, то на вход блока 9 управления с выхода 18 поступает сигнал, под действием которого блок управления 40 формирует управляющую последовательность импульсов следующего цикла работы преобразователя кодов.

В n + 1-ом цикле значение счетчика 8 становится. равным нулю и с 45 выхода 18 не поступает сигнала, разрешающего дальнейшую работу блока 9 управления. Работа преобразователя кодов заканчивается.

Формирователь 2 эквивалента разряда входного кода (фиг.2 ) содержит регистр 27 k-ичного разряда, k-ичный сумматор 28 обратного кода, работающий в k-ичной системе счисления, схему 29 сравнения, счетчик 30, блок 31 местного управления, выход ,32 одноразрядного сумматора 28, соециненный с первым входом регистра 27, Постоянное значение r, представленное обратным кодом, подается на первый вход 33 сумматора 28, второй

60 вход 34 которого соединен с выходом регистра 27, вход,35 схемы 29 сравнения соединен с выходом регистра 27. Постоянное значение r подается на вход 36 схемы 29 сравнения. 6Ь

Вход 37 сброса счетчика 30 соединен, с выходом сброса блока 31 местного управления, входы 38 — 40 соединяют выход "Меньше" схемы 29 сравнения соответственно с управляющим входом регистра 27, управляющим .входом счетчика 30, входом пуска блока 31 местного управления, вход 41 подготовки цикла блока 31 местного управления соединен с выходом "Больше или равно" схемы 29 сравнения, вход 42 . сброса сумматора 28 соединен с выходом сброса блока 31 местного управления, выход 43 пуска блока 31 местного управления соединен с входом опроса схемы 29 сравнения.

Формирователь 2 эквивалента входного кода работает следующим о6разом.

В начальном состоянии работы формирователя в регистре 27 находится код младшего разряда регистра 1 преобразуемого числа. ОДноразрядный сумматор 28 и счетчик 30 находятся в нулевом состоянии. Работа формирователя происходит под действием управляющего импульса, поступающего с блока управления (фиг.1) по выходу 12 на третий вход блока 31 местного управления.

По первому управляющему сигналу, поступающему с блока 31 местного управления по выходу 43 на схему 29 сравнения, происходит сравнение кода регистра 27 с постоянным значением r. Код регистра 27 поступает на вход 35 схемы 29 сравнения, а постоянное значение подается на вход 36 схемы сравнения.

Если код регистра 27 меньше, чем значение r основания системы счисления, то с выхода "Меньше" схемы 29 сравнения по входам 38 и 39 поступают сигналы на управляющие входы регистра 30. Под действием этих сигналов осуществляется передача кода регистра 27 в триггер 7 остатка, а также перепись содержимого счетчика 30 в первый триггер

3 частного (фиг.1). Одновременно с сигналами, передаваемыми по входам 38 и 39, с выхода "Меньше" схемы 29 сравнения по входу 40 поступает сигнал в блок местного управления. Этот же сигнал поступает в блок 9 управления (фиг.1 ) и свидетельствует об окончании работы формирователя.

Если же код регистра 27 больше или равен r, сигнал об этом ко входу 41 поступает на вход блока 31 местного управления. Под действием этого сигнала в блоке 31 местного управления формируются сигналы, поступающие по входам 37 и 42 соответ".твенно на информационный. вход счетчика 30 и на управляющий вход одно960793

10 разрядного сумматора 28. Под действием этих сигналов увеличивается значение счетчика 30 на единицу, а в .сумматоре 28 осуществляется сложение значения регистра 27 (превышает или равно r) с обратным кодом .постоянно- 5 го значения r, т.е. вычитание из значения регистра 27 значения r. Результат суммирования на выходе 32 представляет собой положительное число и записывается в регистр 27.

На этом работа формирователя в j -ом такте (j = 1, 2,. ° .) заканчивается. Следующий j + 1 такт работы формирователя снова начинается со сравнения нового значения регистра 27 со значением r. Это сравнение происходит под действием управляющего импульса, поступающего с выхода 43 блока 31 местного управления на схему 29 сравнения.

Работа формирователя происходит до тех пор, пока значение регистра

27 становится меньше, чем постоянное значение основания системы счисления. При этом с выхода "Меньше" схемы 29 сравнения на входы 38 и 39 регистра 27 и счетчика 30 поступают управляющие сигналы, под действием которых осуществляется перепись содержимого регистра 27 и счетчика 30 соответственно в триггер 7 остатка и триггер 3 частного. Одновременно с сигналами, передаваемыми на входы 38 и 39, с выхода Меньше" схемы 29 сравнения на вход 40 поступает сигнал в блок местного управле- 35 ния. Под действием этого сигнала блок 31 местного управления формирует управляющий сигнал, поступающие на входы 37 и 42 и устанавливающий в нулевое состояние счетчик 30 и сум- 40 матор 28 соответственно. Сигнал, поступающий на вход 40, поступает в блок 9 управления (фиг.1 ) и свидетельствует об окончании работы формирователя. 45

Блок местного управления (фиг.3) содержит элемент ИЛИ 44, элемент И 45, усилитель 46, элемент И 47, элемент 48 задержки, вход 49 эле -. мента И 45, соединенный с выходом элемента ИЛИ 44, выход 50 элемен50 та И 45, соединенный с входом усилителя 46 и с входами элементов ИЛИ

51 и 52, выходы 53 и 54 которых соединены со входами 37, 42, выход 55 элемента И 47 соединен с входом элемента 48 задержки, выход 56 которого соединен со вторым входом элемента ИЛИ 44, вход 57 элемента И

47 соединен с выходом элемента ИЛИ 44.

Работа блока местного управления 60 заключается в выработке управляющей последовательности сигналов, необходимых для работы, формирователя.

Работа блока местно о управления начинается под действием сигнала, по- 65 ступающего по входу 12 с блока управления преобразователем кодов (фиг.1 ). Этот сигнал поступает на вход элемента ИЛИ, с выхода которого в формирователь поступает первый управляющий сигнал на вход 43.

Если со схемы 29 сравнения формирователя проходит сигнал на вход 40, то с выхода элемента И 45 в формирователь поступают управляющие сигналы с выходов элементов ИЛИ 51 и 52.

Эти сигналы устанавливают в нулевое состояние счетчик 30 и сумматор 28.

Сигнал с выхода 50 элемента И 45 поступает на усилитель 46, с выхода которого в преобразователь кодов (фиг.1) поступает сигнал об окончании работы формирователя 2.

Если со .схемы 29 сравнения- формирователя приходит на вход 41 сигнал, то с выхода элемента И 47 сигнал проходит через элемент 48 за держки и вызывает формирование управляющих сигналов следующего такта работы формирователя 2.

Блок 9 управления фиг.4) содержит элемент HJII 58 элемент 59 задержки, усилитель 60, элемент 61 задержки, элементы И 62 и 63, усилитель 64, вход 65 пуска, выход 66 элемента ИЛИ

58, соединенный со входом элемента 59. задержки, выход 67 усилителя 60, соединенный со входом элемента 61 задержки, выход 68 элемента 61 задержки, соединенный с первым входом элемента И 62, выход 69 элемента И

62, соединенный с первым входом элемента ИЛИ 58, вход 70 элемента И

63, соединенный с выходом элемента 61 задержки, входы 71-72, соединяющие выход реверсивного счетчика 8 (фиг.1) cg входами элементов И 62 и

63 соответственно, выход 73 элемен- та И 63, соединенный с входом усилителя 64, Выход 74 усилителя 64 является выходом конца преобразования блока управления.

Работа блока управления заключается в выработке управляющей последовательности сигналов, необходимых для работы преобразователя кодов (фиг.1). Работа блока 9 управления начинается под действием сигнала, поступающего на вход 65.

В качестве входного сигнала может быть использован, например, управляющий сигнал, формируемый в центральном устройстве управления арифметического устройства, в котором применяется в качестве отдельного функционального блока предлагаемый преобразователь кодов. Этот сигнал поступает на вход элементу ..HJIH

58, с выхода которого в преобразователь кодов на вход 10 поступает первый управляющий сигнал. Через время после поступления.в преобразователь кодов первого управляющего сигнала, 960793

Результат

Содержание операции

Цикл

Перенос

Оста- Сумток ма

Частное

5:4

0 0

1+О

1 0

9:4

2 0 с выхода элемента 59 задержки в устройство поступает "втОрой управляющий сигнал на вход 12. Временной интервал ь„ определяется временем передачи кода с регистра 1 преобразователя кодов н регистр 27 формирователя. 5

Под действием управляющего сигна- ла, приходящего на вход 12, начинается работа формирователя (фиг.2).

Сигнал об окончании работы формирователя поступает на выход 22, на нход усилителя 60,с выхода которого н преобразователь кодов поступает третий управляющий сигнал на входы 1 4 н 15.

Через время i в устройство посту-)5, пает четвертый управляющий сигнал на выходы 13, 16, 11 и 17. Временной интервал ь,1 определяется временем суммирования кодов на сумматоре 5 и записью результата суммирова.- ния в регистр 6 результата.

После окончания очередного i-го (= 1, 2,...,n) цикла работы пре- образования кодов счетчик 8 находится на нулевом, состоянии и разрешающий сигнал с его ныхода поступает через вход 71 на нход элемента И 62.

Такт Выполняемая операция

1 Деление первого (младшего) разряда преобразуемого числа на основание r

2 Сложение остатка с предыдущим значением частного (в первом цикле .это значение всегда ранно нулю) 1 Деление второго разряда преобразуемого числа на основание

2 Сложение значения остатка, полученного в такте 1 цикла 2 со значением частного из 1 такта 1 цикла

С выхода 69 этого элемента управляющий сигнал поступает на вход элемента ИЛИ 58, вызывает формирование управляющей последовательности сле. — . дующего цикла работы преобразователя,кодов.

После окончания последнего (n +

+ 1)-ro цикла работы преобразователя кодов значение счетчика 8 становится равным нулю и разрешающий сиг» нал с его выхода поступает через вход 72 на.вход элемента И 63. Сигнал с выхода элемента И 63 поступает на вход усилителя 64, с выхода 74 которого поступает сигнал об окончании Работы преобразователя кодов.

Использование предлагаемого преобразователя кодов позволяет применять позиционные избыточные (r, % ) системы счисления при построении арифметических устройств и применять также устройства в состане систем переработки информации в совокупности с серийно выпускаЕмым оборудованием (ввода-вывода, информационно-измерительными и т.п.).

960793

Продолжение таблицы

Результат

Содержание операции

Цикл

1 Деление третьего разряда преобразуемого числа на основание r 8.:4

О+2

7:4

3+2

1 1

2 0

1+1

Формула изобретения быточной (r, k ) -ичной системы счис45 ления, в него введены формирователь эквивалента разряда входного кода, триггер остатка и реверсивный счетчик циклов, тактовый вход которого соединен с выходом подготовки цик50 ла блОка упраВления H упраВляющим входом .первог о триггера частного, информационный вход которого соединен с выходом частного формирователя эквивалента разряда входного кода ВыхОД Остатка кОТОрОГО соединен с управляющим входом триггера остатка, информационный вход соединен с выходом регистра входного кода, выход готовности формирователя эквивалента разряда входного кора сое6О динен с входом управления суммированием блока управления, вход раз. решения преобразования которого соединен с выходом реверсивного счетчика циклов, вход пуска формирователя

65 эквивалента разряда входного кода

Такт Выполняемая операция

Сложение значения остатка, полученного в такте 1 цикла 3 со значением частного из 1 такта 2 цикла

1 Деление четвертого разряда преобразуемого числа на основание r

2 Сложение значения остатка, полученного в такте 1 цикла 4 со значением частного иэ такта 1 цикла 3

Сложение значения переноса. полученного ,в такте 2 цикла .4 со значением частного из такта 1 цикла 4

1. Преобразователь кода одной позиционной системы счисления в другую, содержащий регистр входного кода; последовательно соединенные первый и второй триггеры частного, одноразрядный сумматор, блок управления и регистр результата, информационный вход которого соединен с выходом одноразрядного сумматора, первый вход которого соединен с выходом второго триггера частного, входы сдвига регистра входного числа и регистра результата соединены с выходом подготовки цикла блока управления, выход разрешения приема исходного числа которого соединен с управляющим входом регистра входно-го числа, отличающийся тем, что, с целью расширения функциональных воэможностей, заключающихся в преобразовании кода иэ иэЧаст- Оста- Сум- Переное .ток ма . нос

960793

16 соединен с выходом пуска формирователя блока управления, выход разрешения суммирования которого соединен с управляющими входами второго триггера частного и триггера остатка, выход которого соединен со вторым входом одноразрядного сумматора.

2. Преобразователь по п. 1, о т л и ч а ю щ и й.с я тем, что в нем формирователь эквивалента разряда входного кода содержит регистр К -ичного разряда, % -ичный сумматор, схему сравнения, счетчик, блок местного управления, вход пуска которого является входом пуска формирователя эквивалента разряда входного кода, вход готовности формирователя блока местного управления соединен выходом Меньше схемы сравнения с управляющими входами регистра Ж -ичного разряда и счетчика и является выходом готовности; формирователя эквивалента разряда выходного кода, выходы частного и остатка которого соединены с выходами счетчика и регистра tc ичного разряда соответственно, выход регистра

1-ичного разряда соединен с первыми входами схемы сравнения и 1< -ичного сумматора, вторые входы которых соединены с входом г-ичной константь выход Больше .или равно схемй сравнения соединен с входом подготовки цикла блока местного управления, выход пуска которого соединен со ..входом опроса схемы сравнения, а выход сброса — со входами сброса счетчика и V,-ичного сумматора, выход которого соединен с первым информационным входом регистра М -ич. ного разряда, второй информационный вход которого является информационным входом формирователя эквивалента разряда входного кода. 3. Преобразователь по.пп. 1 и 2, отличающийся тем, что

l в нем блок управления содержит первый и второй элементы И, первый и второй элементы задержки, первый и второй усилители и элемент ИЛИ, первый вход которого является входом пуска блока управления, второй вход соединен с выходом первого элемента И, а выход является выходом сигнала приема входного числа блока управления и через первый элемент за 5 держки соединен с выходом сигнала пуска формирователя блока управления.. выход первого усилителя является. выходом разрешения суммирования блока управления и через второй элемент задержки соединен с первыми входами первого и второго элементов И и является выходом подготовки цикла блока управления, выход второго элемента И через второй усилитель соединен с выходом конца преобразования

15 блока управления, вход разрешения преобразования которого соединен со вторыми входами первого и второго элементов И.

4. Преобразователь по пп. 1 — 3, 29 отличающийся тем, что в нем блок местного управления содержит три элемента ИЛИ, усилитель и элемент задержки, первый и второй элементы И, первые входы которых .25 соединены с выходом первого элемен-. та ИЛИ, являющегося выходом пуска формирователя блока местного управления, вторые входы первого и второго элементов И являются соответЗО ственно входом подготовки цикла и. входом окончания работы формирователя блока местного управления, вход пуска которого соединен с первым входом первого элемента ИЛИ, а выходы

З5 первого и второго элемента И через второй и третий элементы ИЛИ соединены соответственно .с выходами сброса блока местного!, управления, выход первого элемента И через усили- тель соединен с выходом готовности . . формирователя блока местного управления, а выход второго элемента И через элемент задержки соединен со вторым входом первого элемента ИЛИ.

Источники информации, 45 принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Р 526884, кл. 6 06 F 5/02, 1973.

2. Патент CQlA.9 3.579267, кл . 235-155, опублик. 1971 (прото50 тип) .

960793

Составитель М. Аршавский

Редактор А. Шишкина Техред E.Õàpèòoí÷èê Корректор С. Шекмар

Заказ 7282/58 Тираж.731 Подписное. ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент,, r. Ужгород, ул. Проектная, 4