Умножитель частоты следования импульсов
Иллюстрации
Показать всеРеферат
Союз Советских
Социалистических республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к акт. санд-ву(22)Заявлено 03,03.81 (21) 3254082/18-21 с присоединением заявки J4 (23) Приоритет (5!)М. Кл.
Н 03 В 19/10
)осуаарстааииый кемитат
СССР ао делам изобретений и 4TKpWNN
Опубликовано 15.10.82. Бюллетень .Рш 38 (5З) УДК 621. 373, .4(088.8) Дата опубликования описания 15. 10.82 (72) Авторы изобретения
H.Á.3àëÿëîâ, В.А.Елисеев, В.В.Музалев и (71) Заявитель
Пензенский политехнический институт (54) УМНОЖИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ
Изобретение относится к импульсной технике.
Известен умножитель частоты импульсов, содержащий формирователь импульсов, триггер, элементы И и ИЛИ, генератор опорных частот, делители часто- з ты, переключатель, элементы задержки, мультиплексоры, элемент совпадения, формирователь коротких импульсов, счетчики, элемент сравнения, запоминающие блоки, секционированную линяю задержки, блок переноса $ 1 ).
Данный умножитель не обеспечивает достаточного коэффициента умножения.
Наиболее близким по технической сущности к предложенному является ум-. ножитель, содержащий бпак управле" ния, подключенный через формирователь к входной шине, выходы которого соединены соответственно с входами блоков коррекции и умножения, входом блока коррекции ошибки и входом блока динамической коррекции, генератор опорных частот, выход которого сое"
2 динен с входами ключа, блока коррек- ции и входом блока динамической кор- . рекции, выход которого соединен с од» ним входом ключа, второй вход которого соединен с выходом блока коррекции, а выход ключа - с входом блока умножения, выход которого соединен с одним из входов блока, коррекции ошибки, делитель частоты, соединенный с выходом генератора опорных частот и с соответствующими входами бло-. ка коррекции и блока умножения, а также элемент задержки, элементы И, ИЛИ и триггеры Г2).
Однако данный умножитель отличается недостаточным динамическим диапазоном изменений частоты и ощутимой динамической погрешностью.
Цель изобретения - расширение ди" намического диапазона изменений частоты выходного сигнала и уменьшение динамической погрешности.
Поставленная цель достигается, тем, что в умножитель частоты следо»
4 вторым входом ключа, третий вход оторого соединен с первым выходом ервого триггера, первый-вход которого соединен .с выходом многовходовпго лемента И, а второй вход соединен с первым входом счетчика и через по. следовательно соединенные второй и третий элементы задержки подключен к выходу второго элемента И, йервый вход которого соединен с первым входом четвертого. элемента И, выход которого соединен с первым входом реверсивного счетчика непосредственно и с первым входом второго элемента
ИЛИ через четвертый элемент задержки, второй вход второго элемента ИЛИ соединен с выходом третьего элемента..задержки, а выход второго элемента ИЛИ соединен с вторым входом второго двоичного.умножителя, выход которого подключен к первым входам третьего и пятого элементов И, вторые входы которых соединены с вторыми входами ссответственно второго и четвертого элементов И и с соответствующими выходами блока определения знака и кода приращений периода, причем .выход пятого элемента И соединен с вторым входом реверсивного счетчика и; первым входом второго триггера, второй вход которого подключен к выходу первого элемента задержки, а вы- ход соединен с вторым входом первого элемента И, выход которого соединен с третьим входом реверсивного счетчика, при этом второй вход счетчика соединен с вымодом шестого элемента И, входы которого соединены с выходом генератора опорной часто ты и вторым выходом первого триггера.
Блок определения знака и кода приращений периода содержит поразрядно..соединенные реверсивный счетчик и многовходовый элемент И, и два триггера, входы первого из которых соединены с выходом многовходового эле" мента И и четвертым входом блока определения знака и кода приращения пе» риода, а первый выход соединен с первым входом второго триггера и первым входом реверсивного счетчика, второй вход которого подключен к второму выходу первого триггера, а третий и четвертый входы реверсивного счетчика соединены соответственно с первым и третьим входами блока определения знака и кода приращений периода, второй вход которого соединен с вто/ рым входом второго триггера, выходы
966848
3 вания импульсов, содержащий блок с управления, вход которого соединен к с входной шиной, первый выход соеди- и нен с первыми входами блока умножения и блока коррекции ошибки, а вто- э рой выход соединен с первым входом делителя частоты, вторым и третьим входами блока умножения и вторым входом блока .коррекции ошибки, третий вход которого соединен с выходом бло- 10 ка умножения, четвертый вход которого соединен с выходом делителя частоты, а пятый вход подключен к выходу ключа, первый вход которого .ооединен с выходом генератрра опор,- М ной частоты и вторым входом делителя частоты, счетчик, выходы которого поразрядно соединены с входами многовходового элемента И, реверсив-, ный счетчик, элемент ИЛИ, элемент за- З1 держки, триггер и три элемента двухвходовых И, введены регистр, три элемента задержки три элемента И,, элемент ИЛИ, одновибратор, триггер, блок определения знака и кода приращений.периода и два двоичных умножителя, первые входы которых соединены с первым выходом блока управления, первым и вторым входами блока определения знака и кода приращений периода и первым входом регистра, остальные входы которого соединены с разрядны" ми выходами блока определения знака и кода приращений периода, а выходы регистра соединены поразрядно с входами счетчика и вход*ми реверсивно35 . го счетчика, выходы которого поразрядно соединены с остальными входами блока умножения, выходы разрядов которого соединены с соответствующи4в ми входами разрядов блока определения знака и кода приращений периода, третий вход которого соединен с выходом генератора опорной частоты, четвертый вход подключен к второму выходу
4$ блока управления и второму входу первого двоичного умножителя, третий вход которого соединен с первыми входами первого и второго двухвходовых элементов И, с вхедом первого элемента задержки и выходом блока коррек" ции ошибки, остальные входы первого двоичного умножителя подключены поразрядно.к выходам делителя частотй, а выход первого двоичного умножителя через последовательно соединенные первый элемент ИЛИ, второй вход которого соединен с выходом третьего элемента И, и одновибратор соединен
5 96 которого подкачены к выходам блока определения знака и кода приращений периода, Каждый двоичный умножитель содержит счетчик и регистр, выходы которых поразрядно соединены с входами элементов И, выходы которых соединены с входами элемента ИЛИ, выход которого является выходом двоичноf G умножителя, входы которого соединены соответственно с входами счетчика и регистра.
На чертеже приведена структурная электрическая схема умножителя.
Умножитель содержит блок 1 уп равления, генератор 2 опорной час:оты, блок 3 умножения, делитель
4 частоты, блок 5 коррекции ошибки, двоичные умножители 6, 7, ключ 8, блок 9 определения знака и кода при= ращения периода, одновибратор 10, регистр 11, счетчик 12 реверсивный счетчик 13, мноповходовый элемент
14 И элементы 15, 16 ИЛИ, триггеры
17, 18 элементы 19...22 задержки, элементы 23...28 И.
Первый и второй двоичные умножители содержат соответственно счетчи/ ки 29 и 30, регистры 31 и 32; эле-. менты 33-1...33-М и 34-1...34-М И, элементы 35 и 36 ИЛИ. Блок умножения содержит счетчики 37, 38, запоминающий регистр 39, многовходовый элемент 40 И, элемент 41 ИЛИ, weменты 42-1...42-М И. Блок коррекции ошибки содержит элемент 43 И, элемент 44 ИЛИ, триггер 45. Блок определения знака и кода приращений состоо ит из реверсивного счетчика 46, мйо= говходового элемента 47 И и триггеров 48 и 49. Выходной сигнал подан на входную шину 50. Входной сигнал снимается с выходной шины 51.
Принцип работы умножителя заключается в следующем, Импульсы от генератора 2 частоты поступают на вход делителя 4, коэффициент деления которого равен коэффициенту умножения устройства, и на реверсивный счетчик 46 блока 9, в который сигналом с выхода блока 1 переписан код М „„, зафиксированный в делителе 4 и йервом счетчике 37 блока 3 после первого периода ТВХ .
Реверсивный счетчик 46 включен для работы в режиме вычитания импульсов.
Импульсы с выхода делителя 4, частота следования которых равна fp/К, поступают на вход счетчика 37 блока
6848 6
3 ° За период Т „, входного сигнала
Т 11 Â, Формйруемый блоком 1, в счетчике 37 зафиксируется число импульсов N равное целой части от деления N/К, в делителе 4 зафиксирует"
cR остаток импульсов ай=й-й К, а в реверсивном счетчике 46 эафиксируется код «/ N.= М „-N>„J равный разности кодов, полученных в первом и g во втором периоде. В конце периода
Т> сигнал с блока 1 сначала переХ " писывает полученные значения кодов ьй из делителя 4 в регистр 31 умножителя 6, N из счетчика 37 в регистр
39, ьй,1 из реверсивного счетчика 46 в регистр умножителя 7 и в регистр
11. В регистр умножителя 7, разрядность которого равна разрядности делителя 4 частоты, переписывается содержимое младших разрядов кода М4 „ а в Регистр 11 - старших, и код МЬИ иэ делителя 4 и счетчика 37 в реверсивный счетчик 46, затем с задержкой о
> наТ;< Т = —, второй сигнал с блока
1 через элемент 41 переписывает код из запоминающего регистра 39 в счетчик 38 блока 3 и сбрасывает в нуль делитель 4 и счетчик 37, подготавзо ливая последние к новому заполнению в следующий перио,", Т>
Х5
Если период Т от периода.к пеЬХ риоду не изменяется, т.е. A М =М ХМ Х =0, то коррекция динамической по. грешности расстановки выходных импульсов в устройстве не осуществляется, при этом на входах элементов
42-М и на входе ключа 8 присутствуют уровни сигналов, которые свободно пропускают сигналы с младших разрядов второго счетчика 38 на вход элемента 39 и не запрещают прохождение импульсов от генератора 2 че45 рез ключ 8, Выходные импульсы блока
3 появляются на выходе элемента 40 каждый раз, как только счетчик 38 переходит в нулевое состояние, на вычитающий вход которого через ключ
8 подаются импульсы от генератора,2.
Каждым выходным импульсом блока 3 код
N переписывается из регистра 39 в счетчик 38 и процесс вычитания повторяется. Выходные импульсы расставляются равномерно только при и крат55 ном К, т.е. приЬМ=О. При gN=O элементы 33-й закрыты и частота сигнала на выходе умножителя 6 (выход элемента 35) равна нулю, так как часто7 та на выходе умножителя 6 определяется соотношением
«ьй А.« в Х> где f - частота сигнала на выходе
5 умножителя 6;
hN - значение кода в регистре
31;
- частота, подаваемая на вход
ЬЫх счетчика 29;
1О п - разрядность счетчика 29.
При этом одновибратор 10 не выра" батывает запрещающий импульс и импульсы с генератора 2 свободно посту-, 15 лают через ключ 8 на вход счетчика
38. При ЬйоФ0 для повышения точности умножения умножитель 6 осуществляет коррекцию расстановки выходных импульсов блока 3 по времени периода
Необходимо осуществить коррекцйю периода следования 3,N импульсов на выходе устройства. Причем эта коррекция должна осуществляться равномерно эа время Т > Если, например, величина коэффициента умножения К64 и bN=8, то коррекции подлежйт каждый восьмой импульс на выходе устройства. Коррекция за рючается в увеличении периода следования каждого восьмого импульса на величину Т . Счетчик Зв .29 и регистр 31 имеют разрядность такую we как и делитель 4, поэтому. при поступлении на вход счетчика 29
К импульсов на выходе умножителя Сформируется bN импульсов (при К=64 и з1 ,Ьй=8 это 4-й, 12-й, 20-й,..., 60-й импульсы), Каждый иэ импульсов с выхода умножителя Ь запускает одновиб., ратор 10, который выдает единичный . импульс длительностью Т, запрещая прохождение через ключ 8 очередного импульса с генератора 2 на вход вто- рого счетчика 38 блока 3, что при" водит к увеличению периода следования выходных импульсов на выходе ум- 4 ножителя на величину Т@ . В результате смещение реально существующих импульсов относительно идеально расставленных не превысит величины Т .
Сброс счетчика 29, также как и делителя 4, осуществляется со второго выхода блока 1 управления.
Выходные импульсы расставлены равномерно только при ьй„0. Если пеРиод Т Фут (hN< ФО}, то в устройстве 55 осуществляется коррекция динамической погрешности расстановки выходных импульсов внутри периода Т . Коррекция производится следующим образом.
"8 8
Если 1 „ т Т „, то реверсивный счетчик
9М
46 блока 9 успеет обнулиться и, сигнал с выхода элемента 47 установит в единичное состояние триггер 48 блока
9, переключив тем самым реверсивный счетчик 46 для работы в режиме слежения. За оставшийся промежуток времени „ Т -Т „.„ в реверсивном счетчике 46 зафиксируется код b N< =N>>-й
Если Т „с Т@„,.то обнуления не про2 В,ф исходит, триггер 48 остается в исходном состоянии, а в реверсивном счетчике 46 остается код h,й4=й „„-N>>, По окончании периода .Т „ код ьй „укаэанным образом no сигналу с первого выхода блока l управления переписывается в регистр умножителя 7 и в регистр 11. По этому.же сигналу состоя" ние триггера 48 запоминается на триггере 49. Таким образом, знак приращения входного периода Ай4 определяет состояние триггера 49, выходные уровни которого используются для управления коррекцией динамической погрешности расстановки выходных импульсов. Сигналом с второго выхода блока 1 триггер 48 сбрасывается в исходное состояние и схема готова для вычисления b N>-й „ I. Таким образом, блок 9 определяет код приращения периода.йй4 и его знак, Для уменьшения динамической погрешности умножения частоты необходимо осуществить равномерную эа время
Т коррекцию периодов следования импульсов на выходе устройства в зависимости от bN4 Если/ ай ) C К, то такую коррекцию можно осуществить с помощью двоичного умножителя. При этом при положительном знаке дй, что соответствует увеличению периода
Т „-Т „„, коррекция заключается в увелйчений периода следования выходных импульсов на величину То при отрицательном знаке йй4 (Т ..СТ „„) коррекция заключается в уменьшении периода следования Ьй.1 выходных импульсов на величину Т . Если fhg ) =K то, очевидно, коррекции в зависимости от знака
bN< на величину +Т необходимо подвергать каждый период К выходных импульсов устройства. Если AN ) =mK, где m=1,2,3,..., то каждый период К выходных импульсов устройства также в зависимости от знака АИ4 необходимо корректировать на AT©. Если I b N, I имеет промежуточные значения еК ай,(c(m+1)K,>
9 966848 10 и, осуществляющей переключается и по прямому выходу ьйение в зависи- закрывает ключ 8, а по инверсному каждого из К выход- выходу открывает элемент 28, через теля за время Т который на вычитающий вход счетчика чину mT<, и пере- : 12 поступают импульсы с генератора Й.
1В существляющей рав- При обнулении счетчика 12, котоТ, коррекцию пери-: рое наступит через время еТ© на выхой;1 -вК импульсов де элемента 14 появится импульс, коФ ва на величину +То торый вернет триггер 17 в исходное нака ф« . Если, на» 10 состояние; при котором ключ 8 открой, то коррекции на .ется, а элемент 28 закроется, не проТ,, так как m 1 пуская на вход счетчика 12 импульсы одной импульс на .опорной частоты. Таким образом, ключ, а переменной кор- 8 по каждому выходному импульсу уст-К=8 выходных им- м,ройства закрывается на время mT, корректирование запрещая прохождение на счетчик 38 равномерно за вре-,.импульсов опорной частоты, что привектироваться должен дет к увеличению периода следования ульс на выХоде,уст-, каждого выходного импульса устройства на постоянную-величину mTo, таккак на вторых входах элементов 42"« екция в устройстве присутствуют разрешающие уровни с помощи умножителя разрядных выходов реверсивного счетчика 13. Время задержки элемента 20 .выбирается таким образом, чтобы порядов реверсивноответствующий чисстоянная коррекция по динамике осуная коррекция осуществлялась после переменнои коррек" мощи регистра 11, ции. етсЯ код из стаР- E Т Т то триггер 49 блосивного счетчика 9 менты 24 и 29 и от83 % 3„| ка 9 закрывает элементы крывает элементы 26 и 27. Импульсы то на прямом и ин" с выхода устройства проходят через
I элемент. 26 на синхровход реверсивноигге а 49 блока овни, соответствен"
ro счетчика, переписывая в него код менты 24, 25 и заиз регистра 11, соответствующии чис26 27. Импульлу ш, и через элемент 22 и элемент ства пРоходЯ Р 3 16 на счетный вход умножителя 7, Если в « -аК=О, то на выходе, умножителя
6 на вход умножикоторого формирует- ли
7 частота сигнала равна нулю и на в (при П,«„. -еК=8 и выходе элемента 27 импульсов нет. и 20-й . ° .60-й льсы че ез отк ы» Следовательно, к коду реверсивного и не вычитается, так как на сумми5 поступают на рующий вход счетчика 12 импульсы не который выдаительностью поступают, а триггер 18 находится в исходном состоянии и закрывает ение че ез ключ. элемент 23, не пропуская на вычита" с гене атора 2 на ющий вход реверсивного счетчика 13 что привовыходные импульсы устройства. постоянной коррекци увеличение или умен мости от знака b N ных периодов умножи на постоянную вели менной коррекции, о номерную за вРЕмя одов следования /А на выходе устройст в зависимости от з пример, К 64 и Ьф7 постоянную величину подлежит каждый вых выходе устройства, рекции подлежит д«1 пульсов. При этом, должно происходить мя Тв „„т.е. ко рре каждый восьмой имп ройства.
Переменная корр осуществляется при
7, в регистр котор код из младших раз го счетчика 46, со лу @N„-mK. Постоян ществляется при по в который записыва ших разрядов ревер
46, соответствующи
Если Тз1(7 Тщ„, версном выходах тр устанавливаются ур но открывающие эле крывающие элементы сы с выхода устрой элемент 24, 21 и 1 теля 7, на выходе ся «,,-аК импульсо
: К=64, это 4-й, 12импульсы). Эти имп тый элемент 25 и 1 вход одновибратора ет единичный импул
Т запрещая прохож
8 одного импульса вход счетчика 38 б дит к увеличению и выходного импульса устроиства на ве" личину То, Время задержки элемента
21 выбирается таким образом, чтобы переменная коррекция по динамике осуществлялась после осуществления коррекции по остатку Д Й.
Импульсы -c элемента 21 через элемент 20 поступают на синхровход счетчика 12, переписывая в него код из регистра 11 соответствующий числу m„ и на второй вход триггера 17, который
8 соответствии с кодом числа а в реверсивном счетчике 13 закрыты соответствующие элементы 42-N, запре. щая прохождение сигналов с соответствующих младших разрядов счетчика 38 блока 3. В результате импульс на выходе элемента 40 появится раньше на величину mTO. Так как за период умножения m не .меняется, то пе-1 риод следования каждого выходного
11 96 импульса устройства уменьшен на постоянную величину mT, Если ЬМ,1-й>КФ0, то на выходе умножителя 7 сформируется ХИ>,-mK импульсов при поступлении на его вход К выходных импуль. сов устройства. Каждый выходной импульс через элемент И 27 прибавляется к коду реверсивного счетчика
13, увеличивая его на единицу, и переключает триггер 18, который открывает элемент 23. При появлении выходного импульса устройства через .открытый элемент 23 из кода реверсивного счетчика 13 вычитается единица, после чего через некоторое вре мя, определяемое временем задержки элемента 19, триггер 18 вернется в исходное состояние, закрывая элемент 23. Таким образом, при появлении импульса на выходе умножителя
7, код в реверсивном счетчике 13 соответствует числу m+1 а при отсутствии импульса — числу m. При коде пн-1 закрыты соответствующие элементы 42-N, в результате чего период следования выходного импульса устройства уменьшен на величину (я+1)То, Таким образом в устройстве осуществляется постоянная и переменная коррекция.
Устройство осуществляет кусочнолинейную экстраполяцию периода, отI коррехтированное значение периода Ть определяется выражением ТВ„=Тв +ьТ 1,= ,=T+1> +(f > -Т „), Допустимое изменение ЬТ > не ограничено величиной ((К-1) Toj.
3 что не ограничивает динамический диапазон изменения частоты входного сигнала. Коррекция динамической погрешности расстановки выходных им" пульсов осуществляется равномерно за определенный в результате экстраполяции период T . В результате ди.
> намическая составляющая погрешности расстановки выходных импульсов не превышает величины jT 1, что уменьшает динамическую погрешность умножения частоты.. Сочетание двух коррекций, по остатку AN и по 6 N<, учитывающее динамическое изменейие частоты входного си гнала, в устройстве дает максимальное смещение реально следующих на выходе устройства импульсов относительно идеально расставленных не более, чем íà ) 2Т e пределах периода Т ...
Абсолютная погрешность определения периода T® равна At+>=T>> Т, =Т . -2T>z +Т »„= ьТ цд-аТщ„, При пре6848 12 вышении fh.t>> 1 величины Т на выходе устройства может быть потерян один последний импульс в конце периода генерации или может сгенерироваться два рядом стоящих импульса, что умен:,.— шает точность умножения. / ля исклю-чения этого п>1ложения в устройстве предназначен блок 5 коррекции ошиб,:::. который работает следующим образом, 30 Выходные импульсы блока 3 с выхода элемента 40 проходят через элемент
44 на выход устройства и на счетный вход триггера 45, установленного в нулевое состояние импульсом со второ . го выхода блока 1 управления в нача ле периода Ть . Если к концу перио-"
3 да Т>, на выход устройств пр>>йде:
Ъ четное (нечетное) количеств, сов при четном (нечетном) коэФ щ енте умножения, то нулевой с>>г.;=.» прямого (инверсного) выхода триггер-.:
45 закроет элемент 43 и не пропустит сигнал с первого выхода блока 1 на выход устройства ° В противном слуд чает элемент 43 открыт единичным сигналом с триггера 45 и в выходную последовательность импульсов вставится дополнительный импульс с первого выхода блока 1 управления н,, м>есто по=
3о терянного в результате уменьшения периода Т от периода к периоду на ве= личи ну, превышающую Т, .
Таким образом, описанное техничес" кое-решение позволяет расширить динамический диапазон изменения частоты входного сигнала и уменьшить дина мическую погрешность умножения частоты.
Формула изобретения I. Умножитель частоты следования импульсов, содержащ>ий блок управления, вход которого соединен с входной шиной, первый выход соединен с первыми входами блока умножения и блока коррекции ошибки, а в.>»;..;:й> ход соединен с первым входом делителя частоты, вторым и третьим входа" ми блока умножения и вторым входом блока коррекции ошибки, третий вход которого соединен с выходом блока умножения, четвертый вход которого соединен с выходом делиТеля частоты,а пятый вход подключен к выходу ключа„. первый вход которого соединен с выхо= дом генератора опорной частоты и в срым входом делителя частоты„ счетчик> выходы которого поразрядно соединены
13 966848 14 с входами многовходового элемента И, первым входом второго элемента ИЛИ реверсивный счетчик, элемент ИЛИ, через четвертый элемент задержки, втоэлемент задержки, триггер и три двух- рой вход второго элемента ИЛИ соедивходовых элемента И, о т л и ч а - нен с выходом третьего элемента заю шийся тем, что, с целью рас- g держки, а выход второго элемента ИЛИ ширения динамического диапазона изме- соединен с вторым входом второго нений частоты выходного сигнала и двоичного умножителя, выход которого уменьшения динамической погрешности, подключен к первым входам третьего и в него введены регистр, три элемен- пятого элементов И, вторые входы котота задержки, три элемента И, элемент 10 рых соединены с вторыми входами соотИЛИ, одновибратор, триггер, блок оп- ветственно второго и четвертого элеределения знака и кода приращений пе- ментов И и с соответствующими выхо- 1 риода и два двоичных умножителя, пер- дами блока определения знака и кода вые входы которых соединены с первым приращений периода, причем выход пявыходом блока управления, первым и Ig, того элемента И соединен с вторым вторым входами блока определения зна" входом реверсивного счетчика и .AgpBHM ка и кода приращений периода и пеРвым входом второго триггера, второй вход входом регистра, остальные входы ко" которого подключен к выходу первого торого соединены с разрядными выхода- -, элемента задержки, а выход соединен ми блока определения знака и кода при 20; с вторым входом первого элемента И, ращений периода а выходы регистра выход которого соединен с третьим соединены поразрядно с входами счет" входом реверсивного счетчика, при чика и входами Реверсивного счетчика, этом второй вход счетчика соединен . выходы которого поразрядно соединены с выходом шестого элемента И, входы с остальны и входами блока умноже- 2s которого соединены с выходом генера-; ния, выходы разрядов которого соеди- тора опорной .частоты и вторым выхонены с соответствующими входами раз" дом первого триггера. рядов блока определения знака и кода приращений периода, третий вход ка- 2. Умножитель по и. 1, о т л и " торого соединен с выходом генератора 30,ч a e ..шийся тем,,что блок опреопорной частоты, четвертый вход под- деления знака и кода приращений ne" ключен к второму выходу блока управ" риода содержит поразрядно соединенления и второму входу первого двоич- ные реверсивный счетчик и многовхоного умножителя, третий вход которо" .довой элемент И, и два триггера, вхого соединен с первыми входами перво- ды первого из которых соединены с
И го и второго двухвходовых элементов выходом многовходового элемента И и
И, с входом первого элемента задерж- четвертым входом блока определения ки и выходом блока коррекции ошибки, знака и кода приращений периода, а остальные входы первого двоичного первый выход соединен с первым вхо уйножителя подключены поразрядно .к дом второго триггера и первым вхо40
Ю выходам делителя частоты, а выход дом реверсивного счетчика, второи первого двоичного умножителя через вход которого подключен к второму последовательно соединенные первый выходу первого триггера, а третий и второй вход которого сое- четвертый входы реверсивного счетчи«
Динен с выхоДом третьего элемента, ка соединены соответственно с перИ, и одновибратор соединен с вторым вым и третьим входами блока опреде45 входом ключа, третий вход которого ления знака и кода приращений перисоединен с первым выходом первого ода, второй вход которого соединен триггера, первый вход которого сое- с вторым входом второго триггера, динен с выходом многовходового эле-, выходы которого подключены к выходам
:мента. И, а второй вход соединен с блока определения знака и кода припервым входом счетчика и через после ращений периода. довательно соединенные второй и тре- 3. Умножитель по и. 1, о т л итий элементы задержки подключен к вы- ч а ю шийся тем, что каждый дво",ходу второго, элемента И, первый вход, ичный умножитель содержит счетчик которого соединен с первым входом и регистр, выходы которых поразрядчетвертого элемента И, выход которо- . но соединены с входами элементов И, го соединен с первым входом реверсив- выходы которых соединены с входами ного счетчика непосредственно и с элемента ИЛИ, выход которого явля 15 966848 16 ется выходом двоичного умножителя, 1, Авторское свидетельство СССР входы которого соединены соответст- У 824440, кл. Н 03 К 23/00, 28 04.79. венно с входами счетчика и регистра. 2. Авторское свидетельство СССР
Источники информации, по заявке N 2725988/18.-21, принятые во внимание при экспертизе,,кл. Н 03 К 23/02, 14.02.79.
Заказ 7 9 7 Тираж 959 д
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП Патент, г. Ужгород, ул. Проектная, Составитель Г.Королев
Редактор О.Колесникова .Техред Т.фанта Корректор Л. Бокшан
По писное