Формирователь сигнала компенсации фона

Реферат

 

(19)SU(11)967237(13)A1(51)  МПК 6    H03K5/00(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯк авторскому свидетельствуСтатус: по данным на 27.12.2012 - прекратил действиеПошлина:

(54) ФОРМИРОВАТЕЛЬ СИГНАЛА КОМПЕНСАЦИИ ФОНА

Изобретение относится к импульсной технике, а именно к формирователям сигналов. Известно устройство компенсации фона, содержащее дифференцирующую цепь, подключенную к триггеру. Недостатками устройств данного типа являются значительные искажения и потеря информации при работе с сигналами малой амплитуды. Наиболее близким техническим решением к изобретению является устройство для автоматического сопровождения объекта, содержащее подключенный к входной клемме пороговый элемент, выход которого подключен к сигнальному входу коммутатора, управляющий вход которого соединен с одним выходом синхронизатора, блок вычитания и интегратор. Основным недостатком данного устройства является то, что оно не способно выделить сигналы, имеющие два или более пика различной интенсивности, т.е. обладает недостаточной помехоустойчивостью. Целью изобретения является повышение помехоустойчивости. Для этого в формирователь сигнала компенсации фона, содержащий подключенный к входной клемме пороговый элемент, выход которого подключен к сигнальному входу коммутатора, управляющий вход которого соединен с одним выходом синхронизатора, блок вычитания и интегратор, введен генератор пилы, входы которого подключены к выходу интегратора и второму выходу синхронизатора, выходы коммутатора через блок вычитания подключены к входу интегратора, выход генератора пилы подключен к управляющему входу порогового элемента, а также дополнительные коммутатор, блок вычитания, генератор пилы и два интегратора, выход порогового элемента подключен к входу дополнительного коммутатора, третий выход синхронизатора подключен к управляющему входу дополнительного коммутатора, выходы дополнительного коммутатора подключены к входам дополнительного блока вычитания, выход которого через последовательно соединенные дополнительные первый интегратор, генератор пилы и второй интегратор подключены к управляющему входу порогового элемента, управляющий вход дополнительного генератора пилы подключен к выходу синхронизатора. На чертеже изображена функциональная схема предлагаемого устройства. Формирователь сигнала компенсации фона содержит подключенный к входной клемме пороговый элемент 1, выход которого подключен к сигнальному входу коммутатора 2, управляющий вход которого соединен с одним выходом синхронизатора 3, блок 4 вычитания и интегратор 5, генератор 6 пилы, входы которого подключены к выходу интегратора 5 и второму выходу синхронизатора 3, выходы коммутатора 2 через блок 4 вычитания подключены ко входу интегратора 5, выход генератора 6 пилы подключен к управляющему входу порогового элемента 1. Кроме того, формирователь содержит дополнительные коммутатор 7, блок 8 вычитания, генератор 9 пилы и два интегратора 10, 11, выход порогового элемента 1 подключен к входу дополнительного коммутатора 7, третий выход синхронизатора 3 подключен к управляющему входу дополнительного коммутатора 7, выходы последнего подключены к входам дополнительного блока 8 вычитания, выход которого через последовательно соединенные дополнительные первый интегратор 11, генератор 9 пилы и второй интегратор 10 подключен к управляющему входу порогового элемента 1, управляющий вход дополнительного генератора 9 пилы подключен к выходу синхронизатора 3. Устройство работает следующим образом. На вход порогового элемента 1 подается видеосигнал, который квантуется по его уровню и переключается коммутатором 2 на две шины, согласно сигналам с синхронизатора 3. Напряжения на этих шинах вычитаются одно из другого блоком 4 вычитания и сглаживаются интегратором 5. При этом, если импульсы с выхода порогового элемента 1 в момент нахождения коммутатора 2 в одном состоянии имеют большую длительность, чем импульсы в момент нахождения коммутатора 2 в другом состоянии, напряжение на выходе интегратора 5 растет, в противном случае оно падает. Напряжение на выходе интегратора 5 постоянно, если длительности импульсов при обоих состояниях интегратора равны между собой. Это состояние устройства и поддерживается путем подачи на управляющий вход порогового элемента 1 сигнала с генератора 6, компенсирующего фон во входном видеосигнале. Дополнительный коммутатор 7 коммутирует сигнал с выхода порогового элемента 1 синхронно с управляющим сигналом, снимаемым с третьего выхода синхронизатора 3, которые соответствуют середине контролируемого интервала. После вычитания в дополнительном блоке 8 вычитания и интегрирования на дополнительном интеграторе 11 сформируется медленно меняющееся напряжение, которое растет, если импульсы с порогового элемента 1 локализуются в середине контролируемого интервала, и убывает, если эти импульсы расположены по краям контролируемого интервала. Напряжение с выхода дополнительного интегратора 11 управляет дополнительным генератором 9 пилы. В результате на выходе подключенного к нему интегратора 11 формируется парабола с выпуклостью вверх или вниз в зависимости от управляющего напряжения. Она подается на управляющий вход порогового элемента 1, поддерживая плотность импульсов на его входе равномерной по контролируемому интервалу. Предложенное устройство позволяет обеспечить более качественную компенсацию фона по контролируемому интервалу и повысить надежность выделения и обработки сигналов.

Формула изобретения

1. ФОРМИРОВАТЕЛЬ СИГНАЛА КОМПЕНСАЦИИ ФОНА, содержащий подключенный к входной клемме пороговый элемент, выход которого подключен к сигнальному входу коммутатора, управляющий вход которого соединен с одним выходом синхронизатора, блок вычитания и интегратор, отличающийся тем, что, с целью повышения помехоустойчивости, в него введен генератор пилы, входы которого подключены к выходу интегратора и второму выходу синхронизатора, выходы коммутатора через блок вычитания подключены к входу интегратора, выход генератора пилы подключен к управляющему входу порогового элемента. 2. Формирователь по п.1, отличающийся тем, что в него введены дополнительные коммутатор, блок вычитания, генератор пилы и два интегратора, выход порогового элемента подключен к входу дополнительного коммутатора, третий выход синхронизатора подключен к управляющему входу дополнительного коммутатора, выходы дополнительного коммутатора подключены к входам дополнительного блока вычитания, выход которого через последовательно соединенные дополнительные интегратор, генератор пилы и второй интегратор подключен к управляющему входу порогового элемента, управляющий вход дополнительного генератора пилы подключен к выходу синхронизатора.

РИСУНКИ

Рисунок 1