Однородный спектро-коррелометр

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

Б P E T E H H я >970382

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 06.04.81(21) 3275385/18 24 (51) М.Ktl з с присоединением заявки № (23) Приоритет

G 06 F 15/336

Государственный комитет

СССР но делам изобретений и открытий (33) УДК 681 ° 323 (088. 8) Опубликовано 30.10.82 ° Бюллетень ¹ 40

Дата опубликования описания 30 ° 10. 82 (72) Авторы изобретения

В. И. Якименко, A. Ф. Бульбанюк,. A. П. Р и Н. В. Попенко

Ленинградский ордена Ленина электротехнич им. В. И. Ульянова. (Ленина) (71) Заявитель (54) ОДНОРОДНЫЙ СПЕКТРО-КОРРЕЛОИЕТР

Изобретение относится к специализированным средствам иэмерительно-вычислительной техники, предназначенным, для исследований вероятностных характеристик сигналов, использования в устройствах распознавания, например, в радиофизике, океанологии и других областях.

Известен однородный спектро-коррелометр, содержащий последовательно со» единенные идентичные блоки обработки первого типа и два блока обработки второго типа, включенные на входе процессора и на выходе последнего блока обработки первого типа, а выходы второго блока обработки второго типа соединены с входами запоминающего устройства произвольного доступа, управляющий вход которого соединен с бло" ком опроса, причем каждый блок обработки содержит арифметическое устройство и три регистра (1).

Недостаток процессора - невысокое быстродействие при вычислении корреляционных функций и большое количеств- 25 во блоков памяти арифметических устройств.

Наиболее близким к предлагаемому является одйородный спектро-коррелометр дискретного йринципа действия, 30 благодаря чему s блоках возможно изменение режимов .анализа для вычисления или спектра, или корреляционной функции. (Однородный спектро-коррелометр содержит входной блок, к первому выходу которого подключен генератор базисной функции и последовательно соединенные амплитудно-импульсный преобразователь И/4 множитель йо-распределительных ячеек первого типа и 3N/4 множительно-распределительных ячеек второго типа, вторые входы которых через формирователь знака соединены с вторым выходом входного блока, а вторые выходы соединены с соответствующими N входами накопителя, третьи входы соединены с общей распределительной шиной, между вторым входом и вторым выходом множительно-распределительных ячеек первого типа включены последовательно соеди" ненные первый и второй кличи. Между выходом первого ключа и общей распределительной шиной включен третий ключ, выход которого через четвертый ключ соединен с вторым выходом множительно-распределительной ячейки первого типа, первый вход которой соединен с первым входом пятого, а управ" ляющий .выход через элемент ИЛИ соедп970382 нен с первым входом блока опроса, щий вход которого соединен с вторым к второму и третьему входам которого входом блока синхронизации, третий подключены соответственно выходы и четвертый выходы которого соединесчетчика выборок и счетчика циркуля- ны соответственно с входами первого ций, четвертый вход соединен с управ- и второго счетчиков, множительно-расляющим входом амплитудно-импульсного 5 пределительные ячейки первой и вто,преобразователя и соответствующим в - рой .групп;, первые входы регистров одом тактирующего устройства, вторбй которых подключены к соответствующим выход которого соединен с управляющим выходам первого коммутатора, первые входом формирователя знака, третий вы- входы первых ключей ячеек первой групход с управляющими входами входного 10 пы объединены и подключены к выходу блока и счетчика выборок, а четвертый формирователя знака, выход первого клювыход - с первым входом блока опроса ча соединен с входом второго и третьи входом счетчика циркуляций. При его ключа, выход второго ключа и четэтом блок опроса содержит последОва- вертого ключа объединены и подключены тельно соединенные формирователь ад- 15 к соответствующему входу накопителя, реса, два регистра адреса, два дешиф- выход третьего и вход-четвертого клюратора и коммутатор, общий выход, ко-, ча объединены и подключены к общей торого соединен с управляющим входом распредели ельной шине, первый вход регистра каждой множительно"распреде- пятого ключа первой множительно-рас» лительной ячейки,а другие М/4 выходов, yp ..пределительной ячейки первой группы коммутатора соединены с управляющим . подключен к выходу амплитудно-импульвходом регистра в N/4 множительно- оного преобразователя, первые входы распределительных ячейках первого ти- пятых ключей каждой следующей ячейки па, причем в каждой из 3/4 М множи- первой группы соединены с выходом ретельно-распределительных ячеек второ- гистра предыпущей ячейки первой груп25 го типа регистры включены непосредст- пы, число которых равно N/4, где N венно между первыми входом и выходом число разрядов накопителя, вход реячеек, первый ключ включен между вто- гистра и управляющий вход первого клюрыми входом и выходом, второй ключ - ча множительно-распределительной ячей1 между втбрым выходом и обцей распреде- ки второй группы объединены и подклюлительной шйной, а управляющий вход чены к выходу регистра предыдущей

° первого ключа соединен с информацион- ячейки, а вход регистра первой ячей" ным входом регистра (23. ки второй группы объединен,с управляСуцественным недостатком прототипа ющим входом первого ключа и подключен является необходимость наличия гене- к выходу регистра последней ячейки .Ратора базисной функции с высокоста- 5 первой группы, входы первых ключей бильной амплитудой гармоники . необхо- объединены и подключены к выходу фордимость предварительной "записи" орди- . мирователя знака, выходы первого и нат гармоники в регистры ячеек перво- второго ключей ячеек второй группы

ro типа перед вычислением спектра, объединены и подключены к входам нат.е. излишняя сложность аппаратурного40 копителя с N/4-1 по И, входы вторых рваения. ключей ячеек второй группы объединены цель изобретения — упрощение аппа- и подключены к общей распределительратуры за счет увеличения степени ее ной шине, выходы синхронизации регист" однородности (из-за уменьшения коли- ров множительно-распределительных ячечества вспомогательных блоков). (45 ек подключены к последнему выходу

Поставленная цель достигается тем, первого коммутатора, введены второй что в однородный спектро-коррелометр, коммутатор, элемент задержки, тригсодержащий элемент ИЛИ, блок согласо- гер, дифференцирующее звено, и в мнования, входы которого являются соот- жительно-распределительные ячейки ветственно первым и вторым входами,® первой группы - элемент И и шестой спектро-коррелометра, выходы блока ключ, выход которого соединен с персогласования соединены с информацион- вым входом элемента И и с управляющим ными входами соответственно формиро- входом первого ключа, второй вход вателя знака и амплитудно-импульсно- элемента И соединен в i-й множитель". го пРеобразователя, управляющие вхо- но-распределительной ячейке первой которых.и блока согласования под- группы c i-м: выходом регистра, выючены соответственно к первому, ходы всех элементов И подключены к второму и третьему выходам блока син- соответствующим входам элемента ИЛИ, хронизации, первый и второй счетчики, выход которого объединен с выходом выходы кОторых соединены соответст- блока синхронизации и подключен к

Венно с первым и вторым входами бло- ® входу второго счетчика и элемента ва- ка формирования адреса, выхоц которо- держки, выход которого соединен с

ro подключен к входу регистра ад- входом триггера, выход которого подреса, выход которого через дешифра- ключен к входу дифференцирующего зветор соединен с управляющим входом на, выход которого объединен с вхо,первого коммутатора, синхронизирую 65 дом элемента запаздывания и подклю-

970382 торой. соединен с первым входом ключа 1?, а управляющий выход через элемент HJIH б соединен с входом счетчика 9 циркуляций и первым входом блока 11 опроса.

К второму и третьему входам бло/ ка 11 опроса подключены соответственно выходы счетчика 10 выборок и счетчика 9 циркуляций, четвертый вход соединен с управляющим входом амплитудно-импульсного преобразователя 2 и соответствующим выходом блока 4 синхронизации, второй выход которого соединен с управляющим входом формирователя 3 знака, третий выход с управляющими входами блока 1 и счетчика 10 выборок, а четвертый выход — с первым входом блока 11 onроса.

Блок 11 .опроса содержит последовательно соединенные блок 26 формирования адреса, регистр 27 адреса, дешифратор 28 и коммутатор 29, общий выход которого соединен с управляющим входом регистров 13 и 20 каждой множительно-распределительной ячейки 5 и

7 групп, а другие N/4 выходов коммутатора 29 соединены с управляющим входом регистра 14 в N/4 множительнораспределительных ячейках 5 первого типа.

В каждой из 3/4 И множительно-распределительных .ячеек 7 второй группы регистры 20 включены непосредственно между первыми входом и выходом ячеек, ключ 21 включен между вторыми входо л и выходом, ключ 22 между- вторым выходом и общей распределитель" ной шиной, а управляющий вход ключа

21 соединен с информационным входом регистра 20.

Множительно-распределительные ячейки 5 первой группы содержат также элемент И 19 и ключ 14, первый и второй входы которого соединены соответственно с первы л и управляющим входами ячейки 5, выход ключа 14 подключен к управляющему входу ключа 15 и первому входу элемента И 19, а второй вход ключа 12 соединен с четвертым входом ячейки 5, выход ключа 12 подключен к входу регистра 13.

Блок 11 опроса содержит последовательно соединенные элемент 23 задержки, триггер 24, дифференцирующее звено 25 и второй коммутатор 30, выходы которого соединены с четвертым входом соответствующих множительно-распределительных ячеек 5 первого типа.

Управляющий вход второго коммутатора

30 соединен с управляющим входом первого коммутатора 29 блока 11 опроса, первый вход которого соединен с входом элемента 23 задержки и выходом дифференцирующего звена 25.

Выход элемента И 19 подключен к упРавляющему выходу множительно-распределительной ячейки 5 первой группы, 55 чен к входу синхронизации второго коммутатора, управляющий вход которого соединен с выходом дешифратора, выходы второго коммутатора соединены с вторыми входами пятых ключей, со;ответствующих множительно-распределительных ячеек первой группы, в каждой из которых вхорьн шестого ключа соединены соответственно с. Управляющим входом регистра и с первым входом пятого клича. 10

При этом количество элементарных ячеек сдвига от входа регистра до выхода i-й элементарной ячейки сдвига этого регистра пропорционально

i-му. из N/4 отсчетов базисной функ- 35 ции на интервале четверти периода ее разложения.

На фиг. 1 изображена структурная

|схема предлагаемого однородного спектро-коррелометра; на фиг. 2 б-ъ 20 приведены временные диаграммы, иллю стрирующие преобразования сигнала при вычислении спектра и формирование i-x отсчетов гармойических функций эа счет использования требуемого i-ro вывода в регистрах множительно-распределительных ячеек первой группы.

Спе ктро-корр елометр содержит блок

I согласования, амплитудно-импульсный преобразователь 2, формирователь

3 знака, блок 4 синхронизации, множительно-распределительные ячейки 5 первой группы, элемент ИЛИ б, множительно-распределительные ячейки 7 второй группы, накопитель 8, счетчи-, ки 9 и 10, блок 11 опроса, ключ 12, регистр 13, ключи 14-18, элемент И

19, регистр 20 и ключи 21 и 22. Блок

11 опроса содержит элемент 23 задержки, триггер 24, дифференцирующее 40 звено 25, блок 26 формирования адреса, регистр 27 адреса, дешифратор 28 и два коммутатора 29 и 30.

К первому выходу блока 1 согласования подключены последовательно со" 45 единенные амплитудно-импульсный преобразователь 2, N/4 множительно-распределительных ячеек 5 первой группы и ЗМ/4 множительно-распределительных ячеек 7 второй группы, вторые 50 входы которых через формирователь знака 3 соединены с вторым выходом блока 1 согласования, а вторые выходы соединены с соответствующими К входами накопителя 8, третьи входы соединены с общей распределительной шиной, между вторым входом и вторым выходом множительно-распределительных ячеек 5 первой группы включены последовательно соединенные ключи

15 и 16. Иежду выходом клича 15 и общей распределительной шиной включен ключ 17, выход которого через ключ 18 соединен с вторым выходом множительно-распределительной ячейки 5 первой группы, первый вход ко970382

Перед началом„вычисления корреля- ционной Функции Й(С) от блока 4 синхронизации поступают командные импульсы, устанавливающие формирователь 3 знака в состояние "+1" (знак коэффициента передачи сигнала), в множительно-распределительных ячейках 5 ключи 12 и 14 установлены в первое положение, подключая выход амплитудно-импульсного преобразова-. теля 2 к входу регистра 13 ячейки 5,0 и включая последовательно регистры

13 остальных ячеек 5i и регистры 20 ячеек 7.. Ключи 17, 18 и 22 закрыты, а управляющие входы всех регистров

13 и 20 подключены к общему выходу коммутатора 29 блока 11 опроса. управляющие входы ключей 15 и 21 подключены к информационным входам соответствующих регистров 13 и 20. Ключи

16 открыты.

Последовательность преобразований сигнала проводится спектро-коррелометром в соответствии с алгоритмом

Стильтьеса (аналогично (2): исследуемые сигналы x(t ) и У(t ),подаются на входы входного блока 1, с первого выхода которого сигнал у (n ь t ) в дискретной форме поступает на информационный вход амплитудно-импульсного преобразователя 2, а с второго входа через Формирователь 3 знака в непрерывной форме поступает на второй вход одновременно всех множительно- 4 распределительных ячеек 5 и 7.

В амплитудно-импульсном преобразователе 2 амплитуды отсчетов сигнала у. (и at ) преобразуются в „пачки коротких импульсов 4,> с количество м

m импульсов, пропорциональным амплитудд соответствующего отсчета сигна ла. Пачки импульсов I,„ поступают далее на первый вход ключа 12 множительно-распределительной ячейки 5.0 и че реф регистр 13 подаются в следующие яфйки 5.1, 5.2, ..., 5. (N/4-1) и далее в последовательно соединенные регистры 20 ячеек 7..1, 7.2, 7(3N/4) . По мерв продвижения пачек импульсов в регистрах 13 и 20 они одновременно поступают на управляющие входы ключей 15 и 21: .каждый короткий импульс из пачки импульсов I < на короткое время открывает соответствующие ключи 15 и 21, осуа второй вход элемента И 19 в i-й ячейке 5 первой группы соединен с выходом соответствующей i-й элементарной ячейки сдвига регистра 13. При этом количество элементарных ячеек сдвига от входа регистра 13 до выхода ячейки сдвига этого регистра 13 пропорционально i-му из N/4 отсчетов базисной функции на интервале четверти периода ее разложения.

Однородный,спейтро-коррелометр работает следуюЯим образом. ществляя выборку из непрерывного сигнала x(t ) ..

Такая дельта-модуляция осуществляется одновременно во всех множительно-распределительных ячейках спектра-коррелометра, после чего эти выборки поступают в накапливающие. ячейки накопителя 8, формируя в них соответствующие ординаты R(q дТ ) . корреляционной функции в реальной

10 масштабе времени.

Во . втором режиме работы вычисляется оценка спектра.

Предварительно ключи 12 и 14 устанавливаются во второе положение, под5 ключая информационные входы регистров 13п к соответствующим п-м выхо дам коммутатора 30, а управляющие входы этих регистров — к выходам коммутатора 29. Ключи 16 постоянно за0 крыты.

Исследуемый сигнал x(t ) подается на блок 1 согласнования, в котором производится дискретизация и запоминание отсчета х(1ьй ), который червз формирователь 3 знака считывается на второй вход множительно-распределительных ячеек 5.п. Одновременно первый тактовый импульс с выхода тактирующего устройства 4 устанавливает в счетчике 10 выборок код q 1, а с другого выхода — начальной установки - на счетчик 9 циркуляций и первый вход блока 11 опроса подается единичный импульс "1" (например, однократный разряд интегрирующей КСцепочки) . Б счетчике 9 циркуляций устанавливается код . n = О, а в блоке 11.опроса этот импульс "1" проходит через элемент 23 задержки, опрокидывает триггер 24, перепад уровней

Ю которого дифференцируется дифференцирующим звеном 25, формирующим новый импульс "1" для передачи на вход ячейки 5.0.

Так как одновременно с этим на входы формирователя 26 адреса поданы коды q = 1 и п = О, то на его выходв формируется код произведения а о = х п = О, который пересылается в регистр адреса 27 и через .цешифратор 28 открывает одноименные ключи

"О" в коммутаторах 29 и 30. Благодаря этому тактовые управляющие импульсы поступают на управляющий вход регистра 13 в ячейке 5.0, а единичный им55 пульс "1" через четвертый вход ячейки 5.0 и ключ 12 на информационный вход этого же регистра 13. Каждый тактовый импульс продвигает единичный импульс "1" в следующую элемен. тарную ячейку сдвига регистра 13.

В результате этого после М-ro такто° вого импульса импульс "1" поступает На M-й отвод регистра 13, который соединен с входом элемента И 19.

Одновременно тактовые импульсы

6$ через ключ 14 поступают на второй

970382

10 вход элемента И 19 и на управляющий вход ключа 15, с выхода которого дельта-модулированные короткие импульсы амплитуды, равной х(1ь t), поступают далее через ключи 17 и 18 на первый вход накопителя 8. При поступлении )М-ro тактового импульса он одновременно .воздействует на оба входа элемента И 19, поступает на его выход и через элемент ИЛИ б на вход счетчика 9 циркуляций и вход цепи элемент задержки 23 — триггер ,24 - дифференцирующее звено 25. В результате этого на выходе формирователя адреса 26 формируется код нового произведения а „,, = с11 х и., = 1, благодаря чему откроются ключи "1" в коммутаторах 20 и 30, а ключи "0" закроются. Этим завершается первая циркуляция (n = О) микро..1пульсов, эквивалентная умножению отсчета сигнала х(1 д t) на отсчет с номером "0" гармонической функции.

При второй циркуляции (n = 1) к выходу "1" коммутатора 29 подклю:чен управляющий вход регистра 13 множительно-распределительной ячейки 5.1, а к выходу "1" коммутатора подключен через ключ 12 информационный. вход этого регистра, на который подается единичный импульс с выхода дифференцирующего звена 25. Продвижение этого импульса в регистре 13 ячейки 5.1 осуществляется при помощи тактовых импульсов, как и в предыдущем случае, но дельта-модулированные имйульсы с выхода ключа 15 ячейки 5.1 поступают на второй вход

° накопителя 8. Накапливание прекращается при подаче (M- 1)-го тактового импульса: он поступит на оба входа элемента И 19 этой ячейки, в результате чего пройдет на выход элемента И 19 и через вход "1" элемента

ИЛИ б в блоки формирования адреса и опроса. Вторая циркуляция эквива. лента умножению отсчета х(1ьй) на отсчет с номером "1". функции cos. !

После N циркуляций в ячейках накопителя 8 будет сформировано произведение отсчета х(1 4 t) íà N отсчетов гармонической функции cos йа периоде разложения 2 я (фиг. 2 б ) .

При этом результаты дельта-модуляции в каждой из N/4 множительно-распределительных ячеек 5 с соответствующим знаком, задаваемо фоцмирова- телем 3, распределяются на N входов накопителя 8 через общую распределительную шину, к которой подключены входы всех ключей 18 и 22, поочередно открываем))х блоком 11 опроса

)(связи не показаны как очевидные).

При получении в блоке 1 согласования второго отсчета сигнала х(2 ь t) он запоминается и через формирователь 3 знака подключен к второму входу множительно-распре)делительных ячеек 5.(И/4-1).B счетчике 10 выборок установлен код

2;вследствие чего в формирователе 26 адреса будет формироваться

5 последовательный ряд адресов а - "2 „, т.е. адреса ключ ей коммутаторов 29 и 30 с номерами, изменяющимися с шагом 2n. Вследствие этого дельта-модулированные отсчеты

10 образовываются на выходах ключей

15 ячеек 5 ° 0-5.2-5.4 - и т.д. и распределяются на те же входы 1, 2, 3, ..., N накопителя 8, в результа,те чего в накопителе 8 предыдущие

15;отсчеты суммируются с новым рядом

)отсчетов, пропорциональным произведению х(2д t) íà ebs удвоенной, частоты (фиг. 2 6 ) .

Аналогичные преобразования осу>0 (ществляются для отсчетов q = 3, 4, N. Процедура обработки при этом производится в соответствующих ячейках 5 ° i где номер i изменяется с шагом ьа = q х и, в результате чего после окончания обработки всего сигнала в накопителе 8 накапливается сумма дельта-модулированных выборок, описываемая выражением:

40 где К - масштабный коэффициент шкалы частот; дй — шаг дискретизации входного

35 сигнала; д С вЂ” шаг дискретизации гармони ческой функции и результата вычислений (фиг. 2ъ );

К вЂ” номер перехода гармонической функции через нулевой уровень, определяющий полярность сигнала с выхода Формирователя знака.

Представление отсчетов cos-фун45 кции В виде пОследОвательнОсти Вре менных интервалов, задаваемых регистрами с отводами, соединенными с элементами И,.позволяет исключить в явном виде генератор гармонической фУнкции (неоднородный блок) иэ состава аппаратуры однородной структуры, заменив его на распределенные .в ячейках регистры. Это существенно упростило анализатор, исключив также необходимость предварительной записи ординат гармонической функции в со ответствующие регистры ячеек первого типа перед вычислением спектра.

Такая процедура вычислений и организации структуры аппаратуры не

40 только позволили уменьшить затраты времени на установку .начальных условий вычисления, но и привели к уменьшению трудоемкости изготовления блоков, упрощению блока опроса, 6S исключив ряд счетчиков и дешифрато970382

12 ров, что в совокупности является критериями простоты аппаратуры и приводит к существенному техникоэкономическому эффекту °

Формула изобретения

Однородный спектро-коррелометр, содержащий элемент ИЛИ, блок согласования, входы которого являются со- 10 ответственно первым и вторым входами спектро-коррелометра, выходы блока согласования соединены с информационными входами соответственно формирователя знака и амплитудно- 15 импульсного преобразователя, управляющие входы которых и блока согласования подключены соответственно к первому, второму и третьему выходам блока синхронизации, первый и 20

-второй счетчики, выходы которых соединены соответственно с первым и вторым входами блока формирования адреса, выход которого подключен к входу регистра адреса, выход ко-. 25 торого через дешифратор соединен с информационным входом первого коммутатора, управляющий вход которого соединен с вторым входом блока синхронизации, третий и четвертый выходы которого соединены соответст.венно с входами первого и второго счетчиков, множительно-распределительные ячейки первой и второй групп, состоящие из ключей и регистров, первые входы регистров подключены к соответствующим выходам первого коммутатора, первые входы первых ключей ячеек первой группы объединены и подключены к выходу формирователя знака, выход первого ключа каж- 40 дой множительно-распределительной ячейки первой группы соединен с входом второго и третьего ключа своей ячейки, выход второго ключа и четвертого ключа в каждой множительно- 45 распределительной ячейке первой группы объединены и подключены к соответствующему входу накопителя, выход третьего ключа подключен к входу четвертого ключа своей ячейки, пер- 5Q вый вход пятого ключа первой множительно-распределительной ячейки первой группы подключен к выходу амплитудно-импульсного преобразователя, первые входы пятых ключей каждой 55 с едующей ячейки первой группы сое Кнены с выходом регистра предыдщей ячейки первой группы, число которых равно N/4, где N - число разрядов накопителя, вход регистра и управляющий вход первого ключа каждой множительно-распределительной ячейки второй группы объединены и подключены к выходу регистра предыдущей ячейки, а вход регистра первой ячейки второй группы объединен с управляющим входом первого ключа и подключен к выходу регистра последней ячейки первой группы, входы первых ключей множительно-распределительных ячеек второй группы объединены и подключены к выходу формирователя знака, выходы первого и второго ключей множительно-распределительных ячеек второй группы объединены и подключены к входам накопителя с N/4-1 по N, входы синхронизации регистров множительно-распределительных ячеек подключены к последнему выходу первого коммутатора, отличающийся тем, что, с целью упрощения спектрокоррелометра, в него введены второй коммутатор,.элемент задержки, триггер, дифференцирующее звено и в множительно-распределительные ячейки первой группы-элемент И и шестой ключ, выход которого соединен с первым входом элемента И и с управляющим входом первого ключа, второй вход

Ьлемента И соединен в 1-й множитель но-распределительной ячейке первой группы с i-м выходом регистра, выходы всех элементов И подключены к соответствующим входам элемента ИЛИ, выход которого объединен c âûõîäîì блока синхронизации и подключен к входу второго счетчика и элемента задержки, выход которого соединен с входом триггера, выход которого подключен к входу дифференцирующего звена, выход которого объединен с входом элемента запаздывания и подключен к входу синхронизации второго коммутатора, управляющий вход которого соединен с .выходом дешифратора, выходы второго коммутатора соединены с вторыми входами пятых ключей, соответствующих множительнораспределительных ячеек первой группы, в каждой из которых входы шестого ключа соединены соответственно с управляющим входом регистра и с первым входом пятого ключа.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

9 742948, кл. G 06 F 15/336, 1978.

2. Авторское свидетельство СССР по заявке Р 2916741/18-24, кл. G 06 F 15/332, 1980.

970382

ДЪ

° °

° °

° ° е °

4

° °

° °

° °

Ее

° °.- ° .

tPue, 2

Составитель В. Жовинский

Редактор Е. Папп Техред Ж.Кастелевич Корректор Н ьуряк

Заказ 8389/60 Тираж 731 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Рауыская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4