Устройство фазирования импульсов

Иллюстрации

Показать все

Реферат

 

Союз Советскик

Социалкстическик

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ п1 978376 (61) Дополнительное к авт. casa-ay (22)Заявлено 1 3. 05, 80 (21) 2923991 /1 8-09 (51) М. Кл.

Н 04 1 7/02 с присоединением заявки М Ъаудэротваиный комитет

СССР ио делам изобретений и открытий (23) Приоритет

Опубликовано 30. 1 1 . 82, Бюллетень № 44 (53) УДК 621.394 °,662 (088 Л) Дата опубликования описания 30. 11.82 (72) Авторы изобретения

Б.П.Алексеев и A.Е.Кальной (7l) Заявитель (54) УСТРОЙСТВО ФАЗИРОВАНИЯ ИМПУЛЬСОВ

Изобретение относится к связи и может использоваться в цифровых системах передачи дискретных сигналов.

Известно устройство фазирования импульсов, содержащее последователь5 но соединенные задающий генератор, линию задержки и коммутатор, к управляющим входам которого подключены выходы реверсивного счетчика, .к уп- .,о равляющему входу которого подключен выход фазового дискриминатора, к первому входу которого подключен выход синхронизатора $1).

Однако известное устройство работает только на одной номинальной ча" .стоте фазирования.

Целью изобретения является расши" рение.рабочего диапазона частот фазирования. 20

Для достижения указанной цели в устройство введены элементы И и ИЛИ и блок сравнения фаз, при этом выходы реверсивного счетчика через эле2 мент И подключены к одному из входов элемента ИЛИ, к другому входу которого подключен выход блока сравнения фаз, а .выход элемента ИЛИ подключен к установочному входу реверсивного счетчика, выход синхронизатора подключен к счетному входу реверсивного счетчика и к первому входу блока сравнения фаз, к второму входу кото" рого подключен средний отвод линии задержки и соответствующий информационный вход коммутатора, выход ко" торого подключен к второму-взводу фа. зового дискриминатора.

На чертеже приведена структурная электрическая схема предлагаемого устройства.

Устройство фазирования импульсов содержит задающий генератор 1, линию

2 задержки, коммутатор 3, рвверсивный счетчик 4, фазовый дискриминатор

5,, синхронизатор 6, блок 7 сравнения фаз, элемент ИЛИ 8 и элемент И 9.

9783?6

Устройство работает следующим оЬразом.

Последовательность импульсов с задающего генератора 1 поступает на вход линии 2 задержки, с отводов ко- 5 торой последовательности тех же> но сдвинутых по фазе импульсов поступают на информационные входы коммутатора 3. На его выход проходит лишь последовательность, поступающая на информационный вход, который соответствует коду, подаваемому на управляющие входы I оимутатора 3 с выходов реверсивного счетчика 4. Эта последовательность импульсов поступает 15 на вход фазового дискриминатора 9> где происходит сравнение ее фазы с фазой сигнала, приходяц<егo с синхронизатора 6, Полученный в результате сравнения сигнал расфазирования по" 20 ступает на управляюц>ий вход реверсив ного счетчика 4, который в соответствии с ним производит вычитание или прибавление единицы при поступлении каждого импульса с синхронизатора 6 25 на его счетный вход, Тогда код на выходе реверсивного счетчика 4 изменяется, что влечет за собой однознач. но сму соответствующее переключение коммутатора 3 на пропускание после- 50 довательности, поступающей с предыду. щей или последующей ступени ли><<ии

2 задержки. Iàêèì оЬразом, устанавливается соответствие фаз последовательности импульсов на выходе комму- 35 татора 3 с сигналом> поступающим с синхронизатора 6.

Одновременно с этим в Ьлоке 7 срав нения фаз постоянно сравниваются фазы последовательности импульсов на среднем отводе линии 2 задержки и сигнала, поступающего с синхронизатора 6. В случае их совпадения на выходе блока 7 .сравнения фаз появля45 ется сигнал, который поступает через элемент ИЛИ 8 на установочный вход реверсивного счетчика 4, устанавливая его в состояние, соответствующее пропуску через коммутатор

3 последовательности со среднего от50 вода линии 2 задержки> которая в это время совпадает по фазе с сигналом, поступающим с синхронизатора 6. Это позволяет осуществлять фазирование как на низкой частоте, когда полно" стью используется вся линии 2 задержки, так и на высокой частоте, когда используется только ее часть.! (роме того> если реверсивный счетчик 4 досчитает до состояния, соответствующего пропуску через коммута" тор 3 последовательности с первого или последнего отвода линии 2 задержки, а фаза последовательности с ее среднего отвода не совпадает с фазой сигнала на выходе синхронизатора 6, следующим шагом устройство обязательно перейдет на пропускание последовательности, поступающей на последний вход коммутатора 3. iàê как он объединен со средним его входом, на выход коммутатора 3 поступит Ilo следовательность импульсов со среднего отвода линии 2 задержки, При этом элемент И 9 обнаружит это состояние реверсивного счетчика 4 и через элемент ИЛИ 8 установит его в сос тояние, соответствующее пропусканию через коммутатор 3 этой же последовательности> но через его средний информационный вход, т.е. в исходное с«>стояние, Таким оЬразом, шаг, соответствующий переходу от последовательности, поступающей с первого или последнего отвода линии 2 задержки, к последовательности, поступающей с ее среднего отвода, также является обычным шагом в процессе поддержания фазирования. Благодаря этому линия 2 задержки может иметь на два звена задержки меньше (по числу отводов)> чем эле.мент И 9, а устройство фазирования будет устойчиво работать и в том случае, если разность фаз между последовательностью на среднем выходе линии 2 задержки и на ее первом и последнем вь!ходах меньше периода частоты задающего генератора на максимально допустимую величину шага коррекции.

В целом работу устройства фаэирования импульсов можно представить следуюц<им образом.

Пусть в начальный момент фаза сиг" нала на выходе синхронизатора 6 соответствует фазе последовательности на среднем выходе линии 2 задержки, тогда реверсивный счетчик 4 установлен блоком 7 сравнения фаэ в состояние, соответствующее пропусканию через коммутатор 3 последовательности импульсов> поступающей на его средний информационный вход.

g78376 нять (изменяя тем самым и шаги кор- рекции) по такому закону:

1СГ, ЕСЛ 14 .Е ЦС <

О1Х 1 =

5 1 4 1-1

d $ „если 2 ш ъ — км 1 =" иОХ где i=i,2..n-i; „ 0+4

Я f

0 1 " количество выводов линии 2 задержки, Д„- i-й. шаг коррекции, равный разйости фаз между импульсными последовательностями на (n-i) и (и-1+1)

5 или (n+i-1) и (n+i) выходах линии 2 задержки, О - заданная относительная величина шага коррекции, - максимальная частота из диапазойа частот, в котором работает устройство фазирования.

Необходимо отметить, что при ohpe-,, делении шагов коррекции, а также общей величины задержки на линии 2 эа-! держки должны быть учтены их возможные изменения вследствие влияния

" каких-либо дестабилизирующих факторов, Для нормальной работы устройства необходимо выполнение следующих ус" повий Д „„ 5 <,1 < Го, Если происходит постепенное рас- фаэирование сигнала с выхода синхронизатора 6 и последовательности на среднем выходе линии 2 задержки, то при его некоторой наперед заданной величине блок 7 сравнения фаз прекращает выдачу сигнала, и тогда реверсивный счетчик 4 производит, в

I зависимости от знака расфазирования, прямой или обратный счет импуль- 1 сов, поступающих на его счетный вход.

Изменение кода на выходе реверсивного счетчика 4 влечет эа собой последовательное переключение импульсных последовательностей, проходящих через коммутатор 3. Это происходит до тех пор, пока фаза сигнала синхронизатора 6 не совпадает с фазой импульсов на среднем выходе линии 2 задержки (с заданной расчетом точностью), 20 что выявится блоком 7 сравнения фаз, или пока на выходе реверсивного счетчика не появится код, соответствующий пропусканию последовательности импульсов через последний 2и-й информационный вход коммутатора 3, что выявится элементом И 9. В этих случаях через элемент ИЛИ 8.на вход установки реверсивного счетчика 4 поступает сигнал, который устанавли- 50 вает его в состояние, которое было в начальный момент описываемого цикла.

Далее процесс работы устройства повторяется, 35

Оредла гаемое устройство фаз ирования импульсов может работать в лабом интервале частот, ограниченном по низкой частоте величиной времени

40 задержки линии 2 задержки, а по высокой частоте - быстродействием уст1ройства, при этом, если работа про-! исходит на высоких частотах интервала, используется только часть линии

2 задержки, прилегающая к ее середи45 не, при понижении частоты в работу включаются выводы линии 2 задержки, все далее и далее отстоящие от ее середины. Так как обычно требуется, чтобы при этом оставалась постоянной относительная величина lUBf а коррекции, то при понижении частоты абсо" латная величина шага коррекции увеличивается, поэтому в предлагаемом устройстве фазирования величину задержки последовательности импульсов задающего генератора в линии 2 задержки от выхода к выходу следует измеД иах 1 1т, и ax i где Ьт„ - максимальная абсолютная величина шага коррекции фазы, С4 — задержки между моментом . прихода на информационный вход коммутатора 3 положительного фронта импульса последовательности, проходящей через него, и моментом измене" ния кода на управляющих входах коммутатора 3 Гв — пауза между отрицательными импульсами последовательности, поступающей с задающего генератора 1;

Т„„„-д - минимальный период импульсов эадаащего генератора (тактирования сигнала синхронизации), при котором работает устройство фазирования.

Использование в предлагаемом устройстве элементов И, ИЛИ и блока сравнения фаэ, а также линии задержки, у которой величина задержки от выхода к выходу изменяется так, что относи" тельная величина шагов коррекции ос" тается постоянной, исключает необходимость в жестких требованиях к стабильности частот, параметров ста-.

Составитель В,Евдокимова

Редактор И.Михеева Техред И.Тепер Корректор Е,Рошко аказ 9 3 ираж одписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035. Москва, л-35, Раушская наб., д, 4/5 филиал 4 I I атент, г. жгород, ул. роектная, бильности линии задержки, а также обеспечивает возможность применения одного устройства фазирования для многих частот, например пяти заданных частот, в одной линии связи, I

Формула изобретения

Устройство фазирования импульсов, содержащее последовательно соединенные задающий генератор, линию задержки и коммутатор, к управляющим входам которого подключены выходы реверсивного счетчика, к управ" ляющему входу которого подключен выход фазового дискриминатора, к первому входу которого подключен выход синхронизатора, о т л и ч а ющ е е с я тем, что, с целью .расширения рабочего диапазона частот фазирования, введены элементы И и ИЛИ

8376 8 и блок сравнения фаз, при этом выхо ды реверсивного счетчика через эле-у мент И подключены к одному из входов элемента И11И, к другому входу которого подключен выход блока сравнения фаэ, а выход элемента ИЛИ подключен к установочному входу реверсивного счетчика, выход синхронизатора подключен к счетному входу

10 реверсивного счетчика и к первому вхо ду блока сравнения фаз, к второму входу которого подключен средний отвод линии задержки и соответствующий информационный вход коммутато15 ра, выход которого подключен к второму входу фазового дискриминатора.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

20 в 613511, кл, Н 04 L 7!02, 1977 (прототип).