Устройство для ускоренных испытаний на надежность узлов и элементов радиоэлектронной аппаратуры

Иллюстрации

Показать все

Реферат

 

О П И С А Н И Е,,980028

ИЗО6РЕТЕН ИЯ

Союз Советски к

Социалистическик

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6! ) Дополнительное к авт. свид-ву (22) Заявлено 03.04.81 (21) 3301237/18-21 с присоединением заявки М (23) Приоритет

Опубликовано 07.12.82. Бюллетень йе 45

Дата опубликования описания 07.12.82

-(51) М. Кл.

601 31/28

9оударстакавк каапттет

СССР ао аеаак иэабретеккк и открытий (53) УДK621.317 .333(088.8) К. Г. Гусев, В. П. Улитенко, Г. А. Иванов, В. Я. Жихарев,, С, М. Бабий и Б. В. Потапов (72) Авторы изобретения

Харьковский ордена Ленина авиационный институт им. Н. Е. Жуковского (71) Заявитель (54) УСТРОЙСТВО ДЛЯ УСКОРЕННЫХ ИСПЫТАНИЙ

НА HAljEKHCXTb УЗЛОВ И ЭЛЕМЕНТОВ

РАДИОЭЛЕКТРОННОЙ АППАРАТУРЫ

Изобретение относится к электропечи мерительной технике и может быть иопользовано при создании устройств для испытания на надежность радиоэлектронных узлов и их элементов как на стадии

5 их проектирования, так и при их серийном производстве.

Известно устройство для автоматического количественного и качественного контроля электрических и временных

° параметров, работающее по сменной прот рамме и состоящее из блоков контроля параметров и обработки данных, содержащих измерительные и контрольные схемы, блокостимулирующих сигналов, блоков коммутации ввода программы, дешифратора, блока управления и выходных устройств (1 1 .

zo

Недостатком данного устройства является невозможность проведения ускоренных испытаний в условиях, максимально приближенных к реальным.

Наиболее близким к предлагаемому по технической сущности является устройство, содержащее блок управления, выходы которого соединены соответственно с первыми входами блока памяти, анализатора, блока индикации и программного блока, а также с. входом блока формирования тестов, выход которого соединен с одним из входов испытуемого объекта, выход которого соединен с вторым входом анализатора, выходы которого соединены соответственно с третьими входами блока памяти, блока управления, и программного блока, первый выход которого соединен с первым: входом блока управления, а многоканаль ный выход — с многоканальным входом блока коммутации, другие входы которого соединены соответственно с выходами блока питания и эквивалентной нагрузки, а выходы — с соответствующими входами испытуемого объекта, при этом выход блока памяти соединен с вторым входом блока индикации1 2) .

М0028

Недостатками известного устройства являются невысокая точность и недоста-, точное быстродействие.

Пель изобретения — повышение точности и быстродействия.

Поставленная цель достигается тем, что устройство для ускоренных испыта-, ний на надежность узлов и элементов радиоэлектронной аппаратуры, содержашее О блок управления, выходы которого соединены с первыми входами блока памяти, анализатора, блока индикации, и прог раммного блока а также с входом блока формирования тестов, выход которого

15 соединен с одним из входов испытуемосго объекта, выход которого соединен с вторым входом анализатора, выходы которого соединены с треьими входами блока памяти, блока управления и прог20 раммного блока, первый выход которого соединен с первым входом блока управления, а многоканальный выход - с многоканальным входом блока коммутации, другие входы которого соединены соответственно с выходом блока памяти и эквивалентной нагрузки, а выходы — с соответствуюшими входами испытуемого объекта, при этом выход блока памяти соединен с вторым входом блока ин30 дикации, снабжено дополнительным программным блоком, генератором случайных импульсов, блоками повышенных электрических нагрузок, вибрационных нагрузок, повышенной тепловой нагрузки, электромагнитных импульсов и ИК-излучений, З5 а также счетчиком циклов, и суммарных наработок, при этом первый вход счетчика циклов и суммарных наработок соединен с соответствуюшим выходом блока управления, второй вход — с первым выходом генератора случайных импульсов, третий вход — с одним из выходов анализатора, а выход — с вторым входом . блока памяти, первый вход генератора случайных импульсов соединен с задаюшим выходом блока управления, второй вход - с первым выходом дополнительного программного блока, его первый выход - с многоканальным входом блока коммутации, а второй выход — с одним из входов дополнительного .программного блока, другой вход которого соединен с вторым выходом программного блока, второй выход — с вторым входом блока управления, а другие выходы — соот- 55 ветственно с входами блоков повышенных электрических нагрузок, вибрационных нагрузок, повышенной тепловой нагрузки, электромагнитных импульсов и ИК-излучений, выходы которых соединены с соответствуюшими входами эу» вивалентной нагрузки и испытуемого объекта.

На чертеже представлена структурная схема устройства.

Схема содержит блок 1 управления, генератор 2 случайных импульсов, блок

3 памяти, счетчик 4 циклов и суммарныхнаработок, программный блок 5, дополнительный программный блок 6, блок 7 формирования тестов, блок 8 коммутации, блок 9 повышенных электрических нагрузок, блок 10 вибрационных нагрузок, блок 11 повышенной тепловой нагрузки, блок 12 электромагнитных импульсов, блок 13 ИК-излучений, анализатор 14, испытуемый объект 15, эквивалентную нагрузку 16, блок 17 питания и блок 18 индикации.

Устройство работает следуюшим образом.

По команде с блока 1 управления обнуляются регистры в блоке 3 памяти и счетчик 4 циклов и суммарных наработок. Одновременно блок 1 управления выдает сигнал " Разрешение" на первый программный блок 5, который в соответствии с заложенными в программе кодами выдает команду блоку 8 коммутации на подключение в испытуемом объекте 15 элементов, образуюших испытуемый узел, и на дополнительный программный блок 6 для настройки генератора 2 случайных импульсов по определенному закону согласно жесткой программы, заложенной в дополнительном программном блоке 6. По окончании коммутации начального набора комплектуюших элементов и выполнения программы настройки генератора 2 случайных импульсов блок 8 коммутации и дополнительный программный блок 6 выдают сигналы "Готовность" на блок

1 управления. После этого блок 1 управления запускает генератор 2 случайных импульсов, по команде которого блок 8 коммутации в соответствии с заданным законом распределения осушествляет случайно-циклическое подключение испытуемого объекта к блоку

17 питания. Одновременно с генератора

2 случайных импульсов сигналы с заданным законом распределения длительнос- тей между ними поступают на счетчик

4 циклов и суммарной наработки и на дополнительный программный блок 6, 98002& который в соответствии с сигналами генератора 2 случайных импульсов и заданной программой определяет режимы и длительности дополнительных возмущающих воздействий на испытуемый объект 15. 5

Эти возмущающие воздействия реализуются блоками 9-13, что ужесточает режим испытаний и максимально приближает его к условиям реальной эксплуата!

О ции.

Одновременно с запуском генератора

2 случайных импульсов блок 1 управления вырабатывает команду Разрешение" следующим блокам: блоку 7 формирования тестов на начало формирования тес35 товых контрольных сигналов, поступающих на вход объекта испытаний; анализатору 14, определяющему в поле допуска или за его предел.ми находятся входные сигналы испытуемого объекта; счетчику 4 циклов и суммарных наработок, который отдельно по каждому образцу элементов испытуемого объекта определяет суммарную наработку, а также количество моментов включений и выклю- 25 чений по информации, поступающей с генератора 2 случайных импульсов.

Учитывая, что длительности наличия и отсутствия дополнительных возмущающих воздействий, воспроизводимых бло- ЗО ками 9-13,могут подчиняться различным законам распределения, в процессе испытаний осуществляется перенастройка генератора 2 случайных импульсов в соответствии с программой испытаний, заложенной в программном блоке 5.

Для этого блок 5 выдает команду на перенастройку дополнительному программному блоку 6, который в соответствии со своей программой осуществляет пере- ф настройку генератора 2 случайных сигналов. При этом в случае необходимости процесс испытаний на время перенастройки может останавливаться блоком управления 1 по команде из программного блока 5. После окончания перенастройки блок 6 выдает сигнал

"Готовность" блоку управления, который выдает соответствующие команды на продолжение испытаний.

В случае отказа какого-либо элемента в испытуемом объекте анализатор 14 сообщает об этом блоку 1 управления, который останавливает работу всего устройства. Одновременно анализатор опре55 деляет код отказавшего элемента и сообшает его блоку 3 памяти, счетчику 4 и программному блоку 5. При этом по сигналу из блока 1 управления в блок

3 памяти из счетчика 4 записывается суммарная наработка и число циклов включено-выключено отказавшего элемента. Соответствующие данные об остальных элементах испытуемого устройства в счетчике 4 остаются неи;эменными. Затем по сигналу из блока

1 управления программный блок 5 в соответствии с программой испытаний и кодом отказавшего элемента вьщает сигнал блоку 8 коммутации на замену отказавшего элемента исправным из эквивалентной нагрузки. 16, после чего блок 8 коммутации выдает блоку 1 управления сигнал о готовности к продолжению испытаний.

Далее по команде блока 1 управле» ния продолжаются испытания до сле дующего отказа испытуемого объекта.

При этом в счетчике 4 значения суммарных наработок и числа циклов включено-выключено для всех элементов, кроме замененного, накапливаются с учетом предыдуших значений.

Испытания заканчиваются, когда для замены какого-либо комплектующего . элемента в эквивалентной нагрузке 16 нет исправного образца. Количество резервных исправных образцов в эквивалентной нагрузке 16 выбирается, исходя из требуемой достоверности резуль татов испытаний. Информация об отсутствии резервного образца поступает в блок 1 управления из программного, блока 5. Блок 1 управления при этом останавливает работу всего устройства и выдает команду блоку 3 памяти и блоку 18 индикации на выдачу результатов в виде номеров цикЛов, суммар- ных наработок и кодов отказавших в процессе испытаний элементов, а также общего числа циклов нагружения и суммарной наработки испытуемого узла в целом. На основании полученной информации осуществляется пересчет показателей надежности испытуемого устройства на нормальный режим эксплуатации.

Формула изобретения

Устройство для ускоренных испытаний на надежность узлов и элементов радиоэлектронной аппаратуры, содержащее блок управления, выходы которого соединены с первыми входами блока памяти, анализатора, блока индикации и программного блока, а также с

980028 входом блока формирования тестов, выход которого соединен с одним из входов испытуемого объекта, выход которого соединен с вторым входом анализатора, выходы которого соединены с третьими входами блока памяти, блока управления и программного блока, первый выход которого соединен с первым входом блока управления, а многоканальный выход - с многоканальным входом блока коммутации, другие входы котс рого соединены соответственно с выходами блока питания и эквивалентной нагрузки, а выходы — с соответствуюшими входами испытуемого объекта, при этом выход. блока памяти соединен с вторым входом блока индикации, о тл и ч а ю ш е е с: я тем, что, с целью повышения точности и быстродействия, оно снабжено дополнительным программным блоком, генератором случайных импульсов, блоками повышенных электрических нагрузок, вибрационных нагрузок, повышенной тепловой нагрузки, электромагнитных импульсов и ИКизлучений, а также счетчиком циклов и суммарных наработок, при этом первый вход счетчика циклов и суммарных наработок соединен с соответствуюшим выходом блока управления, второй

ВНИИПИ Заказ 9352/35

Тираж 727 Подписное

Филиал ППП Патент", r. У жгород,ул. Проек тн а я,4 вход - с первым выходом генератора случайных импульсов, третий вход — с одним из выходов анализатора, а выходс вторым входом блока памяти, первый

5 вход генератора случайных импульсов соединен с задаюшим выходом блока управления, второй вход - с первым выходом дополнительного программного блока, его первый выход — с многоканальным входом блока коммутации, а второй выход — с одним из входов дополнительного программного блока, другой вход которого соединен с вторым выходом йрограммного блока, второй выход — с вторым входом блока управления, а другие выходы — соответственно с входами блоков повышенных электрических нагрузок, вибрационных нагрузок, повышенной тепловой нагруз20 ки, электромагнитных импульсов и

ИК-излучений, выходы которых соединены с с соответствующими входами эквивалентной нагрузки и испытуемого объекта.

Источники информации, 2 принятые во внимание при экспертизе

1. Авторское свидетельство СССР

¹ 217729, кл. 506F 15/46, 1972.

2. Авторское свидетельство СССР

¹ 446856, кл. GO1 R 31/28, 1976

30 (прототип).