Устройство дельта-модуляции с двойным интегрированием

Иллюстрации

Показать все

Реферат

 

(72) Автор нзобретения

Н.3. Сидневец (7!) Заявятель (S4 ) УстРОИстЕО ДКЛЬтА-ИОДУЛЯЦИИ

С ДВОЙНЫИ ИЙТЕГРИРОВАНИЕИ

16

Известно также устройство, содержащее тактовый генератор, вычитатель, первый вход которого соединен с шиной входного сигнала, а второй вход через первый интегратор соединен с выходом, второго интегратора, входы которого соединены с шинами выходного сигнала и с выходом дискретизатора, первый вход которого соединен через нуль-ор« ган с выходом вычитателя 5 2 1. уо

Недостатком известного устройства является его низкая устойчивость °

Цель изобретения повышение устойчивости.

Настоящее изобретение относится к импульсной технике и может быть применено в цифровых системах связи.

Известно устройство, содержащее блок разности, компаратор, дискретизатор и два интегратора 51 3.

Недостатком этого устройства является его склонность к самовозбуждению, т. е. низкая устойчивость работы.

Поставленная цель достигается тем, что в устройство, содержащее тактовый генератор, вычитатель, первый вход которого соединен с шиной входного сигнала, а второй вход через первый интегратор соединен с выходом второ" го интегратора, входы которого соеди" иены с шинами выходного сигнала и с выходом дискретизатора, первый вход которого соединен через нуль-орган с выходом вычитателя, введены дельтамодулятор с одинарным интегрированием, элемент задержки и два элемента запрета, причем первый вход дельта" модулятора с одинарным интегрировани" ем соединен с шиной входного сигнала, второй вход соединен с выходом тактового генератора, первый выход соеди" нен с первыми входами элементов запрета, а второй выход соединен через элемент задержки с вторыми входами элементов запрета, выходы которых соединены с вторым входом дискретизато" ра.

982193

На чертеже представлено устройство дельта-модуляции с двойным интегрированием.

Устройство содержит вычитатель 1, первый вход которого соединен с шиной

2 входного сигнала, а второй вход через интегратор 3 соединен с выходом интегратора 4, входы которого соединены с выходами дискретизатора 5, пер вый вход которого соединен через нуль-10 орган 6 с выходом вычитателя 1, первый вход дельта-модулятора 7 с одинарным интегрированием соединен с шиной

2, втооой вход соединен с выходом тактового генератора 8, первый выход со- 15 единен с первыми входами элементов 9 и 10 запрета, а второй выход соединен через элемент 11 задержки с вторыми входами элементов 9 и 10, выходы которых соединены с вторым входом дискре- go тизатора 5.

Устройство работает следующим образом.

Входной аналоговый сигнал, ограниченный по спектру частот, поступает 25 одновременно на два входа: на первый вход вычитателя 1 и на вход дельтамодулятора 7 с одинарным интегрированием. Дельта-модулятором 7 с одинарным интегрированием в моменты времени, определяемые импульсами от тактового генератора 8, производится дельта-преобразование входного аналогового сигнала в прямую и инвертированную импульсные последовательности.

Прямая и инвертированная импульсные последовательности с выхода дельта-модулятора 7 с одинарным интегрированием поступают на входы элементов о запрета 9 и 10, причем прямая последовательность поступает непосредственно на основной вход элемента 9 запрета и на запрещающий вход элемента 10 запрета, а инвертированная последовательность до поступления на основной ф5 вход элемента 1О запрета и на запрещающий вход элемента 10 запрета задерживается на один такт элементом 11 задержки.

Элементы 9 и 10 производят исключение из прямой и инвертированной импульсных последовательностей дельтамодулятора 7 с комбинаций типа "единица-нуль". В результате на выходе элементов 9 и 10 вырабатываются импульсные последовательности, состоящие только из информационных импульсов, которые, совместно образуя объединенную импульсную последователь-. ность, поступают на тактовый вход дискретизатора 5.

Замкнутой одноконтурной цепью, состоящей из вычитателя 1, нуль-органа

6, дискретизатора 5 и интеграторов 3 и 4, в моменты времени, определяемые импульсами объединенной импульсной последовательности, на основе принципа дельта-модуляции с двойным интегрированием производится дельта-преобразование входного сигнала в прямую и инвертированную импульсные последовательности, которые с выхода дискретизатора 5 поступают в тракт передачи.

Прямая и инвертированная импульсные последовательности на выходе устройства дельта-модуляции с двойным интегрированием отображают квантованное значение второй производной входного аналогового сигнала.

Дельта-модуляция с двойным интегрированием при передаче информации по сравнению с дельта-модуляцией с одинарным интегрированием, обеспечивает более высокое отношение сигнал/шум квантования. Однако, если известное устройство дельта-модуляции .с двойным интегрированием запускается по тактовому входу дискретизатора 5 импульсами от тактового генератора, то оно недостаточно устойчиво и в режиме молчания, когда входной аналоговый сигнал равен нулю, склонно к самовозбуждению. Запуск настоящего устройства производится только в периоды времени, соответствующие периоду нарастания или периоду убывания входного аналогового сигнала. В паузный период работы предлагаемого устройства, который совпадает с паузным периодом работы дельта-модулятора 7 с одинарным интегрированием, запуск исключен, импульсы на тактовом входе дискретизатора 5 отсутствуют. Запуск предлагаемого устройства также исключен в периоды времени, соответствующие появлению комбинаций типа "единица-нуль" в дельта-модуляторе 7 с одинарным интегрированием, когда крутизна нарастания или убывания входного аналогового сигнала ниже предельной для дельта-модулятора 7 с одинарным интегрированием. Отсутствие запуска в указанные периоды приводит к исключению воэможности самовозбуждения предлагаемого устройства, а следовательно, повышает устойчивость работы

Формула изобретения

ВНИИПИ Заказ 9733/7о Тираж 959 Подписное

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

5 9821 предлагаемого устройства, доводя ее до устойчивости работы дельта-модулятора с одинарным интегрированием. °

Таким образом, предлагаемое устройство, сохраняя существенный выигрыш при передаче информации по сравйению с дельта-модулятором с одинарным интегрированием, в то же время позволяет довести устойчивость работы устройства дельта-модуляции с двой-18 ным интегрированием до устойчивости работы дельта-модулятора с одинарным интегрированием.

Устройство дельта-модуляции с двой-. ным интегрированием, содержащее тактовый генератор, вычитатель, первый рр вход которого соединен с шиной входного сигнала, а второй вход через первый интегратор соединен с выходом второго интегратора, входы которого соединены с шинами выходного сигнала и 2$ с выходами дискретизатора, первый вход которого соединен через нуль-орган с выходом вычитателя, о т л и ч а ю щ ее с я тем, что, с целью повышения устойчивости работы, в него введены дельта-модулятор с одинарным интегрированием, элемент задержки и два элемента запрета, причем .первый вход дельтамодулятора с одинарным интегрированием соединен с шиной входного сигнала

Э второи вход соединен с выходом тактового генератора, первый выход соединен с первыми входами элементов запрета, а второй выход соединен через элемент задержки с вторыми входами элементов запрета, выходы которых соединены с вторым входом дискретизатора.

Источники информации, принятые во внимание при экспертизе

1. Стил Р. Принципы дельта-модуляции. М., "Связь", 1979, с. 44.

2. Венедиктов И.Д. и др. Дельтамодуляция. Теория и применение. И., "Связь", 1976, с. 151-161.