Усилитель импульсов
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических республик
<и>,985941 (6!) Дополнительное к авт. саид-ву— (22) Заявлено 17.06.81. (21) 3305757/1 8-09 с присоединением заявки №вЂ” (23)Приоритет—
Онубликовано 30.12.82 Бюллетень № 48
Дата опубликования описания 06.01.83 (51)M. Кд.
К ОЗ К 5/02
3Ьеуйаротеенвй коинтет
СССР по делан наобрвтекке и отхрыткй (53) УДК 621.375. .018. 756 (088.8) (72) Авторы изобретения
И. И. Горелов и В. В. Михайлов (7!) Заявитель (54) УСИЛИТЕЛЬ ИМПУЛЬСОВ
Изобретение относится к импульсной технике и может быть использовано при усилении импульсов болыпой длительНОСТИ.
Известен усилитель импульсов, содержащий последовательно соединенные основной и пороговый усилители, а также ключ и формирователь, причем выход порогового усилителя через первую интегрируюп ую цепь соединен с инвертируюшим входом основного усилителя, а параллельно резистору первой интегрирушей цепи включен юпоч, управлякхпий вход которого соединен с выходом формирователя (.1 ) .
Однако известное устройство имеет болцпой спад плоской вершины импуль сов.
Цель изобретения - уменьшение спада плоской вершины импульсов при сох, ранении малого времени восстановления чувствительности.
Указанная пель достигается тем, что в усилитель нмпупы:ов введены вто2 рая интегрирутошая цепь, дВа компаратора и блок логического сложения, при етом вход второй интегрирукхяей цепи подключен к выходу основного усилителя, а выход - к объединенным первым входам компараторов, вторые входы которых соответственно соединены с исто Финком разнополя рных Опорных сигналоВ, Выходы компараторов через блок логического сложения подключены к входу формирователя.
На чертеже представлена структурная электрическая схема предлагаемого усгройства.
Усилитель импульсов содержит пос ледовательно соединенные основной,1 и пороговый 2 усмлители, а также, ключ
3 и формирователь 4, причем выход порогового усилители 2 через первую интегрирукапую цепь 5 соединен с инвертирукхпим входом основного усилите20 ля 1, а параллельно резистору 6 первой интегрирукхяей цепи 5 включен ключ 3, управлякеций вход кстгорого сое- динен с выходом формирователя 4, кро3 98594 ме того, усилитель импульсов содержит вторую интегрирукядую цепь 7, два компаратора 8 и 9 и блок 10 логического сложения, при этом Вход второй интегрирующей цепи 7 подключен к выходу основного усилителя 1, а выход— к обьединенным первым входам компаратором 8 и 9, вторые входы которых соответственно соединены с источником разнополярных опорных сигналов, выходы 16 компараторов 8 и 9 через блок 1О логического сложения подключены к входу формирователя 4.
Усилитель импульсов работает следукяцим образом.
Допустим, что при включении усилителя импульсов на его входе имеется постоянный уровень положительного напряжения. Так как при этом на выходе первой интегрирующей цепи 5 нулевое напряжение, то между Входами основного усилителя 1 приложено постоянное напряжение, которое усиливается и переводчт пороговый усилитель 2 в режим ограничения. В момент включения ключ
3 разомкнут, поэтому изменение напряжения на инвертирующем входе основного усилителя 1 происходит с постоянной времени Т1, обусловленной величиной резистора 6. На выходе второй интегри30 рующей цепи 7 напряжение изменяется с постоянной времени Г и стремится к уровню ограничения на выходе основного усилителя 1.
В момент времени, когда напряжение на выходе второй интегрирующей цепи 7 достигает уровня опорного сигнала + Ос, ° срабатывает компаратор 8, перепад напряжения с его выхода через блок 10 логического сложения запускает формирователь 4, который, в свою очередь, обеспечивает замыкание ключа 3. Ключ
3 шунтирует резистор 6, что приводит к уменьшению постоянной времени до величины Г и к быстрому переходу основного усилителя 1 в,линейный режим работы. Напряжение на его выходе уменьшается, что приводит к уменьшению напряжения на выходе второй интегрирующей цепи 7, обратному срабатыванию компар&тора 8 и размыканию клю- ча 3. В случае, когда в момент вклю.» чения напряжение as входе усилителя импульсов отрицательно, переюпочение постоянной времени V производится с
1 4 помощью компаратора 9. Фактически время восстановления чувствительности усилителя импульсов определяется малой постоянной времени
При подаче на вход прямоугольных импульсов постоянная времени усилителя импульсов определяется, что
1 э обеспечивает малый спад плоской вершины. Причем длительность Входного импужаа, усиливаемого с малым спадом плоской вершины, определяется величиной постоянной времени Yü è уровнем опорного сигнала U
Таким образом, положительный эффект от внедрения предлагаемого устройства заключается в уменьшении спада плоской вершины усиливаемых прямоугольных импульсов при сохранении малого времени восстановления чувствительности усилителя.
Ф ормул а изобретения
Усилитель импульсов, содержвщий последовательно соединенные основной и пороговый усилители, а также ключ и формирователь, причем выход порогового усилителя через первую интегрирующую цепь соединен с инвертирующим входом основного усилителя, а параллельно резистору первой интегрирующей пепи включен ключ, управляющий вход которого соединен с выходом формирователя, отличающийся тем,что,с целью уменьшения спада плоской вершины импульсов при сохранении малого времени восстановления чувствительности, в него дополнительно введены вторая интегрирующая цепь, два компаратора и блок логического сложения, при атом вход второй интегрирующей цепи подключен к выходу основного усилителя, а выход — к объединенным первым входам компараторов, вторые входы которых соответственно соединены с источником разнополярных опорных сигналов, выходы компар&торов через блок логического сложения подключены к sxogjf формирователя.
Источники информации, принятые во внимание при акспертизе
1. Патент Японии 14 53-45274, кл. 98(5)А11, опубпик. 1978 (прототип), 985941
Составитель В. Серов
Редактор Ю. Ковач Техред С.Мигунова Корректор А. Ференц
Заказ 10187/77 Тираж S59 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-ЗБ, Раушская наб., д. 4/5
Филиал ППП Патент, г. Ужгород, ул. Проектная, 4