Программное устройство

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советским

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 2803.80 (21) 2900471/18-10 (и1м.ка.

G 04 С 23/00

Н 03 К 17/296 с присоединением заявки Йо

Государственный комитет

СССР ио делам изобретений и открытий

„(23) Приоритет (33) УДК 681. 11 (088.8) Опубликовано 23.0133. Бюллетень Но 3

Дата опубликования описания 230183 (72) Авторы изобретения

В.3 ° Петров, Е.Ф. Тощева, С.В. Кочнев и С.И. Щепетов (71) Заявитель (54) ПРОРРАИИНОЕ VGTPOACTBO

Изобретение относится к импульсной технике, в частности к цифровым программным устройствам.

Известны программные устройства, содержащие счетчик и дешифраторы 1 .

Однако эти устройства не могут быть использованы в случае, если вй". даваемые команды должны запоминаться.

Известны также программные устройства, содержащие последовательно соединенные накопители, схемы фиксации команд и элемент совпадения, при этом выход первого накопителя соединен с входами всех схем фиксации, а выходы каждого последующего накопи теля соединеныс входамивсех последующих схем фиксации, вход первого накопителя соединен с выходомэлемента совпадения, а управляюввюй вход элемента совпадения соединен с управляющим входом первого накопителя и схема фиксации 52 3.

Недостатком известных устройств является низкая достоверность формирования команд иэ-за низкой помехоустойчивости схемы.

Целью изобретения является повышение помехозащищенности- устройства.

Укаэанная цель достигается тем, что в программном устройстве,. содержащем последовательно соединенные накопители, схемы .фиксации команд и элемент совпадения, при.этом выход первого накопителя соединен с входами всех схем фиксации, а выход каждого последующего накопителя соеди10 нен с входами всех последующих схем фиксации, вход первого накопителя соединен с выходом элемента совпаде ния, а управляющий вход элемента совпадения соединен с управляющим входом первого накопителя и схемы фиксации, выход каждой схемы .фиксации сое динен с управляющими входамн последующей схемы фиксации и накопителя.

На чертеже представлена блок-схема устройства. устройство содержит накопители

i -1м, схема 2„-2н фиксации команд, элемент 3 совпадейия, вход 4 программного устройства, управляющий вход

5 программного устройства, выходы 6 программного устройства. Выход переполнения каждого накопителя соединен с информационным входом следующего накопителя. Выходы разрядов каждого накопителя соединены с входами соответствующих схем фиксации команд, а

991361

Формула изобретения

Составитель Н.Крохин

Редактор О.Половка Техред Л.Пекарь . Корректор М.Коста

Заказ 129/64 Тираж 409 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, r. Ужгород, ул. Проектная, 4 также с входами всех последующих схем фиксации команд. Управляющий вход 5 соединен с другим входом элемента .совпадения, а также с управляющими входами первого накопителя и первой схемы фиксации команды. Выход каждой схемы фиксации команды соединен с уп,равляющими входами следующих по номе ру накопителя и схемы фиксации команды. Выходы схем фиксации команд являются выходными шинами программно-10 го устройства.

Устройство работает следующим об разом.

При отсутствии на управляющем входе 5 разрешающего сигнала все накопители и схемы фиксации команд обнулены. При наличии разрешения на входе 5 и информационных импульсов на входе 4 накопители начинают заполняться; причем сигнал обнуления сни- -О мается последовательно со следующих схем фиксации и накопителей по мере возникновения и запоминания команд на нредыдущих схемах фиксации.Схемы фиксации, в частности, могут быть построены с использованием дешифратора, выход которого подключен к установочному входу элемента памяти, выход элемента памяти соединен с выходом схемы фиксации, вход обнуления которой соединен с другим установочным входом элемента памяти.

Так как в процессе работы осуществляется последовательный процесс снятия обнуляющих сигналов с последующих узлов устройства, то это уменьшает возможность сбоя и выдачи ложных команд.

Программное устройство, содержащее последовательно соединенные накопители, схемы фиксации команд и элемент совпадения, при этом выход первого накопителя соединен с входами всех схем фиксации, а выход каждого последующего накопителя соединен с входами всех последующих схем фиксации, вход первого накопителя соединен с выходом элемента совпадения, а управляющий вход элемента совпадения соединен с управляющим входом первого накопителя и схемы фиксации, о т л и ч а ю щ е е с я тем, что, с целью повышения помехозащищенности устройства, выход каждой схемы фиксации соединен с управляющими входами последующей схемы фиксации и накопителя.

Источники информации, принятые во внимание при экспертизе.

1. Гольденберг Л.М. и др. Цифровые устройства на интегральных схемах в технике связи. М., "Связь", 1979, с. 61;

2. Обухов Ю.С. и др. Микроэлектронные устройства программного и ло= гического управления. М., "Машиностроение", 1979, с. б1.