ВАСИЛЕВИЧ ЛАРИСА АЛЕКСАНДРОВНА
Изобретатель ВАСИЛЕВИЧ ЛАРИСА АЛЕКСАНДРОВНА является автором следующих патентов:
Устройство для приема и передачи информации
ОП ИСАНИЕ ИЗОБРЕТЕН ИЯ Союз Советских Социалистических Республик (11) 5 574 ) 3 (61) Дополнительное к авт. свид-ву— (22) 3а я плена 06.08.74 (21) 2049783/09 (51) М, Кл.еН04.В3/20 -//Н 041 5/14 с присоединением заявки №вЂ” Государственный комитет Совета Министров СССР оо делам изаоретений и открытий (23) Приоритет— (43) Опубликовано 05.05.77. Бюллетень №17 (4б) Дата опубли...
557493Устройство для передачи дискретной информации
ОП ИСАНИ Союз Советскик . Социапнстическик Рвспублнк ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву(22) Заявлено 12.07.76 (2l) 2382320/18-09 с присоединением заявки Я— (23) Приоритет— (43) Опубликовано 250878.Бюллетень Pfo 31 (45) Дата опубликования описания 1307.78 (51) М. Кл. Н 04 В 3/50 Государственный комитет Совета Министров СССР по делам...
621108Устройство для передачи и приема информации о билетно- кассовых операциях
ОПИСАНИЕ ИЗОБРЕТЕНИЯ k АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (»i642757 Союз Соватскик Соцнапнстнчесиия Респубпнк (61) Дополнительное к авт. свид-ву (22) Заявлено 1504.75 (21) 2124568/18-24 с присоединением заявки № (23) Приоритет Опубликовано 150179. Бюллетень № 2 Дата опубликования описания 1501.79 (51) М. Кл. G 08 С 19/28 G 06 Г 15/26 (53) УДК 621 ° 398 (088. 8) Государственный ком...
642757Устройство для передачи дискретной информации по проводным линиям связи
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советски к СОЦИа ВИСтИЧЕСКИ К РВСНУбПИИ < о 660294 Ф /l/ (61) дополнительное к RBT. свид-Ву— (22) Заявлено 04.10.76 (21) 2409222/18 — 09 с присоединением заявки №вЂ” (23) йриоритет— Опубликовано 3004.79. Бюллетень № 16 Дата опубликования описания 300479 (51) М. Ка Н 04 L 25/40 Государственный комитет СССР по делам...
660294Устройство тактовой синхронизации
Изобретение относится к электросвязи Цель изобретения - уменьшение времени вхождения в синхронизм. Устройство содержит блок.1 вьщеления фронтов входного сигнала, фазовый дискриминатор 2, D-триггеры 3, 9 и 12, блоки 4 и 13 задержки, элементы И 5 и 6, делитель 7 частоты, счетчик 8 импульсов, элемент ИЛИ 10 и RS- триггер 11. В устройстве полный цикл работы делителя 7, равный одному...
1411990