Устройство тактовой синхронизации
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи Цель изобретения - уменьшение времени вхождения в синхронизм. Устройство содержит блок.1 вьщеления фронтов входного сигнала, фазовый дискриминатор 2, D-триггеры 3, 9 и 12, блоки 4 и 13 задержки, элементы И 5 и 6, делитель 7 частоты, счетчик 8 импульсов, элемент ИЛИ 10 и RS- триггер 11. В устройстве полный цикл работы делителя 7, равный одному тактовому интервалу, разбит на две зоны: зону опережения и зону отставания, что обеспечивает отслеживание фазы тактовых импульсов в установившемся . режиме. Перед началом приема сообщения производится грубая установка фазы . Затем обеспечивается принудительное фазирование выходньж тактовых импульсов , после чего устройство переходит в режим инерционной подстройки. После окончания приема сообщения устройство опять готово к приему очередного сообщения. Цель достигается вве- ;дением D-триггеров 3,9 и 12, злеменг та И 6 и блоков 4 и 13 задержки. 1 ил. О)
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А1 (19) (11) (51) 4 Н 04 ? 7/02
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ ИОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4098686j24-09 (22) 07,08,86 (46) 23.07.88. Вюл. Р 27 (71 ) Государственный всесоюзный цент" ральный научно"исследовательский институт комплексной автоматизации (72) Л.А.Василевич и В.Г.Иикуцкий (53) 621.7396,662 (088.8) (56) Авторское свидетельство СССР
В 886287, кл. И 04 Ь 7/02, 1980.
Авторское свидетельство СССР
У 1113893, кл. Н 04 1 7/02) 1983. (54) УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ (57) Изобретение относится к элект" роснязи. Цель изобретения — уменьшение времени вхождения в синхронизм.
Устройство содержит блок.1 выделения фронтов входного сигнала, фазовый дискриминатор 2, D-триггеры 3, 9 и
12, блоки 4 и 13 задержки, элементы
И 5 и 6, делитель 7 частоты, счетчик
8 импульсов, элемент ИЛИ 10 и RHтриггер 11, В устройстве полный цикл работы делителя 7, равный одному тактовому интервалу, разбит на две зоны: зону опережения и зону отставания, что обеспечивает отслеживание фазы тактовых импульсов в установившемся режиме. Перед началом приема сообщения производится грубая установка фазы. Затем обеспечивается принудительное фазирование выходнйх тактовых им" пульсов, после чего устройство переходит в режим инерционной подстройки.
После окончания приема сообщения уст- Я рой.тво опять готово к приему очередного сообщения. Цель достигается введением D-триггеров 3,9 и 12, элемен-. та И 6 и блоков 4 и 13 задержки. 1ил.
1411990
Изобретение относится к электросвязи и может быть использовано в системах передачи данных для автоподстройки фазы тактовых импульсов.
Целью изобретения является уменьшение времени вхождения в синхронизм.
На чертеже представлена структур1 ная электрическая схема устройства тактовой синхронизации. 10
Устройство тактовой синхронизации содержит блок l выделения фронтов входного сигнала, фазовый дискриминатор 2, первый D-триггер 3, второй блок 4 задержки, элемент И 5, допол- 15 нительный элемент И 6, делитель 7 частоты, счетчик 8 импульсов, третий
D-триггер 9, элемент ИЛИ 10, ББ"триг" гер 11 второй D-триггер 12, первый блок 13 задержки. Фазовый дискримина- 20 тор 2 содержит D-триггер !4.
Устройство работает следующим образом.
Входной сигнал поступает на вход блоха 1 вьщеления фронтов, на выходе которого в моменты смены полярнос. ти входного сигнала формируются короткие импульсы. Тактовые импульсы, синхронизированные с принимаемыми информационными посылками входного З0 сигнала, формируются на выходе делителя 7, который представляет собой счетчик импульсов с параллельной записью информации, На тактовый вход делителя 7 поступает последовательность импульсов, частота которых в
N раз (где N - номинальное значение коэффициента деления делителя 7) превышает частоту следования тактовых импульсов, формируемых на такта" 40 вом выходе устройства тактовой синхронизации.
После отсчета каждых N импульсов на выходе делителя 7 (выходе послед" него разряда делителя 7) возникает 45 сигнал с уровнем логической "1", По спаду импульса на входе высокочастотной последовательности импульсов устройства тактовой синхронизации срабатывает третий 0-триггер 9. Сиг" нал "1" с прямого выхода третьего
D-триггера 9 поступает на вход параллельной записи делителя 7 и записывает в него исходное число, определяющее коэффициент деления делителя 7.
Подстройка фазы тактовых импульсов под фазу принимаемых посылок производится путем однократного изменения длительности периода тактовых импульсов за счет изменения на единицу коэффициента деления делителя 7.
При укорочении периода коэффициент деления становится равным (N - 1), а при удлинении — (N + !).
Изменения коэффициента деления производятся в момент записи исходного числа путем изменения состояния младших разрядов делителя 7, входы которых (входы первого и второго разрядов) подключены соответственно к инверсному выходу второго D-триггера 12 и прямому выходу D-триггера
14 (выходу фазового дискриминатора
2), При этом номинальное значение коэффициента деления определяется состоянием старших разрядов делителя 7, на входы (не показаны) которых должны быть поданы соответствующие сигналы.
При отсутствии сигналов на выходе блока 1 вьщеления фронтов второй Dтриггер 12 и D"òðèããåð 14 находятся в сброшенном состоянии, а на соответствующих входах разрядов делителя 7 действует код 10Х...Х (где
Х...Х вЂ” постоянное состояние старших разрядов), который заносится в делитель 7 при помощи сигнала, действую" щего на прямом выходе третьего Dтриггера 9. Поскольку в момент действия сигнала на входе параллельной записи делитель 7 по тактовому входу не сбрасывает, то в его младший разряд записывается сигнал "1", а
"0".
Полный цикл работы делителя 7,рав- ный одному тактовому интервалу, разбит на две зоны: опережения и отставания. Тактовые импульсы на выходе делителя 7 считаются синфазными с принимаемыми посылками входного сигнала, если фронты последних приходят в моменты установки делителя 7 в исходное состояние, т.е. в моменты срабатывания третьего D-триггера 9. Первую половину цикла работы делителя
7 от момента установки составляет зона опережения, а вторую — эона отс-. тавания. Если фронт пришел в зоне опережения, то в состояние "1" устанавливается только второй D òðèããåð
12, поскольку на D-входе D-триггера 14 (с выхода делителя 7) действует сигнал "0".
В результате в младшие разряды делителя 7 записывается код 00 и его
1411990 коэффициент деления однократно увеличится на l. В случае прихода фронта в зоне отставания в состояние "1" устанавливаются второй D-триггер 12
5 и D-триггер 14, а в делитель 7 записывается число 01. В результате коэффициент деления делителя 7 однократно уменьшается на единицу. Таким образом, происходит отслеживание фазы тактовых импульсов в установившемся режиме.
Грубая установка фазы перед началом приема сообщения производится следующим образом. В начале каждого сообщения передается стартовый сигнал, который представляет собой несколько следующих друг за другом информационных единиц, число которых может быть различным. 20
Информационный сигнал, простроби" рованный в средней части каждого бита, с выхода первого D-триггера 3 поступает в инверсном виде на вход дополнительного элемента И 6. Пока 25 информационные посылки (входной сигнал) отсутствуют, на инверсном выходе первого D-триггера 3 действует сигнал "1", который разрешает прохождение импульсов с выхода последнего разряда делителя 7 через дополнительный элемент И 6 на вход "Сброс 1 счетчика 8, В исходном состоянии RS-триггер
11 устанавливается в состояние "1"
35 сигналом начальной установки, действующим через элемент ИЛИ 10 с входа начальной установки устройства тактовой синхронизации. При этом сиг" нал с прямого выхода RS"òðèããåðà 11
0 разрешает установку третьего D-триггера 9 в состояние "1" каждым фронтом входного сигнала, обеспечивая принудительное фазирование выходных тактовых импульсов. При поступлении 45 на информационный вход устройства тактовой синхронизации сигнала, с уровнем "1" не производится сброс счетчика 8 и, следовательно, на каждом тактовом интервале счетчик 8 от-. считывает один импульс. После отсчета числа импульсов, равного длине стартовой посылки, на выходе счетчика 8 возникает сигнал, который сбрасывает RS-триггер 11. В результате
55 снимается разрешающий сигнал с первого входа элемента И 5 и устройство тактовой синхронизации переходит в режим инерционной подстройки.
После окончания приема сообщения по входу сигнала "Конец приема" устройства тактовой синхронизации поступает сигнал, устанавливающий RS-триггер 11 в исходное состояние. При этом устройство тактовой синхронизации готово к приему очередного сообщения.
Формула изобретения
Устройство тактовой синхронизации, содержащее последовательно соединенные делитель частоты и фазовый дискриминатор, последовательно соединенные RS-триггер и элемент И, а также блок выделения фронтов входного сигнала, счетчик импульсов и элемент
ИПИ, причем вход блока выделения фронтов входного сигнала н выход делителя частоты являются соответственно входом и выходом устройства, о тл и ч а ю щ е е с я тем, что, с целью уменьшения времени вхождения в синхронизм, введены последовательно соединенные первый D-триггер и дополнительный элемент И, а также второй и третий D-триггеры и первый и второй блоки задержки, при этом
D-вход первого D-триггера подключен к входу блока выделения фронтов входного сигнала, выход которого подсоединен непосредственно к S-входу второго D-триггера и второму входу элемента И и через первый блок задержки к информационному входу фазового дискриминатора> управляющий вход которого объединен с входом первого разряда делителя частоты и подключен к инверсному выходу второго D-тригге" ра, выход фазового дискриминатора подсоединен к входу второго разряда делителя частоты, выход которого подсоединен непосредственно к С-входу первого D-триггера и информационному входу счетчика импульсов и через второй блок задержки-- к второму входу дополнительного элемента И, выход дополнительного элемента И подсоединен к входу "Сброс" счетчика импульсов, выход которого подсоединен к R-входу RS-триггера, S-вход которого подключен к выходу элемента ИЛИ, дополнительный выход делителя частоты подсоединен к D-входу третьего D-триггера, прямой и инверсный выходы которого подсоединены соответственно к входу параллельной за1411990
Составитель В.Орлов
Техред М.Дидык Корректор Л.Патай т Редактор И.Шулла
Заказ 3675/57
Тираж 660 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4 писи делителя частоты и С-входу вто" рого D-триггера, а С-вход третьего
D-триггера объединен с С-входом дели теля частоты, причем фазовый дискри" минатор выполнен в виде D-триггера, D-вход, С-вход, Н-вход и прямой вы;ход которого являются соответственно тактовым, информационным и управ" ляющнм входами и выходом фазового 10 дискриминатора, а С-вход делителя частоты и первый и второй входы зле" мента ИЛИ и прямой выход первого Dтриггера являются соответственно входом высокочастотной последовательности импульсов, входом начальной установки, входом сигнала "Конец приема" и информационным выходом устройства.