ШИПИЛОВ СЕРГЕЙ ВАСИЛЬЕВИЧ
Изобретатель ШИПИЛОВ СЕРГЕЙ ВАСИЛЬЕВИЧ является автором следующих патентов:

Устройство для сопряжения
Союз Советских Социалистических Республик ОПИСАНИЕ ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ < 752319 (61) Дополнительное к авт. свид-ву— {22) Заявлено 20.07,78 (21) 2647672/18-24 (51)M. Кл. (06 1 3/04 с присоединением заявки ¹ Государственный комитет (23) Приоритет во делом нваоретеннй н открытнй Опубликовано 30.07.80. Бюллетень ¹ 28 Дата опубликования описания 02.08.80...
752319
Устройство для сопряжения электронной вычислительной машины с алфавитно-цифровыми дисплеями
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ элЕгсгронной ВЫЧИСЛИТЕЛЬНОЙ ттшы. с АЛФАВИТНО-ЦИФРОВЫМИ ДИСПЛЕЯМИ, J содержащее расширитель синхроимпульсов , выход которого является синхронизирующим выходом устройства , генератор синхроимпульсов, соединенный выходом через элемент задержки с опросным входом делителя частоты , два триггера, первый элемент И, два формирователя импульсов, счетчик по модул...
1113792
Преобразователь биимпульсного кода в код "без возврата к нулю
Изобретение относится к вычислительной технике, а именно к устройствам преобразования информации, обрабатываемой в ЭВМ. Изобретение благодаря малому времени вхождения в синхронизм, обеспечивает повышение быстродействия преобразователя. Преобразователь биимпульсного кода в код без возврата к нулю содержит RS- триггер 1, два элемента 2 и 10 задержки , два элемента 3 и 8 И, D-тригге...
1405112
Преобразователь биимпульсного кода в код "без возврата к нулю
Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей биимпульсного кода в код "без возврата к нулю". Целью изобретения является упрощение преобразователя. Преобразователь содержит элемент задержки, D - триггер, блок сравнения, первый инвертор, первый элемент И, второй инвертор, второй элемент И, элемент ИЛИ и RS-триг...
1501273
Устройство управления регенерацией динамической памяти
Изобретение относится к вычислительной технике. Целью изобретения является повышение быстродействия за счет уменьшения числа обращений для регенерации памяти. Сущность изобретения заключается в том, что в известное устройство, содержащее два триггера, таймер, коммутатор адреса, два элемента И, элемент НЕ, дополнительно введены три элемента И, третий триггер, элемент ИЛИ, делитель...
1615727