PatentDB.ru — поиск по патентным документам

ЗАСЫПКИН АНАТОЛИЙ ГРИГОРЬЕВИЧ

Изобретатель ЗАСЫПКИН АНАТОЛИЙ ГРИГОРЬЕВИЧ является автором следующих патентов:

Устройство для вычисления сумм произведений

Устройство для вычисления сумм произведений

  УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ СУММ ПРОИЗВЕДЕНИЙ по авт.св.№905814, отличающееся тем, что, с целью повышения быстродействия при нахождении произведения одиночных пар операндов, в него введены элемент НЕ, элемент И-НЕ, коммутатор , причем вход элемента НЕ соединен с шиной управления устройства , а выход - с первым входом элемента И-НЕ, второй вход которого соединен с шиной тактовых имп...

1056184

Оперативное запоминающее устройство

Оперативное запоминающее устройство

  ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее накопитель данных, одни соответствующие входы которого подключены к выходам адресного регистра, причем информационные входы накопителя данных являются первыми входами устройства, другие соответствующие входы накопителя данных и адресного регистра подключены к выходам блока управления, блоки сравнения, элемент И и регистры, соответст...

1069001

Оперативное запоминающее устройство с коррекцией информации

Оперативное запоминающее устройство с коррекцией информации

  ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С КОРРЕКЦИЕЙ ИНФОРМАЦИИ, содержащее накопитель основной информации и накопитель контрольной информации , одни из входов которых являются соответственно адресным и управляющим входами устройства, первую и вторую группы сумматоров по модулю два, отличающееся тем, что, с целью повьппения надежности устройства, в него введены постоянные накопители,...

1111206

Оперативное запоминающее устройство с контролем по хэммингу

Оперативное запоминающее устройство с контролем по хэммингу

  1. ОПЕРАТИВНОЕ ЗАПОМИНА1СЩЕЕ УСТРОЙСТВО С КОНТРОЛЕМ ПО ХЭММИНГУ, содержащее первый накопитель данных, контрольный накопитель , регистр адреса, регистр данных, блок управления и блок контроля по Хэммингу, причем выход регистра адреса подключен к адресным входам накопителей, а вход является адресным входом устройства одни из выходов блока управления подключены к управляющим входам...

1127011

Устройство для сложения последовательности чисел с плавающей запятой

Устройство для сложения последовательности чисел с плавающей запятой

  УСТРОЙСТВО ДЛЯ СЛОЖНИЯ ПОСЛЕДОВАТЕЛЬНОСТИ ЧИСЕЛ С ПЛАВАЮЩЕЙ ЗАПЯТОЙ, содержащее m блоков суммирования , каждьй из которых содержит регистры порядка и мантиссы, триггер переноса, сумматоры порядка и мантиссы, элемент ИЛИ, регистр младшего разряда и три группы элементов И, причем в каждом блоке сум .мирования вьрсоды регистра порядка соединены с входами первой группы сумматора поря...

1182512


Устройство для вычисления произведения векторов (его варианты)

Устройство для вычисления произведения векторов (его варианты)

  Изобретение относится к вычислительной технике и может быть использовано при построении высокопроизводительных конвейерных вычислительных средств, выполненных.на узлах с большой степенью интеграции. Целью изобретения является уменьшение аппаратурных затрат при вычислении скалярного произведения векторов и уменьшение аппаратурных затрат и увеличение быстродействия при вычислении п...

1280389

Сверхоперативное запоминающее устройство

Сверхоперативное запоминающее устройство

  Изобретение относится к вычислительной технике, в частности к запоминающим устройствам для вычислительных машин, обладающих высокой производительностью. Цель изобретения - повыщение быстродействия устройства. Сверхоперативное запоминающее устройство (СОЗУ) содержит блоки 1,-IK анализа адресов, накопители 2,-2 признаков записи, накопители 3t-3 данных и блок 12 управления. СОЗУ поз...

1310897

Устройство сопряжения процессора и оперативной памяти

Устройство сопряжения процессора и оперативной памяти

  Изобретение относится к вычислительной технике и может быть использовано при построении вычислительных машин повышенной производительности. Целью изобретения является повышение быстродействия устройства. Устройство содержит регистр 1 микрокоманд, первый 2 и второй 3 дешифраторы, элемент И 4, первый 5 и второй 6 триггеры, с первого по четвертый элементы НЕ 7-10, третий триггер 11,...

1517031

Дуплексная вычислительная система с контролем

Дуплексная вычислительная система с контролем

  Изобретение относится к вычислительной технике. Цель изобретения - повышение достоверности работы системы. Система осуществляет контроль отлаживаемой ЭВМ с помощью аналогичной эталонной ЭВМ при выполнении програмы контроля, которая содержит штатный список команд, имеющихся в данной ЭВМ. Дуплекская вычислительная система с контролем содержит две ЭВМ 1 и 2, каждая из которых содержи...

1564625