PatentDB.ru — поиск по патентным документам

ДОЛГОВ ВИТАЛИЙ ИОСИФОВИЧ

Изобретатель ДОЛГОВ ВИТАЛИЙ ИОСИФОВИЧ является автором следующих патентов:


Устройство для контроля постоянных блоков памяти

Устройство для контроля постоянных блоков памяти

  Союз Советских Социалистических Республик G 11 С 29/00 Государственный комитет СССР по делам изобретений и открытий Опубликовано 2505.80. Бюллетень ((о 19 (53) УДК 628. 327 6 (088. 8) Дата опубликования описания 280580 (72) Авторы изобретения В.И.Долгов, М.И.Колесниченко и А.А.Евстратенко (71) Заявитель (5 4 ) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ ПОСТОЯННОЙ ПАМЯТИ Изобретение относ...

736179

Устройство для контроля дискретных объектов

Устройство для контроля дискретных объектов

  СОКИ СОЖТСНИХ М Юй_#_й РЕСПУБЛИК (19) (И) ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР fO ДЕЛАМ ИЗОЬРЕТЕНИЙ И ОТНЯТИЙ ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВ ГСРСИОММ СВИДЕТЕЛЬСТВУ 3(5)) G, 06 F 11/00 (21) 3412156/18-24 22) 16.03.82 (46) 30.06.83.Вюл. В 24 (7 2) A.B.аникеев и В. И. Долгов (.53) 621. 503. 55 (088. 8) (56) 1. Авторское свидетельство СССР М 607218, кл. G 06 F 11/00, 1978. 2. Авторское...

1026143

@ -разрядный счетчик в коде грея

@ -разрядный счетчик в коде грея

  П-РАЗРЯДНЫЙ СЧЕТЧИК В КОДЕ ГРЕЯ, содержащий входную шину, а в каждом разряде D -триггер и элемент И-НЕ, первый вход и выход которого соединен соответственно с входной шиной и с тактовым вхо . дом О-триггера, в каждом разряде, кроме предпоследнего, прямой выход О -триггера соединен с вторым входом элемента И-НЕ последупцего разряда , инверсный выход D -триггера ка хдого I -ого раз...

1070695

Устройство для умножения

Устройство для умножения

  СО)ОЗ СОВЕТСНИХ СОЦИАЛИСТИЧЕСКИХ РЕСПУБЛИК (19) (11) 3(SD G 06 F 7 52 y("-(, ) К)" (.."(() ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ABTOPCHOIVIY СВИДЕТЕЛЬСТВУ. ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3501308/18-24 (22) 14.10.82 (46) 07.04.84. Бюл. Р 13 (72) И.A.Апасова и В.И.Долгов (,53) 681. 325 (088. 8) „,(56) 1. Майоров С.A. и др. Принципы организации цифровых...

1084784


Устройство для умножения

Устройство для умножения

  Изобретение относится к области вычислительной техники и может быть использовано для построения арифметических и множительных устройств , реализующих операции умножения двоичных чисел со сдвигом множителя и суммы частичных произведе- НИИ на два разряда вправо. Устройство позволяет увеличить быстроцействие вьтолнения операции умножения за счет совмещения этапа получепия суммы част...

1252774

Устройство для сопряжения цифровой вычислительной машины с внешним устройством

Устройство для сопряжения цифровой вычислительной машины с внешним устройством

  Изобретение относится к области вычислительной техники и может быть использовано при построении ннформационно-вычислнтельньгх систем. Целью изобретения является сокращение аппаратурных затрат. Устройство содержит регистр связи, коммутатор команд, триггер прерьша1шя и триггер приостановок и работает в режимах прерывания, программированного 1и непрограммированного обмена. ил. ю U1...

1257656

Микропрограммный процессор

Микропрограммный процессор

  Изобретение относится к вычислительной технике и может быть использовано при построении быстродействующих цифровых вычислительных машин. Целью изобретения является повышение быстродействия процессора . Процессор содержит два блока памяти, девять мультиплексоров, сумматор, два регистра адреса, регистр кода операции, счетчик команд, индексный регистр, блок микропрограммного управле...

1262495

Устройство приоритетного прерывания

Устройство приоритетного прерывания

  Изобретение относится к вычислительной технике и может быть использовано для управления очередностью обращения нескольких абонентов к коллективно используемому ресурсу, например магистрали ЭВМ и др. Целью изобретения является сокращение объема оборудования. Устройство приоритетного прерывания содержит три регистра, группу элементов И, четыре мультиплексора и пять элементов ИЛИ. В...

1495790