Иллюстрации к патенту
2604985
Способ организации вычислений на графических процессорах для моделирования помехоустойчивости низкоплотностных кодеков