@ -триггер

Иллюстрации

Показать все

Реферат

 

R5-ТРИГГЕР, каждое плечо . которого содержит нагрузочный, логический и управляющий МДП-транзисторы , последовательно включенные между шинами питания, причем затворы логических транзисторов перекрестно подключены к их стокам, к стокам нагрузочных тразисторов и к выходным шинам, а затворы управляющцх транзисторов подключены к соответствующим входным шинам, о т л и ч а ю ЕД и и с я тем, что,- с целью снижения потребляемой мощности ,, затвор нагрузочного транзистора прямого плеча подключен к входной шине инверсного плеча, а затвор нагрузочного транзистора инверсного плеча - к входной шине прямого плеча. (Л О1 о: г

СОЮЗ СОВЕТСКИХ

СО0ИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

1(5П ." 03 К 3/286

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3454899/18 21 (22) 17.06.82 (46) 30. 10, 83. Бюл. Р 40 (72) С,Г.Ильченко и А.A,Ñêðûïîâ (53) 621.374 (088.8) (56) 1. Патент Франции 9 2161659, кл. Н 03 К 23/02,, 1973.

2. Букеев И.И. и др. Иикроалектронные схемы цифровых устройств.

И., Советское радио, 1975, с.57, рис.2,3а. (54)(57) RS -ТРИГГЕР, каждое плечо которого содержит нагрузочный, логический и управляющий МЦП-транзисторы, последовательно включен„.,SU„„1051690 А нйе между шинами питания, причем затворы логических транзисторов пе. рекрестно подключены к нх стокам, к стокам нагрузочных траэнсторов и к выходным шинам, а затворы управляющих транзисторов подключены к соответствующим входным шинам, о т л и ч а ю шийся тем, что, с целью снижения потребляемой мощности,. затвор нагрузочного транзистора прямого плеча подключен к входной шине инверсного плеча, а затвор нагрузочного транзистора инверсного плеча — к входной шине прямого плеча..

)051690 (останитель Л. Петрова

Редактор 0.Сопко Техрец K. Кастелевич Корректор Г.Решетник

Заказ 8686/56 Тираж 936, Подписное

ВНИИПИ Государ твенного комитета СССР по делам изобретений и открытий.

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, r. Ужгород, ул. Проектная, 4

Изобретение относится к импульсной технике, и может быть применено при разработке цифровых интегральных микросхем на МДП-транзисторах.

Известен триггер на МДП-транзисторах, содержащий две шины питания, две шины тактовых импульсов, шину входных сигналов, шину управляющих сигналов и выходную шину (1(.

Недостатком устройства является его сложность, обусловленная наличием двух источников питания ° Кроме того, быстродействие триггера ограничено частотой следования такто- ных импульсов.

Иэнестен RS-триггер, каждое плечо которого содержит нагрузочный, логический и управляющий МДП-транзисторы, последовательно включенные между шинами питания, причем затворы логических транзисторов перекрестно подключены к их стокам, к стокам нагрузочных транзисторов и к выходным шинам, затворы управляющих транзисторов подключены к соответствующим нходным шинам, а затворы нагрузочных транзисторов к истокам этих транзисторов и к шине питания 2 j.

К недостаткам устройстна относится значительное увеличение потребляемой мощности при увеличении его быстродействия.

Цель изобретения — снижение потребляемой мощности.

Для достижения поставленной цели н R5-триггере, каждое плечо которого содержит нагруэочный, логический и управляющий МДП-транзисторы, последовательно включенные между шинами питания, причем затворы логических транзисторов перекрестно подключены к их стокам, к стокам нагрузочных транзисторов и к выход- ным шинам, а затворы управляющих транзисторов-подключены к соответствующим входным шинам, затвор нагрузочного транзистора прямого плеча подключен к входной шине инверсного плеча, а затвор нагруэочного транзистора инверсного плеча — к входной шине прямого плеча.

На чертеже представлена электрическая принципиальная схема RS-триггера.

RS-триггер содержит шину l питания и общую шину 2, где между ними последовательно включены нагрузочный, логичеoêий н управляющий

МДП-транзисторы 3-5 — в прямом плече, и 6-8 — в .инверсном плече. Затвор транзистора 3 подключен к затвору транзистора 8 и к входной шине 9.

Затвор транзистора 6 подключен к затвору транзистора 5 и к входной шине 10. Затворы логических транзисторов 4 и 7 перекрестно подключены к их стокам нагрузочных транзисторов 3,6 и к выходным шинам 11 и 12.

Устройство работает следующим образом.

Пусть на шинах 9 и 10 нходных сигналов действуют низкие уровни

15 напряжения (логические нули). Предположим, что триггер находится в состоянии, когда на выходной шине 11 действует высокий уровень напряжения (логическая. единица), а на выgp ходной шине 12 низкий уровень. Таким образом, транзисторы 3-6 и 8 закрыты, а транзистор 7 открыт. Если теперь на. входную шину 10 поступит высокий уровень напряжения, то транзисторы 5 и 6 .откроются, и потенциал выходной шины 12 начнет расти до величины потенциала шины 1 питания. Когда напряжение на шине 12 превысит пороговое напряжение транgp эистора 4 он.откроется, и заряд с выходной шины ll. начнет стекать через сопротивление открытых транзисторов

4 и 5 на общую шину 2, и на шине 11 установится низкий уровень напря35

5ð жения. При этом транзистор 7 закроется. Длительность входных сигналон должна.соотнетствовать длительности переключения триггера в новое состояние.

Устройство работает аналогичным

4О образом, если высокий уровень напряжения поступит на входную шину 9, при этом емкость выходной шины ll заряжается через открытый транзистор

7, а емкость шины 12 разряжается че45 рез открытые транзисторы 7 и 8.

Следует отметить, что ни во время переключения триггера из одного состояния в другое, ни во время хранения записанной информации нет статического тока, так как нет пути для протекания сквозного тока от шины питания 1 к общей шине 2.

Таким образом, статическая мощность, потребляемая триггером, снижается практически до нуля при сохранении требуемого быстродействия.